JPS61140886A - 日付時刻設定回路 - Google Patents
日付時刻設定回路Info
- Publication number
- JPS61140886A JPS61140886A JP59263402A JP26340284A JPS61140886A JP S61140886 A JPS61140886 A JP S61140886A JP 59263402 A JP59263402 A JP 59263402A JP 26340284 A JP26340284 A JP 26340284A JP S61140886 A JPS61140886 A JP S61140886A
- Authority
- JP
- Japan
- Prior art keywords
- time
- date
- selector
- data
- setting
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G04—HOROLOGY
- G04G—ELECTRONIC TIME-PIECES
- G04G5/00—Setting, i.e. correcting or changing, the time-indication
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Electric Clocks (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(技術分野)
本発明は日付時刻設定回路に関し、特にデータ処理装置
に於ける複数のリアルタイムクロックを時刻設定する日
付時刻設定回路に関する。
に於ける複数のリアルタイムクロックを時刻設定する日
付時刻設定回路に関する。
(従来技術)
従来この種のリアルタイムクロックは日付時刻設定用の
回路を各基に従属してもち、複数の系に対して独立した
設定用回路は存在しなかったため、操作者等が、各基に
対して任意に時刻設定出来ないという欠点があった。
回路を各基に従属してもち、複数の系に対して独立した
設定用回路は存在しなかったため、操作者等が、各基に
対して任意に時刻設定出来ないという欠点があった。
(発明の目的)
本発明の目的は従来の日付時刻設定回路における欠点を
除去し、複数個のリアルタイムクロックに対して、1つ
の独立した日付時刻設定回路を設けることによシ、各リ
アルタイムクロックへの日付時刻設定を、系に独立して
行なえる日付時刻設定回路を提供することにある。
除去し、複数個のリアルタイムクロックに対して、1つ
の独立した日付時刻設定回路を設けることによシ、各リ
アルタイムクロックへの日付時刻設定を、系に独立して
行なえる日付時刻設定回路を提供することにある。
(発明の構成)
本発明によれば、マイクロプログラムにより任意の日付
時刻設定が可能なリアルタイムクロックを持ち、複数の
系に対して前記リアルタイムクロックの日付時刻設定を
可能とする日付時刻設定回路において、設定すべき系を
選択し、時刻の設定を指示する手段と、設定すべき日付
時刻値を格納する日付時刻設定レジスタと、該レジスタ
の出力信号により日付時刻データの特定の部分を選択す
るセレクタと、該セレクタより送出された日付時刻設定
データを格納するバッファと、該セレクタと前記バッフ
ァとの間のデータ転送を制御するバスコントロール回路
と、マイクロプログラムへの割込みを制御する割込制御
回路とにより構成される日付時刻設定回路が得られる。
時刻設定が可能なリアルタイムクロックを持ち、複数の
系に対して前記リアルタイムクロックの日付時刻設定を
可能とする日付時刻設定回路において、設定すべき系を
選択し、時刻の設定を指示する手段と、設定すべき日付
時刻値を格納する日付時刻設定レジスタと、該レジスタ
の出力信号により日付時刻データの特定の部分を選択す
るセレクタと、該セレクタより送出された日付時刻設定
データを格納するバッファと、該セレクタと前記バッフ
ァとの間のデータ転送を制御するバスコントロール回路
と、マイクロプログラムへの割込みを制御する割込制御
回路とにより構成される日付時刻設定回路が得られる。
(実施例)
次に本発明の実施例について図面を参照して詳細に説明
する。
する。
第1図は、本発明の一実施例による日付時刻設定回路を
示す。第1図において、本発明の一実施例は、設定すべ
き値を格納する日付時刻設定レジスタ11と、この日付
時刻設定レジスタ11に、格納されている設定値(年、
月、日、時、分)のうちバスに送出するデータを、選択
するセレクタ12と、このセレクタ12より送られたデ
ータを格納するバッファ13.13’と、セレクタ12
とバッファ13.13’とのデータ転送を制御するバス
コントロール回路14と、マイクロプログラムに対する
割込みを制御する割込み制御回路15゜15′ と、
日付時刻の設定を指示する手段16とを含む。
示す。第1図において、本発明の一実施例は、設定すべ
き値を格納する日付時刻設定レジスタ11と、この日付
時刻設定レジスタ11に、格納されている設定値(年、
月、日、時、分)のうちバスに送出するデータを、選択
するセレクタ12と、このセレクタ12より送られたデ
ータを格納するバッファ13.13’と、セレクタ12
とバッファ13.13’とのデータ転送を制御するバス
コントロール回路14と、マイクロプログラムに対する
割込みを制御する割込み制御回路15゜15′ と、
日付時刻の設定を指示する手段16とを含む。
日付時刻設定レジスタ11は日付時刻等の設定すべき値
の信号が入力され、その信号52をセレクタ12に送出
する。セレクタ12はその出力信号53をバッファ3,
3′へそれぞれ同じものを供給する。バスコントロール
回路14は設定指示手段16からの出力信号59.60
を受け、出力信号54をセレクタ12へ、出力信号55
.56をバッファ13.13’および割込み制御回路1
5.15’へ供給する。また割込制御回路15.15’
は各々の出力信号57.58 をバスコントロール回
路14へ供給するように構成されている。
の信号が入力され、その信号52をセレクタ12に送出
する。セレクタ12はその出力信号53をバッファ3,
3′へそれぞれ同じものを供給する。バスコントロール
回路14は設定指示手段16からの出力信号59.60
を受け、出力信号54をセレクタ12へ、出力信号55
.56をバッファ13.13’および割込み制御回路1
5.15’へ供給する。また割込制御回路15.15’
は各々の出力信号57.58 をバスコントロール回
路14へ供給するように構成されている。
第2図(a)は日付時刻レジスタ11及びセレクタ12
の論理的な接続を示し、第2図(b)はセレクタ12の
入力−出力の関係を示す。第2図において、セレクタ1
2け日付時刻レジスタ11から信号52が供給され、更
にバスコントロール回路14からの信号54a〜54C
により第2図(b)に示すように出力信号53、すなわ
ち年、月、日、時、分等の信号を送出され、たとえば、
信号54a〜54cがいずれも0”の場合、出力信号5
3として6年”を送出し、信号54a 〜54bが@
071で、54cが1”の場合、出力信号53にパ月′
″を送出する。
の論理的な接続を示し、第2図(b)はセレクタ12の
入力−出力の関係を示す。第2図において、セレクタ1
2け日付時刻レジスタ11から信号52が供給され、更
にバスコントロール回路14からの信号54a〜54C
により第2図(b)に示すように出力信号53、すなわ
ち年、月、日、時、分等の信号を送出され、たとえば、
信号54a〜54cがいずれも0”の場合、出力信号5
3として6年”を送出し、信号54a 〜54bが@
071で、54cが1”の場合、出力信号53にパ月′
″を送出する。
第3図(a)及び第4図は本実施例のバスコントロール
回路の要部を示す。第3図(a)において、バスコント
ロール回路14は16ビツトカウンタ17およびデコー
ダ18を含みカウンタ17の出力信号54a、54b、
54cはデコーダ18に入力されると共にセレクタ12
のセレクト端子へ入力される。更に出力信号54dはデ
コーダ18のみに入力される。
回路の要部を示す。第3図(a)において、バスコント
ロール回路14は16ビツトカウンタ17およびデコー
ダ18を含みカウンタ17の出力信号54a、54b、
54cはデコーダ18に入力されると共にセレクタ12
のセレクト端子へ入力される。更に出力信号54dはデ
コーダ18のみに入力される。
第3図(b)ババスコントロール回路14のタイミング
チャートを示す。このタイミングチャートはカウンタ1
7、セレクタ12およびデコーダ18の関係を示したも
のである。
チャートを示す。このタイミングチャートはカウンタ1
7、セレクタ12およびデコーダ18の関係を示したも
のである。
第4図において、バスコントロール回路14は、更にア
ンド回路19およびフリップフロップ20を含んでおシ
、アンド回路19には設定指示信号59および系選択信
号60が入力され、アンド回路19の出力信号61はフ
リップフロップ20のセット端子に入力され、フリップ
フロップ20のリセット端子には転送完了を示す信号5
7が入力されるように構成されている。7リツプフロツ
プ20の出力信号62は図示してないが書込み許可信号
として、バッファ13に入力される。
ンド回路19およびフリップフロップ20を含んでおシ
、アンド回路19には設定指示信号59および系選択信
号60が入力され、アンド回路19の出力信号61はフ
リップフロップ20のセット端子に入力され、フリップ
フロップ20のリセット端子には転送完了を示す信号5
7が入力されるように構成されている。7リツプフロツ
プ20の出力信号62は図示してないが書込み許可信号
として、バッファ13に入力される。
第5図は本実施例のバッファ13.13’と割込み制御
回路15.15’を示す。第5図において、バッファ1
3は複数のフリップフロップによ多構成され、バスコン
トロール回路からの信号568〜56bがそれぞれ供給
され、かつ各7リツプフロツプにセレクタ12の出力信
号53が供給され6一 るように接続されている。
回路15.15’を示す。第5図において、バッファ1
3は複数のフリップフロップによ多構成され、バスコン
トロール回路からの信号568〜56bがそれぞれ供給
され、かつ各7リツプフロツプにセレクタ12の出力信
号53が供給され6一 るように接続されている。
割込み制御回路15.15’はフリップフロップ21.
23およびアンド回路22により構成され、バスコント
ロール回路14の信号56aがフリップフロップ21に
入力されると共に信号56bがアンド回路22に入力さ
れるように接続されている。アンド回路22はフリップ
フロップ21の出力信号63が入力し、その出力信号6
4がフリップフロップ23のセット端子に供給されるよ
うに接続されている。フリップフロップ23は出力信号
57を送出し、信号65によりリセットされるように構
成されている。
23およびアンド回路22により構成され、バスコント
ロール回路14の信号56aがフリップフロップ21に
入力されると共に信号56bがアンド回路22に入力さ
れるように接続されている。アンド回路22はフリップ
フロップ21の出力信号63が入力し、その出力信号6
4がフリップフロップ23のセット端子に供給されるよ
うに接続されている。フリップフロップ23は出力信号
57を送出し、信号65によりリセットされるように構
成されている。
次に本実施例の動作について説明すると、設定指示手段
16は設定指示信号59を、日付時刻設定レジスタ11
に送る。日付時刻設定レジスタ11は、設定値を表わす
信号51を、第2図に示す形式で格納する。それと同時
に設定指示信号59は、バスコントロール回路14のカ
ウンタ17のカウントアツプを開始させる。ここでカウ
ンタ17の出力信号はデコーダ18によりデコードされ
、セレクタ12より出力されているデータに対応するロ
ード信号56a〜56eとなる。バッファ13は各々の
信号56a〜56eにより、ロードされるビット位置が
決まっており、第3図のタイミングチャートで示すよう
に、カウンタ17.セレクタ12の状態により、順次設
定値を格納していく。
16は設定指示信号59を、日付時刻設定レジスタ11
に送る。日付時刻設定レジスタ11は、設定値を表わす
信号51を、第2図に示す形式で格納する。それと同時
に設定指示信号59は、バスコントロール回路14のカ
ウンタ17のカウントアツプを開始させる。ここでカウ
ンタ17の出力信号はデコーダ18によりデコードされ
、セレクタ12より出力されているデータに対応するロ
ード信号56a〜56eとなる。バッファ13は各々の
信号56a〜56eにより、ロードされるビット位置が
決まっており、第3図のタイミングチャートで示すよう
に、カウンタ17.セレクタ12の状態により、順次設
定値を格納していく。
この実施例においてはデータは年〜分までであり、カウ
ンタ17の値(内容)がA−Eまでの間はデータ転送は
行なわれない。カウンタ17の値がFとなった時点で転
送シーケンス終了の信号56fがデコーダ18より出力
され、割込み制御回路15中のフリップフロップ23を
セットする。ここで、何らかの理由によりバッファ13
へのロードが不成功となった場合、フリップフロップ2
1がセットされかいため、アンド回路22によりフリッ
プフロップ23のセットは行なわれない。
ンタ17の値(内容)がA−Eまでの間はデータ転送は
行なわれない。カウンタ17の値がFとなった時点で転
送シーケンス終了の信号56fがデコーダ18より出力
され、割込み制御回路15中のフリップフロップ23を
セットする。ここで、何らかの理由によりバッファ13
へのロードが不成功となった場合、フリップフロップ2
1がセットされかいため、アンド回路22によりフリッ
プフロップ23のセットは行なわれない。
フリップフロップ23の出力信号57は、マイクロプロ
グラムへの割込要求信号となっているため、正常なデー
タ転送が行なわれた時には割込み要求が行なわれること
となる。マイクロプログラムは割込み処理の一環として
バッファ13よりデータを読み出し、リアルタイムクロ
ックへの日付時刻設定を行ない、かつ信号65は通して
フリップフロップ23のリセットを行なう。
グラムへの割込要求信号となっているため、正常なデー
タ転送が行なわれた時には割込み要求が行なわれること
となる。マイクロプログラムは割込み処理の一環として
バッファ13よりデータを読み出し、リアルタイムクロ
ックへの日付時刻設定を行ない、かつ信号65は通して
フリップフロップ23のリセットを行なう。
設定指示信号59は、バスコントロール回路14のアン
ド回路19へ入力され系選択信う60とともに、フリッ
プフロップ20のセットに用いられる。フリップフロッ
プ20は、データ転送中はセット状態を保つよう構成さ
れている。即ち、データの転送開始よりマイクロプログ
ラムへの割込要求が出力されるまでである。
ド回路19へ入力され系選択信う60とともに、フリッ
プフロップ20のセットに用いられる。フリップフロッ
プ20は、データ転送中はセット状態を保つよう構成さ
れている。即ち、データの転送開始よりマイクロプログ
ラムへの割込要求が出力されるまでである。
また、データ転送が終了し割込要求が出力されてからマ
イクロプログラムによる割込み処理(データの読み出し
)が終了する寸での間、その系に対するデータ転送が行
なわれると、設定時刻が不定となってし捷うため、その
間はリセット状態を保つ必要がある。この為、フリップ
フロップ20のリセット端子には信号57が入力されて
お沙、マイクロプログラムがフリップフロップ23のリ
セットを行なうまで、つ寸り、フリップフロップ23が
セットされている間は、フリップフロップ20はリセッ
ト状態を保つ。従って、一旦、バッファ13への書込み
が行なわれた後は他の系のリアルタイムクロックの設定
を行なっても、先に設定指示を行なった系に対しては影
響を与えないことが可能となる。
イクロプログラムによる割込み処理(データの読み出し
)が終了する寸での間、その系に対するデータ転送が行
なわれると、設定時刻が不定となってし捷うため、その
間はリセット状態を保つ必要がある。この為、フリップ
フロップ20のリセット端子には信号57が入力されて
お沙、マイクロプログラムがフリップフロップ23のリ
セットを行なうまで、つ寸り、フリップフロップ23が
セットされている間は、フリップフロップ20はリセッ
ト状態を保つ。従って、一旦、バッファ13への書込み
が行なわれた後は他の系のリアルタイムクロックの設定
を行なっても、先に設定指示を行なった系に対しては影
響を与えないことが可能となる。
(発明の効果)
本発明は以上説明したように、一つの独立した日付時刻
設定回路を設けることにより、独立した複数の系のリア
ルタイムクロックに対して任意に日付時刻設定を可會詫
とする効果がある。
設定回路を設けることにより、独立した複数の系のリア
ルタイムクロックに対して任意に日付時刻設定を可會詫
とする効果がある。
第1図は本発明の実施例を示すブロック図、第2M(a
)は日付時刻レジスタとセレクタとの論理的な接続を示
す図、第2図(b)はセレクタの出力データの選択の論
理を示す図、第3図fa)およびjb)は第1図に示し
たバスコントロール回路の一部の回路図及びタイミング
チャート、第4図はバスコントロール回路の一部分を示
す回路図、第5図はバツファ及び割込み制御回路を示す
回路図である。 11・・・・・・日付設定レジスタ、12・・・・・・
セレクタ、13.3’・・・・・・バッファ、14・・
・・・・バスコントロール回路、15,15′・・・・
・・割込み制御回路、16・・・・・・設定指示手段、
17・・・・・・カウンタ、18・・・・・・デコーダ
、19.22・・・・・・アンド回路、20,21゜2
3・・・・・・フリップフロップ。 ;く −は11C
)は日付時刻レジスタとセレクタとの論理的な接続を示
す図、第2図(b)はセレクタの出力データの選択の論
理を示す図、第3図fa)およびjb)は第1図に示し
たバスコントロール回路の一部の回路図及びタイミング
チャート、第4図はバスコントロール回路の一部分を示
す回路図、第5図はバツファ及び割込み制御回路を示す
回路図である。 11・・・・・・日付設定レジスタ、12・・・・・・
セレクタ、13.3’・・・・・・バッファ、14・・
・・・・バスコントロール回路、15,15′・・・・
・・割込み制御回路、16・・・・・・設定指示手段、
17・・・・・・カウンタ、18・・・・・・デコーダ
、19.22・・・・・・アンド回路、20,21゜2
3・・・・・・フリップフロップ。 ;く −は11C
Claims (1)
- マイクロプログラムにより任意の日付時刻設定が可能な
リアルタイムクロックを持ち、複数の系に対して前記リ
アルタイムクロックの日付時刻設定を可能とする日付時
刻設定回路において、設定すべき系を選択し、設定を指
示する手段と、設定すべき日付時刻の値を格納する日付
時刻設定レジスタと、該日付時刻レジスタの出力信号に
より、日付時刻データの桁を選択するセレクタと、該セ
レクタより送出された日付時刻設定データを格納するバ
ッファと、該バッファと前記セレクタとの間の日付時刻
設定データ転送を制御するバスコントロール回路と、マ
イクロプログラムへの割込みを制御する割込み制御回路
とにより構成される日付時刻設定回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59263402A JPS61140886A (ja) | 1984-12-13 | 1984-12-13 | 日付時刻設定回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59263402A JPS61140886A (ja) | 1984-12-13 | 1984-12-13 | 日付時刻設定回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS61140886A true JPS61140886A (ja) | 1986-06-27 |
Family
ID=17388998
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP59263402A Pending JPS61140886A (ja) | 1984-12-13 | 1984-12-13 | 日付時刻設定回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS61140886A (ja) |
-
1984
- 1984-12-13 JP JP59263402A patent/JPS61140886A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0212636A2 (en) | Bus state control circuit | |
US5119487A (en) | Dma controller having programmable logic array for outputting control information required during a next transfer cycle during one transfer cycle | |
US4467454A (en) | High-speed external memory system | |
JPH07152586A (ja) | 循環優先順位エンコーダ | |
JPS61140886A (ja) | 日付時刻設定回路 | |
JPS6124738B2 (ja) | ||
EP0136699A2 (en) | Programmable controller | |
JPS6339939B2 (ja) | ||
JPH03188514A (ja) | 計数回路 | |
JPS6146552A (ja) | 情報処理装置 | |
JPS61289448A (ja) | バツフア記憶装置 | |
JP2555580B2 (ja) | 記憶装置制御方式 | |
JP2674858B2 (ja) | 多重動作可能な機能付dmaコントローラ | |
JPS6156812B2 (ja) | ||
JPH07249983A (ja) | フィールドプログラム可能なゲートアレイのローディング方式 | |
JPS6188337A (ja) | マイクロプログラム制御装置 | |
JPS59188753A (ja) | パリテイ生成方法 | |
JPH02280263A (ja) | マイクロプロセッサ | |
JPS5835626A (ja) | バス争奪制御方式 | |
JPH0619757B2 (ja) | マイクロコンピュ−タのデ−タ転送同期方法 | |
JPS6125167B2 (ja) | ||
JPH0736819A (ja) | Dmaデータ転送装置 | |
JPS62219026A (ja) | レジスタフアイル制御方式 | |
JPS59173829A (ja) | 入出力制御方式 | |
JPS6013216B2 (ja) | 複合計算装置 |