JPS61100829A - デイスプレイ装置 - Google Patents

デイスプレイ装置

Info

Publication number
JPS61100829A
JPS61100829A JP59220621A JP22062184A JPS61100829A JP S61100829 A JPS61100829 A JP S61100829A JP 59220621 A JP59220621 A JP 59220621A JP 22062184 A JP22062184 A JP 22062184A JP S61100829 A JPS61100829 A JP S61100829A
Authority
JP
Japan
Prior art keywords
information
display information
display
hard copy
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59220621A
Other languages
English (en)
Inventor
Toru Inaba
徹 稲葉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP59220621A priority Critical patent/JPS61100829A/ja
Publication of JPS61100829A publication Critical patent/JPS61100829A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は、ハードコピー装置に転送する情報を少なく
しハードコピーに要する時間を短縮するディスプレイ装
置に関するものである。
〔従来の技術〕
従来、この種の装置として第3図に示すものがあった。
図において、(1)はディスプレイ装置本体。
(コ)はこのディスプレイ装置(/lに接続される外部
のハードコピー装置、(J)はディスプレイ装置1 (
1)17) 表示画面、(りはこの表示画面(3)の画
素とl対lに対応する情報を記憶する表示情報記憶装置
、(5)はこの表示情報記憶装置(弘)に表示情報とこ
れのアドレス情報を送ることによって表示データを書き
込む演算装置、(6)は表示情報記憶装置(ダ)内の表
示データを読み出し、ハードコピー装置(コ)のヘッド
ビン数に合わせた情報に変換してハードコピー装置に送
出するとともに、ハードコピー装置(コ)の−行分に相
当する表示データの送出が完了したときは。
それを検知して改行別製コードを生成してハードコピー
装置(2)に送出する機能を備えた変換装置である。
次に動作について説明する。ノ・−トコピー開始の指令
が出されると1表示清報記憶装置(り内の表示情報デー
タは変換装置(6)によって読み出され。
ハードコピー装置(コ)のヘッドピン数に合わせた情報
に変換されて逐次ハードコピー装置(コ)に送出される
。この表示データの変換と送出動作が繰り返されてハー
ド・コピー装[(2)の−行分に達したことを変換装置
(6)で検出すると、変換装置(6)は改行制菌コード
を生成してノ・−トコピー装置(コ)に送出する。ハー
ドコピー装置(コ)は送られて来た表示情報をハードコ
ピー装置内部の受信バッファ(図示せず)に蓄積し、改
行開開コードを受は取るとその一行分の表示情報を印字
する。
〔発明が解決しようとする問題点〕
従来のディスプレイ装置は以上のように構成されている
ので、印字する一行分の表示情報中に印字すべき情報が
存在しなくても0例えば、スペースコード等の情報デー
タをハードコピー装置に送二 出するげとが必要で、また1表示画面に少量の情報デー
タしか表示されていない場合も企画面分の・清報データ
を送出しなければならず印字に時間がかかるという問題
点があった。
この発明は上記のような問題点を解消するためになされ
たもので、ハードコピーに要する時間を短縮できるディ
スプレイ装置を提供することを目的としている。
〔問題を解決するだめの手段〕
上記の目的を達成するためにこの発明で採用された技術
的手段は、データを表示する表示画面の画素に対応した
表示情報を記憶する表示情報記憶装置、上記表示は報記
憶装置に上記表示情報と該表示情報に対応するアドレス
情報とを書込む演算装置、及び、上記表示情報記憶装置
の内容を読み出し、外部のハードコピー装置に適合した
情報にf換して送出するとともに改行別間コードを生成
して上記ハードコピー装置に送出する機能を備えた変換
装置で構成されたディスプレイ装置において、上記演算
装置が上記表示情報記憶装置に上記表示情報及びアドレ
ス情報を書込む時に該表示情報及びアドレス情報を取り
込んで上記ハードコピー装置の一行分に相当する表示情
報を単位として数分記憶する制御装置を設け、上記変換
装置は上記各行の記憶状態を読み込んで、上記記憶状態
が。
印字すべき表示情報が存在しない旨を示しているときは
上記改行?tll制御コードだけを上記ハードコピー装
置に送出することを特徴とする構成である。
〔作 用〕
この発明においては0表示情報記憶装置に表示情報を書
込むときに、ハードコピー装置の一行分に相当する表示
情報中に印字すべき情報が含まれるか否かを予め横置し
て記憶しておき、ハードコピーを行うときに、この記憶
した内容を参照して。
もし、印字すべき情報が含まれていないことを示してい
れば1表示情報の送出は行わず改制開開コードのみを送
出する様にしている。
〔実施例〕
以下、この発明の一実施例を図について説明する。第1
図において、(コl)は演算装置(5)が表示情報記憶
装置(ダ)に表示情報を書き込むときに出力するアドレ
ス情報と表示情報を、上記書込みと同じタイミングで取
り込み、ハードコピー装置の一行分に相当する表示情報
中に印字すべき情報が存在するか否かを検査し記憶して
おく制倒装賃、(3/)は1表示情報記憶装置(lI)
内の表示情報を読み出すに先立って、側倒装置(コl)
内に記憶しているハードコピー装置(2)の−行分に相
当する表示情報中に印字すべき情報が存在するか否かを
示す情報を読み出し、該情報が印字すべき情報が存在し
ないことを表示していれば改行制御コードをハードコピ
ー装置−)に送出し、印字すべき情報が存在しているこ
とを表示していれば従来装置と同様に1表示情報記憶装
置(ダ)内の表示情報を読み出しノー−トコピー装置(
コ)のへラドビン数に合わせたW@に変換してハードコ
ピー装置(コ)に送出するとともに。
表示画面(3)の−行分の表示情報の送出が完了したと
きは、それを検知して改行制御コードを生成してハード
コピー装置(λ)に送出する変換装置である。
第4図は制菌装置(コl)の詳細な構成を示す。
第一図において、(ダl)は演算装置(S)から送られ
てくるアドレス情報をハードコピー装置(コ)の各行に
対応させて(第2図ではn行の例を示す)デコードする
デコード回路、  (4’u)はこのデコード回路(ダ
l)から出力された信号と表示・tR報記憶装置(り)
に書き込む表示′i#報とを入力1g号とし、その行が
選ばれかつ印字すべき表示情報がある場合にl″の′1
に報をセットして保持する記憶回路であり、各行に対応
して用意されている。(ダ3)は記憶回路(弘−)を構
成するA N D回路、(<<g)は○工(回路、 (
a!r)はラッチ回路である。
次に動作について説明する。演算装置(5)が表示情報
記憶装置(弘)に表示情報な薔き込む際に出カゴ−るア
ドレス情報と表示情報は制菌装置1(−7)においても
同時に並列に取り込まする。?l+lI即装置0/)に
取り込まれたアドレス′醒報はデコード回路(’It)
によってハードコピー装置(,2)の−行分に相当する
単位にデコーダされ、このデコード回路(ht)の出力
信号のうち表示画面(3)の画素とl対/に対応してい
る表示1肯報記憶装置t(りの中で現在薔き込もうとし
ている表示情報が含まれる行に相当する信号のみが活性
化される。次いで各行単位に設げられている記憶回路(
ダ2)の中のAND回路(lI3)で。
このデコード回路(tIt)から出方されている信号と
表示情報記憶装置(匍への書き込み表示情報の論理積が
とられ、その行が選ばれかつハードコピー装置(コ)で
印字すべき情報がある場合にAND回路(q3)の出力
が活性化されOR回路(4(4c)を介してラッチ回路
(tIS)に”l′″がセットされる。
ハードコピーを行うときは、変換装置(31)は表示記
憶装置(り)内の表示情報を読み出す前に、印字しよう
としている行に対応する記憶回路(グコ)のラッチ回路
(lIj)で記憶している情報を読み取り、ハードコピ
ー装置(2)に印字すべき情報の無い行はデータ変換を
行わず改行制御コードのみを生成してハードコピー装置
に送出する。
なお、上記実施例では表示情報記憶装置(ダ)の外部に
記憶回路(taコ)を設けて一行分の表示データ中に印
字すべきデータが含まれるか否かを記憶するようにした
が、記憶回路として表示情報記憶装#(り)の空きエリ
アを使用してもよい。
また、上記実施例では、変換装置(3/)においテ、ハ
ードコピー装[(λ)に情報を送出するのに先立って、
送出する一行分の情報中に印字すべき情報が含まれるか
否かを検査し、もし、印字すべき情報が含まれないとき
は改行制御コードを送出したが、このとき、改行制菌コ
ードを送出せず1次の行の処理に移るように変換装置(
31)で?1iII圓することによって余分な空白を削
除したハードコピーが得られるディスプレイ装置を構成
することができる。
〔発明の効果〕
以上のように、この発明によればハードコピーを行う前
に各行ごとに印字すべき情報の有無を調べ、印字すべき
情報が存在しないときは情報の転送を行わないように構
成したので、ハードコピーに要する時間を短縮できる効
果がある。
【図面の簡単な説明】
第1図はこの発明の一実施例によるディスプレイ装置を
示すブロック図、第一図は第1図中の制御装置の詳細を
示すブロック図、第3図は従来のディスプレイ装置を示
すブロック図である。 (1)・・ディスプレイ装置、(コ)・拳ハードコピー
装置、(J)・・表示画面、(ダ)・・表示情報記憶装
置。 (5)・・演算装置、(コl)・・制御装置、(y、t
)・・変換装置、(ダO)・・デコード回路、(4L2
)・・記憶回路、(ダJ)・@AND回路、(ダダ)・
・OR回路、(41z)−*ラッチ回路。 なお、図中、同一符号は同一、又は相当部分を示す。

Claims (3)

    【特許請求の範囲】
  1. (1)データを表示する表示画面の画素に対応した表示
    情報を記憶する表示情報記憶装置、上記表示情報記憶装
    置に上記表示情報と該表示情報に対応するアドレス情報
    とを書込む演算装置、及び、上記表示情報記憶装置の内
    容を読み出し、外部のハードコピー装置に適合した情報
    に変換して送出するとともに改行制御コードを生成して
    上記ハードコピー装置に送出する機能を備えた変換装置
    で構成されたデイスプレイ装置において、上記演算装置
    が上記表示情報記憶装置に上記表示情報及びアドレス情
    報を書込む時に該表示情報及びアドレス情報を取り込ん
    で上記ハードコピー装置の一行分に相当する表示情報を
    単位として当該一行分の表示情報中に印字すべき表示情
    報が含まれているか否かを上記ハードコピー装置の印字
    行数分記憶する制御装置を設け、上記変換装置は上記各
    行の記憶状態を読み込んで上記記憶状態が、印字すべき
    表示情報が存在しない旨を示しているときは上記改行制
    御コードだけを上記ハードコピー装置に送出することを
    特徴としたデイスプレイ装置。
  2. (2)上記制御装置は、上記アドレス情報を上記ハード
    コピー装置の一行分に相当する単位にデコードする回路
    を含み、かつ、上記一行分の表示情報中に印字すべき表
    示情報が含まれているか否かを検査して記憶する回路を
    上記ハードコピー装置の印字行数分備えている特許請求
    の範囲第1項記載のデイスプレイ装置。
  3. (3)上記記憶回路は、上記デコード回路の一行分のア
    ドレス情報と上記表示情報との論理積をとるAND回路
    と、このAND回路の出力を一方の入力とするOR回路
    と、このOR回路の出力に接続されたラッチ回路と、を
    含み、上記ラッチ回路の出力が上記OR回路の他方の入
    力を成している特許請求の範囲第2項記載のデイスプレ
    イ装置。
JP59220621A 1984-10-22 1984-10-22 デイスプレイ装置 Pending JPS61100829A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59220621A JPS61100829A (ja) 1984-10-22 1984-10-22 デイスプレイ装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59220621A JPS61100829A (ja) 1984-10-22 1984-10-22 デイスプレイ装置

Publications (1)

Publication Number Publication Date
JPS61100829A true JPS61100829A (ja) 1986-05-19

Family

ID=16753838

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59220621A Pending JPS61100829A (ja) 1984-10-22 1984-10-22 デイスプレイ装置

Country Status (1)

Country Link
JP (1) JPS61100829A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61190624A (ja) * 1985-02-18 1986-08-25 Toyo Commun Equip Co Ltd グラフイツク表示画面のハ−ドコピ−方式
JPS61195080A (ja) * 1985-02-25 1986-08-29 Fujitsu Ltd シリアルプリンタ

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61190624A (ja) * 1985-02-18 1986-08-25 Toyo Commun Equip Co Ltd グラフイツク表示画面のハ−ドコピ−方式
JPS61195080A (ja) * 1985-02-25 1986-08-29 Fujitsu Ltd シリアルプリンタ

Similar Documents

Publication Publication Date Title
KR960004652B1 (ko) 이중 버퍼 표시 시스템의 작동속도 증가를 위한 방법 및 장치
JPS61188582A (ja) マルチウインドウ書込み制御装置
US4970501A (en) Method for writing data into an image repetition memory of a data display terminal
JPS61100829A (ja) デイスプレイ装置
JPH10509546A (ja) メモリシステムにおけるページアクセス及びブロック転送を改善する回路、システム及び方法
KR950033868A (ko) 데이타 처리 장치
JPS61238089A (ja) マルチウインドウ制御装置
JPS6019515B2 (ja) キヤラクタデイスプレイ装置
JPS63251864A (ja) 表示装置
JPS6134588A (ja) 画像記憶制御回路
JP2535857B2 (ja) 表示制御装置
JPH0432978A (ja) 画像処理装置
JPH01270176A (ja) 部分イメージの切出しが可能なグラフイツク表示システム
JPS5867456A (ja) 出力装置
JPH0619737B2 (ja) メモリアクセス装置
JPS61273049A (ja) シリアル伝送装置
JPS61117970A (ja) 画像デ−タ記憶メモリの制御方法
JPS6190241A (ja) 読出し制御回路
JPS58126590A (ja) カラ−グラフィックディスプレイ装置
JPS58118694A (ja) キヤラクタデイスプレイのリフレツシユメモリへ書き込む方法
JPH02105264A (ja) 図形データ処理用メモリー装置
JPH05333844A (ja) 表示制御装置
JPH0595510A (ja) 更新画面制御装置
JPS59155889A (ja) Crt表示装置
JPH0228825A (ja) 画像メモリ装置