JPS6097463A - マイクロプロセツサの並列運転同期化方法 - Google Patents
マイクロプロセツサの並列運転同期化方法Info
- Publication number
- JPS6097463A JPS6097463A JP58206179A JP20617983A JPS6097463A JP S6097463 A JPS6097463 A JP S6097463A JP 58206179 A JP58206179 A JP 58206179A JP 20617983 A JP20617983 A JP 20617983A JP S6097463 A JPS6097463 A JP S6097463A
- Authority
- JP
- Japan
- Prior art keywords
- microprocessor
- halt
- frequency
- input terminal
- dividing circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Multi Processors (AREA)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58206179A JPS6097463A (ja) | 1983-11-02 | 1983-11-02 | マイクロプロセツサの並列運転同期化方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58206179A JPS6097463A (ja) | 1983-11-02 | 1983-11-02 | マイクロプロセツサの並列運転同期化方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS6097463A true JPS6097463A (ja) | 1985-05-31 |
JPH0475549B2 JPH0475549B2 (enrdf_load_stackoverflow) | 1992-12-01 |
Family
ID=16519118
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP58206179A Granted JPS6097463A (ja) | 1983-11-02 | 1983-11-02 | マイクロプロセツサの並列運転同期化方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6097463A (enrdf_load_stackoverflow) |
-
1983
- 1983-11-02 JP JP58206179A patent/JPS6097463A/ja active Granted
Also Published As
Publication number | Publication date |
---|---|
JPH0475549B2 (enrdf_load_stackoverflow) | 1992-12-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7774648B2 (en) | Microprocessor supervision in a special purpose computer system | |
US4780843A (en) | Wait mode power reduction system and method for data processor | |
JPH04257932A (ja) | ディジタルシグナルプロセッサのエミュレート用チップ | |
JPS58205226A (ja) | スタンバイ機能を内蔵したマイクロコンピユ−タ | |
JPS6097463A (ja) | マイクロプロセツサの並列運転同期化方法 | |
JPH04348410A (ja) | マイクロコンピュータ | |
JPH0724006B2 (ja) | デ−タ処理装置 | |
JPH076155A (ja) | シングルチップ・マイクロコンピュータ | |
JPS62262165A (ja) | 情報処理装置 | |
JPS61245242A (ja) | 割り込み入力回路 | |
Roman | PC Supporting Systems | |
JPS60103426A (ja) | マイクロコンピユ−タ | |
JPH035948Y2 (enrdf_load_stackoverflow) | ||
US4468133A (en) | Electronic timepiece | |
JPH0756774A (ja) | ウォッチドッグタイマ | |
JPS59189426A (ja) | クロツク供給制御方式 | |
JPH0654504B2 (ja) | スタンドバイモ−ド回路 | |
JPS5838034A (ja) | マイクロコンピュータ | |
JPS6075915A (ja) | デ−タ処理装置 | |
JPS61173366A (ja) | マイクロプロセツサのインタ−フエ−ス装置 | |
US20190295484A1 (en) | Liquid crystal control circuit, electronic timepiece, and liquid crystal control method | |
KR930009798B1 (ko) | 숫자 연산 코프로세서의 리세트-레디 카운터회로 | |
JPS63313247A (ja) | コンピュ−タシステムの暴走監視装置 | |
JP2003122600A (ja) | ウォッチドッグタイマ装置 | |
JP2770377B2 (ja) | ウォッチドッグタイマ |