JPS6055420A - 電源制御方式 - Google Patents

電源制御方式

Info

Publication number
JPS6055420A
JPS6055420A JP58162873A JP16287383A JPS6055420A JP S6055420 A JPS6055420 A JP S6055420A JP 58162873 A JP58162873 A JP 58162873A JP 16287383 A JP16287383 A JP 16287383A JP S6055420 A JPS6055420 A JP S6055420A
Authority
JP
Japan
Prior art keywords
power
power source
power supply
electronic circuit
source control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58162873A
Other languages
English (en)
Inventor
Takumi Kishino
琢己 岸野
Kazuo Shimomichi
下道 和雄
Tomoharu Hoshino
星野 智春
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP58162873A priority Critical patent/JPS6055420A/ja
Publication of JPS6055420A publication Critical patent/JPS6055420A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Power Sources (AREA)
  • Direct Current Feeding And Distribution (AREA)
  • Safety Devices In Control Systems (AREA)
  • Control Of Voltage And Current In General (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (al 発明の技術分野 本発明は電源制御方式に係り、特にシステム電源に接続
されるプリント板の接続状況に応じてシステム電源の切
断を行うことを可能とする電源制御方式に関する。
(bl 技術の背景 データ処理装置(以下プロセッサと称する)を複数持つ
システムにおいて、システムのプログラムによって、即
ちソフト的な指令により電源の自動切断を行う事は一般
に行われている。また複数のプロセッサを持つシステム
において、上述した電源切断制御或いは障害発生箇所の
システム切離し等のシステム制御を行うプロセッサは、
特定のプロセッサが行うよう構成されている。
[C1従来技術と問題点 しかるに従来では、システムを主導するプロセッサ搭載
用プリント板が、システムに組込まれていない(実装さ
れない)場合でも、電源の投入は可能であった。このた
め、システムを主導するプリント板が実装されない状態
で、例えば他のプロセッサに障害が発生し暴走状態に陥
ったとする。
しかるに、上述した如く、障害プロセッサの切離しく共
通バスへのアクセスを不可能とする)等の処理を行うプ
ロセッサが実装されないとすると、暴走したプロセッサ
によるメモリ、ファイル等の破壊を防止する手段が何ら
存在しないことになる。
(dl 発明の目的 本発明は、上述した従来の欠点を取除くべく、システム
制御を担う電子回路が未実装の場合の、システム破壊を
防止することを目的とする。
lel 発明の構成 上記目的を達成するため本発明においては、システムを
主導制御する制御回路の未実装を検出する手段を設け、
この状態で電源が投入された場合は、直し電源断の処置
を採るよう構成したものである。以下、実施例を用いて
本発明の詳述する。
(fl 発明の実施例 図面は、本発明の一実施例を示す図であり、1は電源装
置、2.3はそれぞれプロセラ−1) (CPUl、2
)が搭載されるプリント板(CPUボード)、4は各プ
リント板2及び3と電源装置とを接続するためのコネク
タ手段、5は電源投入スイッチである。
コネクタ手段4は、例えば各プリント板2.3を実装す
るためのバンクパネル形式のものであり、各プリント板
間のデータ転送用バス及び電源12から、の電源供給線
等も接続するものであることは云うまでもない。更に、
図示しないが、このコネクタ手段4により相互に接続さ
れるプリント板は、メモリ搭載用プリント板(メモリボ
ード)或いはファイル装置等の入出力装置を制御する制
御回路搭載用プリント板等も含まれることも勿論である
即し本実施例では、システムを主導する機能を備えたプ
ロセッサ(CPU!、CP−U2)が搭載されたプリン
ト板2,3が、コネクタ手段4により実装されているこ
とを電源装置側へ通知する信号線6.7を設けたもので
ある。従って、システム制御を行う制御部lが1つのプ
リント板上のみに搭載される場合は、そのプリント板の
みの実装状態を通知すれば足りる。
各プリント板2.3からの信号線6.7は、実装状態の
場合に富に“0”レベルを出力する。一方電源装置1側
には、これら信号線6,7に対応してプルアンプ抵抗R
1,R−Lを備えたインバータ14.15を設ける。こ
れらインバータ14゜15の出力はNORゲート13に
供給される。この構成により、システムを主導するプリ
ント板2゜3のいずれも実装されていない場合を検出で
きる。
NORゲート13からの未実装検出出力は、電源制御回
路11への電源切断命令P・OFFとなる。
以下図面に示す実施例の動作を説明する。
オペレータ等により電源スィッチ5が投入されたとする
と、電源制御回路11は、電源12の電源投入シーケン
スを実行する。この時、システムを主導するプリント板
2.3の両方或いは一方が実装されていると、NORゲ
ート13の出力は“L”レベルのままであり、電源12
による各プリント板2. 3. − への給電状態は続
行される。
この給電動作により各プリント板2,3. − 上の電
子回路が動作可能状態となることは云うまでもない。
しかして、これらシステム制御機能を有するプリント板
2,3が、共に実装されない状態で、電源スィッチ5が
投入されたとする。すると、NORゲート13から“1
1″レベル出力が発せられる。
この″11″レベル出力が電源切断命令P・OFFとな
、る。qの命令により、電源制御回路11は、直ちに電
源切断シーケンスを実行する。この結果、スイッチ5に
よって投入されたシステム電源が、直ちに切断される。
つまり電源12による各プリント板(実装されているプ
リント板)への給電が停止する。また、この電源切断命
令P・OFFによって、オペレータへアラーム通知して
もよい。
このように本実施例においては、システム制御を行う制
御回路(多くの場合システム制御プロセッサ)を搭載し
たプリント板が実装されていない場合は、システム電源
投入を直ちに禁止でき、システムへの給電を禁止できる
Tg) 発明の詳細 な説明した如く本発明によれば、簡単な付加回路を持っ
て、システムを主導する制御回路の未実装状態での電源
供給を禁止でき、実装されている他のプロセッサ等の障
害発生等の事態を確実に防止できる。
【図面の簡単な説明】
図面は本発明の一実施例を示す図であり、1は電源装置
、2,3はプロセソザボード(プリント板)、4ばコネ
クタ手段、5は電源スィッチをそれぞれ示す。

Claims (1)

    【特許請求の範囲】
  1. 電源と、データ処理回路を含む電子回路と、該電子回路
    を該電源に接続する接続手段とを有し、該電源より給電
    が行なわれることによって該電子回路が動作可能となる
    データ処理システムにおいて、前記電子回路のうちの、
    システム制御用電子回路部が前記電源に接続されていな
    いことを検出する検出手段を設け、該検出手段の検出出
    方に応じて前記電源による電子回路への給電動作を禁止
    することを特徴とする電源制御方式。
JP58162873A 1983-09-05 1983-09-05 電源制御方式 Pending JPS6055420A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58162873A JPS6055420A (ja) 1983-09-05 1983-09-05 電源制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58162873A JPS6055420A (ja) 1983-09-05 1983-09-05 電源制御方式

Publications (1)

Publication Number Publication Date
JPS6055420A true JPS6055420A (ja) 1985-03-30

Family

ID=15762885

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58162873A Pending JPS6055420A (ja) 1983-09-05 1983-09-05 電源制御方式

Country Status (1)

Country Link
JP (1) JPS6055420A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57170740A (en) * 1981-04-15 1982-10-21 Taiyo Shokai Co Ltd Method and device for transporting bag blank band in paper bag machine
JPS61192325U (ja) * 1985-05-21 1986-11-29

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57170740A (en) * 1981-04-15 1982-10-21 Taiyo Shokai Co Ltd Method and device for transporting bag blank band in paper bag machine
JPS61192325U (ja) * 1985-05-21 1986-11-29

Similar Documents

Publication Publication Date Title
JP2533192B2 (ja) マルチプロセッサシステムにおけるパワ―オンリセット回路
JPS6055420A (ja) 電源制御方式
JPH05189005A (ja) 切替制御装置
JP4966610B2 (ja) 情報処理システム、情報処理システムの緊急時電源断方法
JP3107104B2 (ja) 待機冗長方式
JPS6073753A (ja) マイクロプロセツサの暴走処理方式
JP3298989B2 (ja) 障害検出・自動組込み装置
JPS62252244A (ja) 回線切替え装置の回路分割方式
JPH0594381A (ja) 冗長回路システム
JPH0371217A (ja) 電源供給制御システム
JPH05265594A (ja) 無停止型コンピュータ
JPH07152705A (ja) フェール・セーフプロセッサを用いたデータ転送システム
JP3271698B2 (ja) 周辺装置電源切断システム
JP3155288B2 (ja) 通信システム及び通信システム用のサブシステム
JP2815730B2 (ja) アダプタ及びコンピュータシステム
JPH08339245A (ja) 演算装置の電源故障検出回路
JPH0536501U (ja) 電子機器の制御装置
JPH04171520A (ja) 電子回路基板の活線挿抜方法およびその情報処理システム
JPH0588926A (ja) 監視制御系の自動切替回路
JPS60251443A (ja) プログラマブルコントロ−ラのバツクアツプ装置
JPH05165665A (ja) 演算制御システムにおける故障検出制御装置
JPH05298136A (ja) 冗長化情報システムの立上げ方法
JPS62247735A (ja) 電源制御回路
JPS6212537B2 (ja)
JPH02273850A (ja) プリント板実装チェック方法