JPS6052107A - 双方向アクテイブ・フイルタ回路 - Google Patents
双方向アクテイブ・フイルタ回路Info
- Publication number
- JPS6052107A JPS6052107A JP16138583A JP16138583A JPS6052107A JP S6052107 A JPS6052107 A JP S6052107A JP 16138583 A JP16138583 A JP 16138583A JP 16138583 A JP16138583 A JP 16138583A JP S6052107 A JPS6052107 A JP S6052107A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- filter circuit
- active filter
- terminal
- amplifier
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H11/00—Networks using active elements
- H03H11/02—Multiple-port networks
- H03H11/04—Frequency selective two-port networks
- H03H11/10—Frequency selective two-port networks using negative impedance converters
Landscapes
- Networks Using Active Elements (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
[発明の分野]
この発明は、抵抗とコンデンサと増幅器とで構成される
アクティブ・フィルタ回路に関し、中でも信号を双方向
に伝達可能な双方向入出力特性を実現したアクティブ・
フィルタ回路に関するものである。
アクティブ・フィルタ回路に関し、中でも信号を双方向
に伝達可能な双方向入出力特性を実現したアクティブ・
フィルタ回路に関するものである。
[従来技術の説明]
第1図は、従来のアクティブ・フィルタ回路の一例を示
す図である。第1図において、R,、R2は抵抗、C1
,C2はコンデンサであり、これら受動素子と利得K(
≧1)の増幅器1との結合によって、2次ローパスフィ
ルタ(LPF)を実現している。
す図である。第1図において、R,、R2は抵抗、C1
,C2はコンデンサであり、これら受動素子と利得K(
≧1)の増幅器1との結合によって、2次ローパスフィ
ルタ(LPF)を実現している。
そして、従来のアクティブ・フィルタ回路は、上述のご
とく利得にの増幅器1を回路中に含んでいるので、増幅
器1の単方向性に起因して、回路全体としても単方向入
出力特性となっている。
とく利得にの増幅器1を回路中に含んでいるので、増幅
器1の単方向性に起因して、回路全体としても単方向入
出力特性となっている。
ところで、第1図に示すようなフィルタ回路が適用され
得る電気装置は、一般に、送信装置または受信装置と、
送受信装置とに分類される。前者では信号の流れが単方
向であり、上記フィルタの単方向入出力特性は特に問題
とならない。しかしながら、後者では、信号の流れが双
方向であるため、フィルタ回路の単方向入出力特性との
適合性が問題となる。
得る電気装置は、一般に、送信装置または受信装置と、
送受信装置とに分類される。前者では信号の流れが単方
向であり、上記フィルタの単方向入出力特性は特に問題
とならない。しかしながら、後者では、信号の流れが双
方向であるため、フィルタ回路の単方向入出力特性との
適合性が問題となる。
より具体的に、1:とえば、アナログ信号のデータ・レ
コーダを例にと7で説明しよう。
コーダを例にと7で説明しよう。
第2図は、データ・レコーダの一般的構成を示すブロッ
ク図である。図において、データの記録モードでは、I
N端子からパノノされる人力信号を、入力アンプ10で
所定のレベルまで増幅し、信号中に含まれる不要成分を
LPFIで除去してS/N比を向上させ、変調器12で
たとえ(よFM変調を行ない、記録アンプ13で記録ヘ
ッド14を駆動して、磁気テープ15に信号を記録づ−
る。
ク図である。図において、データの記録モードでは、I
N端子からパノノされる人力信号を、入力アンプ10で
所定のレベルまで増幅し、信号中に含まれる不要成分を
LPFIで除去してS/N比を向上させ、変調器12で
たとえ(よFM変調を行ない、記録アンプ13で記録ヘ
ッド14を駆動して、磁気テープ15に信号を記録づ−
る。
一方、再生モードでは、磁気テープ15 fJlら再生
ヘッド16で信号をビック・アップし、該信号を再生ア
ンプ17で所定のレベルまで増幅し、復調器18でたと
えばFM復調を行なu%、LP11で信号中の不要成分
を除去して、信号のS/N比を向上させ、出力アンプ2
0で信号を所定のレベルまで増幅して、出力端子OUT
に送出する。ここに、この回路で用いられているL P
F 1とLP11とは、一般に、同一のものである。
ヘッド16で信号をビック・アップし、該信号を再生ア
ンプ17で所定のレベルまで増幅し、復調器18でたと
えばFM復調を行なu%、LP11で信号中の不要成分
を除去して、信号のS/N比を向上させ、出力アンプ2
0で信号を所定のレベルまで増幅して、出力端子OUT
に送出する。ここに、この回路で用いられているL P
F 1とLP11とは、一般に、同一のものである。
ところで、このような回路(第2図に示す回路)におい
ては、特殊な場合を除いて、記録モードと再生モードと
が同時に使用されることはない。したがって、再生モー
ドでは記録系回路が動作せず、逆に記録モードでは再生
系回路が動作しない。にもかかわらず、従来の回路では
、記録系回路と再生系回路とでは信号の流れる方向が異
なるため、同一構成のLPFIとLP11とを2つ用い
て構成しなければならないという無駄があった。特に、
このようなLPFIまたはLP11は、第1図に示すご
とく回路が2〜3段縦続接続されて1つの機能を実現し
ているため、部品点数も比較的多く、また安定した性能
を得るために精度の良い抵抗。
ては、特殊な場合を除いて、記録モードと再生モードと
が同時に使用されることはない。したがって、再生モー
ドでは記録系回路が動作せず、逆に記録モードでは再生
系回路が動作しない。にもかかわらず、従来の回路では
、記録系回路と再生系回路とでは信号の流れる方向が異
なるため、同一構成のLPFIとLP11とを2つ用い
て構成しなければならないという無駄があった。特に、
このようなLPFIまたはLP11は、第1図に示すご
とく回路が2〜3段縦続接続されて1つの機能を実現し
ているため、部品点数も比較的多く、また安定した性能
を得るために精度の良い抵抗。
コンデンサ等を使用しなければならないという特質をも
ってa5す、当該LPFを記録系回路と再生系回路とで
共用して無駄を省きたいという要望が強かった。
ってa5す、当該LPFを記録系回路と再生系回路とで
共用して無駄を省きたいという要望が強かった。
[発明の目的]
この発明は、上記要望に応えてなされたものであり、上
記従来の回路の有していた欠点を除去した双方向性のア
クティブ・フィルタ回路を提−供することである。
記従来の回路の有していた欠点を除去した双方向性のア
クティブ・フィルタ回路を提−供することである。
[発明の概要]
この発明は、−言でmえば、信号経路にアンプの介在し
ないインピーダンス変換型アクティブ・フィルタ回路を
使用して、双方向特性をもつアクティブ・フィルタ回路
を構成したことである。
ないインピーダンス変換型アクティブ・フィルタ回路を
使用して、双方向特性をもつアクティブ・フィルタ回路
を構成したことである。
詳しくは、2以上の抵抗の一端を共通に接続して出力端
子とし、該抵抗の他端はそれぞれ入力端子とし、この抵
抗の共通に接続した接続点とグランドとの間に、少なく
ともコンデンサと増幅器とを含むインピーダンス変換回
路を接続した双方向アクディプ・フィルタ回路である。
子とし、該抵抗の他端はそれぞれ入力端子とし、この抵
抗の共通に接続した接続点とグランドとの間に、少なく
ともコンデンサと増幅器とを含むインピーダンス変換回
路を接続した双方向アクディプ・フィルタ回路である。
L実施例の説明」
以下には、図面を参照してこの発明の一実施例について
詳しく説明する。
詳しく説明する。
第3図はこの発明の一実施例を示す回路図である。第3
図において、端子31と端子33とが信号入力端子でd
5す、端子32と端子34とが信号出力端子である。端
子31と端子33とにはそtしぞれ抵抗Rの一端が接続
され、該抵抗の他端同士が接続されている。この抵抗R
とRとの接続点には出ノj端子32と34とが接続され
るとともに、該接続点とグランドとの間にはインピーダ
ンス変換回路35が接続された構成となっている。イン
ピーダンス変換回路35は、図示のように、2つの増幅
器1と抵抗R2、R−、R4、Rsと2つのコンデンサ
Cとを含んでいる。
図において、端子31と端子33とが信号入力端子でd
5す、端子32と端子34とが信号出力端子である。端
子31と端子33とにはそtしぞれ抵抗Rの一端が接続
され、該抵抗の他端同士が接続されている。この抵抗R
とRとの接続点には出ノj端子32と34とが接続され
るとともに、該接続点とグランドとの間にはインピーダ
ンス変換回路35が接続された構成となっている。イン
ピーダンス変換回路35は、図示のように、2つの増幅
器1と抵抗R2、R−、R4、Rsと2つのコンデンサ
Cとを含んでいる。
今、第3図に示す回路において、端子31から信号を人
力する場合を考える。このとき端子33は接地(アン7
°等による仮想接地も含む。)され、残りの2′4子3
2.34が出力端子となる。このとなり、2次LPFを
構成していることがわかる。
力する場合を考える。このとき端子33は接地(アン7
°等による仮想接地も含む。)され、残りの2′4子3
2.34が出力端子となる。このとなり、2次LPFを
構成していることがわかる。
ところで、逆に端子33を入力とし、端子31を接地す
れば、信号の流れは逆になるが回路の対称性はそのまま
であり、入出力伝達関数T(S)は上述と同様となり、
同じく2次LPFを構成することになる。したがって、
m3図に示す回路は、双方向の信号人力に対して同一特
性を右り°るフィルタを構成している。
れば、信号の流れは逆になるが回路の対称性はそのまま
であり、入出力伝達関数T(S)は上述と同様となり、
同じく2次LPFを構成することになる。したがって、
m3図に示す回路は、双方向の信号人力に対して同一特
性を右り°るフィルタを構成している。
第3図に示゛4フィルタを、第2図に示り、 /、=デ
ータ・レコーダに適用した例を、第4図に示す。図中、
端子31は入力アンプ10の出力に、端子33はI調器
18にそれぞれ接続され、端子32は出力アンプ20の
入力に、端子34は変afl12の入力にそれぞれ接続
されている。この場合、一般に7.Cルタ回路の出力端
子は低インピーダンスであり、入力端子は前段の回路動
作に影響を与えない程度に十分大きい^インピーダンス
であるから、この実IIi例の双方向アクティブ・フィ
ルタ回路は上記第3図において説明した動作を確実に実
行できる。
ータ・レコーダに適用した例を、第4図に示す。図中、
端子31は入力アンプ10の出力に、端子33はI調器
18にそれぞれ接続され、端子32は出力アンプ20の
入力に、端子34は変afl12の入力にそれぞれ接続
されている。この場合、一般に7.Cルタ回路の出力端
子は低インピーダンスであり、入力端子は前段の回路動
作に影響を与えない程度に十分大きい^インピーダンス
であるから、この実IIi例の双方向アクティブ・フィ
ルタ回路は上記第3図において説明した動作を確実に実
行できる。
さらに、第4図に示す回路を、記録モードで使用する場
合は、基本的には復調器18の出力が無(3@のグラン
ド電位となるように制御し、逆に再生ニードで使用する
場合は、入力アンプ10の出力を上記と同様に制御すれ
ば、より確実にフィルタ回路部分が動作することになる
。もつとも、必要以上に上記制御をしなくても、入力信
号および出力信号ともにL i’ Fによって不要成分
が除去されるので、無信号のグランド電位に制御しlζ
どきの動作と等価になるから別設問題は生じない。
合は、基本的には復調器18の出力が無(3@のグラン
ド電位となるように制御し、逆に再生ニードで使用する
場合は、入力アンプ10の出力を上記と同様に制御すれ
ば、より確実にフィルタ回路部分が動作することになる
。もつとも、必要以上に上記制御をしなくても、入力信
号および出力信号ともにL i’ Fによって不要成分
が除去されるので、無信号のグランド電位に制御しlζ
どきの動作と等価になるから別設問題は生じない。
また、第4図に示す回路構成をより8!l極的に利用す
ること6者えられる。たとえば、再生信号にI N端子
から別の信号を印加して、信号の合成を行なうことも可
能であり、この実施例では1対1で合成される。
ること6者えられる。たとえば、再生信号にI N端子
から別の信号を印加して、信号の合成を行なうことも可
能であり、この実施例では1対1で合成される。
次に、第2図に示す従来のアクアイブ・フィルタ回路を
適用したデータ・レコーダと、第4図に示すこの発明の
一実施例を適用したf−タ・レコーダとにJ3いて、そ
れぞれの部品数を比較する。
適用したデータ・レコーダと、第4図に示すこの発明の
一実施例を適用したf−タ・レコーダとにJ3いて、そ
れぞれの部品数を比較する。
従来の装置で・は、コンデンサG + ” C2のとき
、増幅器10利得1(はK>1であり、抵抗R7とR2
の2本でフィルタ回路が実現されている。したが−コで
、2次LPFの場合では、抵抗4本×2組。
、増幅器10利得1(はK>1であり、抵抗R7とR2
の2本でフィルタ回路が実現されている。したが−コで
、2次LPFの場合では、抵抗4本×2組。
コンデンサ2個X211.増幅器1個×2組必要である
。これに対し、この発明の実施例を適用した場合には、
抵抗6本、コンデンサ2個、増幅器2個が8殼で・ある
ことがわかる。よって、コンデンサ2個、抵抗2本分だ
け、この実施例を適用した場合の方が部品点数の減少が
図れる。
。これに対し、この発明の実施例を適用した場合には、
抵抗6本、コンデンサ2個、増幅器2個が8殼で・ある
ことがわかる。よって、コンデンサ2個、抵抗2本分だ
け、この実施例を適用した場合の方が部品点数の減少が
図れる。
きらに、この実施例を、たとえば最低8ヂVンネルから
最大32チヤンネルの信号を同時処理するようなデータ
・レコーダに適用する場合を考えるど、従来のアクテイ
ブ・フィルタ回路を適用する場合に比l\で、さらに部
品点数の減少が因れ、経済的にも安価に構成できること
は、容易に想像できるであろう。特に、フィルタを構成
プる素子中で、コンテンツは最も高価な素子であり、そ
のコンデンサを半減以下にできるという大きな利点があ
る。
最大32チヤンネルの信号を同時処理するようなデータ
・レコーダに適用する場合を考えるど、従来のアクテイ
ブ・フィルタ回路を適用する場合に比l\で、さらに部
品点数の減少が因れ、経済的にも安価に構成できること
は、容易に想像できるであろう。特に、フィルタを構成
プる素子中で、コンテンツは最も高価な素子であり、そ
のコンデンサを半減以下にできるという大きな利点があ
る。
上記実施例では、インピーダンス変換回路として、第3
因に35で示づ°ような構成回路・3例にとっC説明し
たが、これに限ることはなく、インピーダンス変換回路
の入力端子から見たインピーダンス110が、 Zin=k + −Za −Za k、は所定の係数 ZA、Zaは容量負荷 または Zln=k 2 / Zc −Z。
因に35で示づ°ような構成回路・3例にとっC説明し
たが、これに限ることはなく、インピーダンス変換回路
の入力端子から見たインピーダンス110が、 Zin=k + −Za −Za k、は所定の係数 ZA、Zaは容量負荷 または Zln=k 2 / Zc −Z。
k2は所定の係数
Zc、Zoは誘導負荷
であるようなインピーダンス変換回路であれば、他の回
路構成であっても同様に実現可能である。
路構成であっても同様に実現可能である。
さらに、上記実施例では、LPFとして2次伝達関数の
場合を説明したが、一般的に、高次伝達関数でも同様に
構成可能である。
場合を説明したが、一般的に、高次伝達関数でも同様に
構成可能である。
さらにまた、この発明は、送受信装置への適用だけでな
く、N本の抵抗を使用して、N本の信号のフィルタ付加
算器としても使用することができる。
く、N本の抵抗を使用して、N本の信号のフィルタ付加
算器としても使用することができる。
[発明の効果]
以上のように、この発明は、信号を双方向に伝達可能な
アクティブ・フィルタ回路としたので、応用範囲の広い
、回路設計の自由度が大きな双方向アクティブ・フィル
タ回路とすることができる。
アクティブ・フィルタ回路としたので、応用範囲の広い
、回路設計の自由度が大きな双方向アクティブ・フィル
タ回路とすることができる。
また、この発明の回路は、多種の電気装置の回路の一部
として利用でき、その際に従来のアクティブ・フィルタ
回路を利用する場合に比べて、全体として低価格の回路
を実現できるという効果も有する。
として利用でき、その際に従来のアクティブ・フィルタ
回路を利用する場合に比べて、全体として低価格の回路
を実現できるという効果も有する。
第1図は、従来のアクティブ・フィルタ回路の一例を示
す図である。 第2図は、従来のアクティブ・フィルタ回路を使用した
データ・レコーダのブロック図である。 第3図は、この発明の一実施例を示す回路図である。 第4図は、第3図に示す一実施例を、データ・レコーダ
に適用した場合を示す構成ブロック図である。 図において、1は増幅器、31.33は入力端子、32
’、34は出力端子、35はインピーダンス変換回路を
示す。 なお、図中、同一符号および番号は、同一または相当す
る部分を示す。 代 理 人 大 岩 増 雄
す図である。 第2図は、従来のアクティブ・フィルタ回路を使用した
データ・レコーダのブロック図である。 第3図は、この発明の一実施例を示す回路図である。 第4図は、第3図に示す一実施例を、データ・レコーダ
に適用した場合を示す構成ブロック図である。 図において、1は増幅器、31.33は入力端子、32
’、34は出力端子、35はインピーダンス変換回路を
示す。 なお、図中、同一符号および番号は、同一または相当す
る部分を示す。 代 理 人 大 岩 増 雄
Claims (1)
- 【特許請求の範囲】 信号を双方向に伝達可能な、2以上の抵抗とコンデンサ
と増幅器とで構成されるアクティブ・フィルタ回路であ
って、 前記2以上の抵抗の一端は共通梅に接続されて出力端子
を構成し、該抵抗の他端はそれぞれ入力端子を構成し、 前記抵抗の共通接続点とグランドとの間に、少なくとも
コンデンサと増幅器とを含むインピーダンス変換回路を
接続して構成したことを特徴とする、双方向アクティブ
・フィルタ回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP16138583A JPS6052107A (ja) | 1983-08-31 | 1983-08-31 | 双方向アクテイブ・フイルタ回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP16138583A JPS6052107A (ja) | 1983-08-31 | 1983-08-31 | 双方向アクテイブ・フイルタ回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6052107A true JPS6052107A (ja) | 1985-03-25 |
Family
ID=15734082
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP16138583A Pending JPS6052107A (ja) | 1983-08-31 | 1983-08-31 | 双方向アクテイブ・フイルタ回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6052107A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4772043A (en) * | 1986-04-03 | 1988-09-20 | Toyota Jidosha Kabushiki Kaisha | Suspension for automobile |
JP2008254569A (ja) * | 2007-04-04 | 2008-10-23 | Nissan Motor Co Ltd | 後輪用サスペンション装置 |
JP2008273401A (ja) * | 2007-04-27 | 2008-11-13 | Nissan Motor Co Ltd | 後輪用サスペンション装置 |
-
1983
- 1983-08-31 JP JP16138583A patent/JPS6052107A/ja active Pending
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4772043A (en) * | 1986-04-03 | 1988-09-20 | Toyota Jidosha Kabushiki Kaisha | Suspension for automobile |
JP2008254569A (ja) * | 2007-04-04 | 2008-10-23 | Nissan Motor Co Ltd | 後輪用サスペンション装置 |
JP2008273401A (ja) * | 2007-04-27 | 2008-11-13 | Nissan Motor Co Ltd | 後輪用サスペンション装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6236404B2 (ja) | ||
JP2906832B2 (ja) | 全差動型アナログ回路 | |
JP3109461B2 (ja) | ローパスフィルタ | |
JPS626722Y2 (ja) | ||
JPS61276411A (ja) | 除去フイルタ | |
JPS6052107A (ja) | 双方向アクテイブ・フイルタ回路 | |
US4782305A (en) | Differential input-single output two pole filter implemented by a single amplifier | |
JPS63191408A (ja) | 濾波器 | |
US4303889A (en) | Filter circuit | |
TWI719811B (zh) | 負回授系統架構及其迴圈濾波器 | |
JP2962694B2 (ja) | D/a変換器用出力回路 | |
JP3108551B2 (ja) | フィルタ回路 | |
JPS639683B2 (ja) | ||
JPH0766657A (ja) | 遅延等価回路 | |
JP2666860B2 (ja) | 負性インピーダンス回路 | |
JPS6218813A (ja) | アクテイブロ−パスフイルタ | |
JPS6173497A (ja) | イコライザ増幅器の入力回路 | |
JPS6316053B2 (ja) | ||
CN118200801A (zh) | 信号解调电路和音频播放设备 | |
JPS6319925Y2 (ja) | ||
JPS637488B2 (ja) | ||
JPS60114016A (ja) | フイルタ回路 | |
JPS58129812A (ja) | 可変利得増幅器を用いたエンファシス回路 | |
JPS6173411A (ja) | アクテイブフイルタ回路 | |
JPS5923484B2 (ja) | ト−ン・コントロ−ル回路 |