JPS6045869A - コモンパス診断装置 - Google Patents

コモンパス診断装置

Info

Publication number
JPS6045869A
JPS6045869A JP58153102A JP15310283A JPS6045869A JP S6045869 A JPS6045869 A JP S6045869A JP 58153102 A JP58153102 A JP 58153102A JP 15310283 A JP15310283 A JP 15310283A JP S6045869 A JPS6045869 A JP S6045869A
Authority
JP
Japan
Prior art keywords
common bus
voltage
bus
signal line
switch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58153102A
Other languages
English (en)
Inventor
Koichi Matsumoto
松本 孝一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP58153102A priority Critical patent/JPS6045869A/ja
Publication of JPS6045869A publication Critical patent/JPS6045869A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4072Drivers or receivers

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)
  • Bus Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の技術分野〕 本発明は中央処理装置(以下CPUと略す)のコモンバ
ス診断装置に量子る。
〔発明の技術的背景とその問題点〕
一般に、第1図に示すよりなCPU lとメモリ2と入
出力装置3がコモンバス4で接続されているシステム5
をテハッグするため、コモンノくス4に接続されてCP
U l内部のレジスタやメモリ2の読出し及び書込み、
入出力装置3との入力や出力、cpo 1のインストラ
クションのシングルステップ実行、ブレーク条件でのイ
ンストラクション実行の停止などが可能なデバッグ装置
6を接続する。
この場合、コモンバス4を構成するデータやアドレスな
どの各信号線の一部に異常が生じると、例えば各信号線
同志の短絡や各信号線と′這源線との短絡などの異常が
生じると、デバッグ装置6が正常に動作できずこの装置
を使用しての原因追求ができない。したがって専門的な
知識と多大な時間を費さなければならな”い欠点がある
〔発明の目的〕
本発明の目的は、コモンバスの状態を容易に診断できる
コモンバス診断装置を提供することにある。
〔発明の概要〕
上記目的を達成するため、本発明においてはCPUをリ
セット状態にするスイッチとコモンバスに任意のデータ
を出力するバスドライバと基準電圧とコモンバス4を構
成する各信号線の電圧とを比較する電圧比較回路を備え
、上記スイッチによりCPUをリセット状態にして上記
バスドライバよりコモンバスを構成する各信号線に1又
は0のデータを出力し上記電圧比較回路の出力によfi
 CPUのコモンバスを診断するようにした午とを特徴
とする。
〔発明の実施例〕
以下本発明の一実施例を第2図によって説明する。第2
図においてCPU 1とメモリ2と入出力装置3がコモ
ンバス4で接続されているシステム5に対してCPU 
lをリセット状態にするスイッチ7と、コモンバス4を
構成する各信号線に任意のデータを出力するバスドライ
バ8と、バスドライバ8が出力してbるデータに従がっ
て基準電圧を出力する基準電圧発生回路9と、コモンバ
ス4を構成する谷信号線と基準電圧発生回路9の出力の
電圧を比較する電圧比較回路lOにょ9構成される。
いまスイッチ7をオンしてC”PUIをリセット状態に
するとメモリ2と入出力装置3は共に入力状態トなシコ
モンバス4はフローティング状態となる。この状態にお
してスイッチ7の信号で同時にバスドライバ8をイネー
ブルにしてバスドライバ8よりコモンバス4を構成する
各信号線上に1又はOのデータを出力する。この時の各
信号線上の電圧は、 ZD:バスドライバ8の出力インピーダンスZB:コモ
ンバス4を構成する信号線の入力インピーダンス Voo ニジステム5.及びバスドライバ8の電源電圧
とすると、バスドライバ8が1を出力している時の電圧
V□は バスドライバ8がOを出力している時の層圧V。はとな
る。
一方、基準電圧発生回路9はバスドライバ8が1を出力
している時はシステム5で定められるノ九イレベル入力
電圧(TTLでは通常2、QV)、バスドライバ8がO
を出力している時はシステム5で定められるローレベル
入力電圧(TTLでは通常0.8v)を出力するよう動
作し、電圧比較回路10で基準電圧発生回路9の出力と
コモンバス4を構成する各信号線の電圧、すなわち上記
の(1)式又は(2)式で定まる′電圧を比較し、バス
ドライバ8が1を出力している時上記(1)式のV、が
上記ハイレベル入力電圧以上になっているか又、バスド
ライバ8がOを出力している時上記(2)式のV。が上
記ローレベル入力電圧以下になって込るかを診断する。
ゆえにコモンバス4を構成する信号線上に何らかの異常
例えば信号線同志の短絡や信号線と電源線との短絡があ
ると、コモンバス4の入力インピーダンスZB が変化
するため、前記(1)又は(2)の電圧1直が変動する
のでこの変化を電圧比較回路10で検出することができ
る。
一例として、コモンバス4を構成する信号線と接地線が
短絡したとするとシステムバス8が1を出力した時のZ
B=Qとなるため上記(1,)式の■1−0とな)、電
圧比較回路10で上記ノ・イレベル入力電圧以上になっ
ていないため異常を検出する。この異常の信号で表示器
を点灯させることにより、−コモンバス4の診断を容易
に行なうことかり能となる。
〔発明の効果〕
以上説明したように、本発明によればCPUのコモンバ
スを容易て診断できる。また診断装置はデバッグ装置が
接続されるインタフェース部分を使用して動作可能なた
めシステムに特別の4厘は不要であシ既存のシステムに
お匹ても容易に実現できる。基準電圧発生回路の出力4
圧を可変とすればコモンバス“め電圧レベルの動作マー
ジンも診断できる。
以上説明したように本発明によれば中央処理装置のコモ
ンバスの状態を容易に診断すること如可能となる。
【図面の簡単な説明】
第1図は従来の中央処理装置のコモンノ(ス診断の一例
を示すブロック図、第2図は本発明の一実施例を示すブ
ロック図である。 l 中央処理装置(CPU) 2 メモリ 3・・入出力装置 ■ コモンバス 5 システム 6 デバッグ装置 7 スイッチ 8 バスドライバ 9 基準電圧発生回路IQ−I−に
圧比較回路

Claims (1)

    【特許請求の範囲】
  1. 中央処理装置をリセット状態にするスイッチと、前記中
    央処理装置のコモンバスを構成する各信号線に任意のデ
    ータを出力するバスドライバと、基準電圧と前記コモン
    バスを構成する各信号線の電圧とを比較する電圧比較回
    路を備え前記スイッチにより前記中央処理装置をリセッ
    ト状態にして前記バスドライバより前記コモンバスを構
    成する各信号線に1又はOのデータを出力し前記比較回
    路の出力により前記中央処理装置のコモンバスを診断す
    るコモンバス診断装置。
JP58153102A 1983-08-24 1983-08-24 コモンパス診断装置 Pending JPS6045869A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58153102A JPS6045869A (ja) 1983-08-24 1983-08-24 コモンパス診断装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58153102A JPS6045869A (ja) 1983-08-24 1983-08-24 コモンパス診断装置

Publications (1)

Publication Number Publication Date
JPS6045869A true JPS6045869A (ja) 1985-03-12

Family

ID=15555012

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58153102A Pending JPS6045869A (ja) 1983-08-24 1983-08-24 コモンパス診断装置

Country Status (1)

Country Link
JP (1) JPS6045869A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9709013B2 (en) 2011-06-14 2017-07-18 Volvo Lastvagnar Ab Fuel system and method for reducing fuel leakage from a fuel system

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9709013B2 (en) 2011-06-14 2017-07-18 Volvo Lastvagnar Ab Fuel system and method for reducing fuel leakage from a fuel system

Similar Documents

Publication Publication Date Title
US4176258A (en) Method and circuit for checking integrated circuit chips
JPS5968004A (ja) 車載用コンピユ−タのフエイルセ−フ方法
JPS586973B2 (ja) メモリコテイバンチアクセスセイギヨホウシキ
JPS6045869A (ja) コモンパス診断装置
US4066883A (en) Test vehicle for selectively inserting diagnostic signals into a bus-connected data-processing system
JP3202696B2 (ja) 信号処理装置
JP3009236B2 (ja) デバイスの活性保守方式
JPS622682Y2 (ja)
JPS6362776B2 (ja)
KR940001558B1 (ko) 프로세스가 있는 보오드의 상태 추적장치
KR850001380B1 (ko) Cpu를 이용한 제품에 대한 고장발견 및 개발을 위한 인터페이스 회로
JP2634423B2 (ja) マイクロコンピュータ
JP2511659B2 (ja) 情報処理装置
JPS6110215Y2 (ja)
JPH0744470A (ja) データバス監視装置
JPH02245850A (ja) バス診断方式
JP2583326Y2 (ja) データ・バスの診断装置
JPS6027958A (ja) Ras回路
JPS6111859A (ja) 異常検出装置
JPS63174141A (ja) 情報処理装置の試験診断方式
JPH04257042A (ja) メモリの診断方法
JPH0429075A (ja) 半導体集積回路装置
JPH02103482A (ja) 集積回路装置
JPS6250845B2 (ja)
JPH04205435A (ja) インサーキットエミュレータ装置