JPS6033480Y2 - 演算表示装置 - Google Patents
演算表示装置Info
- Publication number
- JPS6033480Y2 JPS6033480Y2 JP11713980U JP11713980U JPS6033480Y2 JP S6033480 Y2 JPS6033480 Y2 JP S6033480Y2 JP 11713980 U JP11713980 U JP 11713980U JP 11713980 U JP11713980 U JP 11713980U JP S6033480 Y2 JPS6033480 Y2 JP S6033480Y2
- Authority
- JP
- Japan
- Prior art keywords
- key
- section
- display
- multiplication
- parenthesis
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Landscapes
- Calculators And Similar Devices (AREA)
- Digital Computer Display Output (AREA)
Description
【考案の詳細な説明】
この考案は計算式どおりのキー人力が可能な完全数式ど
おりの小型電子式計算機において、乗算キー操作が省略
されたか否かを明示することができる演算表示装置に関
する。
おりの小型電子式計算機において、乗算キー操作が省略
されたか否かを明示することができる演算表示装置に関
する。
従来、完全数式どおりの小型電子式計算機を用いてカッ
コ計算、例えばr5X (2+3)Jの計算を行なう場
合は、■岡(2)田(8)のキー操作だけで前カッコr
(Jキーの前の乗算1×1キーの操作を、省略でき、ま
た例えば”log5x (2+3)ヨの計算の場合はl
og IIB][]岡田(8)団のように前カッコ1(
ヨキーの前の乗算1×ヨキーの操作を省略できないこと
がある。
コ計算、例えばr5X (2+3)Jの計算を行なう場
合は、■岡(2)田(8)のキー操作だけで前カッコr
(Jキーの前の乗算1×1キーの操作を、省略でき、ま
た例えば”log5x (2+3)ヨの計算の場合はl
og IIB][]岡田(8)団のように前カッコ1(
ヨキーの前の乗算1×ヨキーの操作を省略できないこと
がある。
従って、使用者は乗算1×ヨキーの操作が省略可能であ
ったか否かは確認することができず、不必要な誤操作を
起す原因となっていた。
ったか否かは確認することができず、不必要な誤操作を
起す原因となっていた。
この考案は上記の点に鑑みてなされたもので、その目的
は完全数式どおりの小型電子式計算機を用いてカッコ計
算を行なう場合に、前カッコキー操作前の乗算キーの操
作を省略可能な場合は前カッコキーキー操作後に乗算キ
ーの操作が省略されたことを表示部に明示することがで
きる演算表示装置を提供することにある。
は完全数式どおりの小型電子式計算機を用いてカッコ計
算を行なう場合に、前カッコキー操作前の乗算キーの操
作を省略可能な場合は前カッコキーキー操作後に乗算キ
ーの操作が省略されたことを表示部に明示することがで
きる演算表示装置を提供することにある。
以下、図面を参照してこの考案の一実施例を説明する。
第1図は完全数式どおりの小型電子式計算機の全体のブ
ロック構成図を示すものである。
ロック構成図を示すものである。
同図において、11はキー人力部で、前カッコr(Jキ
ー11a1後カッコ1)Jキー11b1ファンクション
キー11c1数値キーlid等各種キーを備えている。
ー11a1後カッコ1)Jキー11b1ファンクション
キー11c1数値キーlid等各種キーを備えている。
このキー人力部11の各キーの操作信号はキー判別部1
2に送出される。
2に送出される。
このキー判別部12はキー人力部11から入力されたキ
ーが第2図に示すキー、例えば置数キー、後カッコ1)
Jキー・・・等の場合には一致信号をR−8型フリツプ
フロツプ13のセット端子Sに出力する。
ーが第2図に示すキー、例えば置数キー、後カッコ1)
Jキー・・・等の場合には一致信号をR−8型フリツプ
フロツプ13のセット端子Sに出力する。
また、この判別部12はキー人力部12から入力された
キーが前カッコ1(ヨキーであると判別すると、“1゛
信号をアンド回路14に出力する。
キーが前カッコ1(ヨキーであると判別すると、“1゛
信号をアンド回路14に出力する。
そして、このアンド回路14の出力信号は記号表示制御
部15に入力される。
部15に入力される。
さらに、このキー判別部12は制御部16にキーコード
信号を送出する。
信号を送出する。
そして、この制御部16は入力されるキーコード信号を
判別し、第2図に示すキー以外のキー、例えば1+ヨ7
−Jキー等の場合には上記フリップフロップにリセット
信号を出力する。
判別し、第2図に示すキー以外のキー、例えば1+ヨ7
−Jキー等の場合には上記フリップフロップにリセット
信号を出力する。
また、この制御部16は各種演算用レジスタを備えた記
憶部17にアドレス指定信号、演算部18に演算信号を
送出する。
憶部17にアドレス指定信号、演算部18に演算信号を
送出する。
さらに、この演算部18において上記記憶部17に記憶
されて、演算が行なわれ、その演算結果は記憶部17内
の所定レジスタに記憶される。
されて、演算が行なわれ、その演算結果は記憶部17内
の所定レジスタに記憶される。
そして、この記憶部17内に備えられたレジスタの内容
は表示部19に送られて表示される。
は表示部19に送られて表示される。
また、この表示部19には前記記号表示制御部15から
出力される1×ヨ表示体駆動信号が入力される。
出力される1×ヨ表示体駆動信号が入力される。
次に、第2図に示すキー(置数キー、後カッコ1)Jキ
ー等)は第1図に示す完全数式どおりの小型電子式計算
機を用いて’365X (2+3)J等のカッコ計算を
行なう時、前カッコr(Jキー11a操作前の乗算1×
ヨキーの操作を省略できる場合のキーを示すものである
。
ー等)は第1図に示す完全数式どおりの小型電子式計算
機を用いて’365X (2+3)J等のカッコ計算を
行なう時、前カッコr(Jキー11a操作前の乗算1×
ヨキーの操作を省略できる場合のキーを示すものである
。
この例では、’365Jは第2図で示される置数に当た
るので、乗算1×ヨキーの操作が省略可能なことが分か
る。
るので、乗算1×ヨキーの操作が省略可能なことが分か
る。
この場合には、キー判別部12からフリップフロップ1
3のセット端子Sに一致信号が出力される。
3のセット端子Sに一致信号が出力される。
次に、上記のように構成されたこの考案の動作を説明す
る。
る。
第3図は第1図のように構成された完全数式どおりの小
型電子式計算機の動作の概要をフローチャートで示した
ものである。
型電子式計算機の動作の概要をフローチャートで示した
ものである。
まず、キー人力部11より入力されたキーの判別がキー
判別部12において行なわれる(ステップS□1)。
判別部12において行なわれる(ステップS□1)。
このステップS□1においてキー人力部11より入力さ
れたキーが前カッコr(Jキー11aであると判定され
ると、フリップフロップ13がセットされているか否か
判定される(ステップS1□)。
れたキーが前カッコr(Jキー11aであると判定され
ると、フリップフロップ13がセットされているか否か
判定される(ステップS1□)。
このステップS□2において、フリップフロップ13が
セットされている場合は“199信号が記号表示制御部
15に出力される。
セットされている場合は“199信号が記号表示制御部
15に出力される。
これにより、この記号表示制御部15から表示部19に
備えられた1×ヨ表示体20を駆動する信号が出力され
、′×ヨ表示体20が表示される(ステップ513)。
備えられた1×ヨ表示体20を駆動する信号が出力され
、′×ヨ表示体20が表示される(ステップ513)。
そして、以後通常の演算処理が行なわれる(ステップS
□、)。
□、)。
一方、前記ステップSllにおいてキー人力部11より
入力されたキーが前カッコr″(ヨキー11aではない
と判定されると、この入力されたキーが第2図に示す乗
算1×1キーの操作が省略可能なキーか否か判定される
(ステップ515)。
入力されたキーが前カッコr″(ヨキー11aではない
と判定されると、この入力されたキーが第2図に示す乗
算1×1キーの操作が省略可能なキーか否か判定される
(ステップ515)。
こ・のステップS15において第2図に示す乗算1×ヨ
キーの操作が省略可能なキーであると判定されると、フ
リップフロップ13のセット端子Sに一致信号が出力さ
れ、これがセットされる(ステップS□6)。
キーの操作が省略可能なキーであると判定されると、フ
リップフロップ13のセット端子Sに一致信号が出力さ
れ、これがセットされる(ステップS□6)。
そして、以後、通常の演算処理が行なわれる(ステップ
514)。
514)。
一方、ステップS□、において入力されたキーが第2図
に示す乗算1×ヨキーの操作が省略可能なキーではない
と判定されると、制御部16からフリップフロップ13
のリセット端子Rに信号が出力され、これがリセットさ
れる(ステップS□7)。
に示す乗算1×ヨキーの操作が省略可能なキーではない
と判定されると、制御部16からフリップフロップ13
のリセット端子Rに信号が出力され、これがリセットさ
れる(ステップS□7)。
そして、以後通常の演算処理が行なわれる(ステップS
□、)。
□、)。
今、例えばカッコ計算’123X (45+5)Jの演
算部なう場合の動作にりついて第4図を用いて説明する
。
算部なう場合の動作にりついて第4図を用いて説明する
。
まず、キー人力部11よりr″1.’2.’3.キーを
順次操作すると、その操作信号はキー判別部12に送ら
れる。
順次操作すると、その操作信号はキー判別部12に送ら
れる。
そして、このキー判別部12において、乗算1×ヨキー
の操作が省略可能なキーと判別され、1一致信号がフリ
ップフロップ13のセット端子Sに出力される。
の操作が省略可能なキーと判別され、1一致信号がフリ
ップフロップ13のセット端子Sに出力される。
これにより、フリップフロップ13がセットされ、アン
ド回路14のゲートが開く。
ド回路14のゲートが開く。
これと同時に置数r1.r2 J′3Jに対するコード
が制御部16から演算部18を介して記憶部17に出力
され、表示部19に表示される(第4図A)。
が制御部16から演算部18を介して記憶部17に出力
され、表示部19に表示される(第4図A)。
次に、前カッコr(、キー11aを入力すると、キー判
別部12から“1゛信号が上記アンド回路14を介して
記号表示制御部15に出力される。
別部12から“1゛信号が上記アンド回路14を介して
記号表示制御部15に出力される。
そして、この記号表示制御部15から°1×ヨ表示体駆
動信号が表示部19に出力され、1×ヨ表示体20が表
示される(第4図B)。
動信号が表示部19に出力され、1×ヨ表示体20が表
示される(第4図B)。
この1×1表示体20が表示部19に表示されているの
で、使用者は前カッコr(Jキー11a操作前の乗算1
×ヨキーの操作は省略されたことが判断できる。
で、使用者は前カッコr(Jキー11a操作前の乗算1
×ヨキーの操作は省略されたことが判断できる。
以下、r4ヨ、r5J、r+ヨ、r 5 J、後カッコ
r″)Jキー11bを順次操作した後、’45+5Jの
演算結果150ヨが表示部19に表示される(第4図F
)。
r″)Jキー11bを順次操作した後、’45+5Jの
演算結果150ヨが表示部19に表示される(第4図F
)。
ここで、′+ヨキー操作時に、制御部16からフリップ
フロップ13のリセット端子Rにリセット信号が出力さ
れ、これがリセットされる。
フロップ13のリセット端子Rにリセット信号が出力さ
れ、これがリセットされる。
次にJ=ヨキーを操作すると、演算部18において、1
23X50.の演算が行なわれ、その演算結果’615
0Jが表示部19に表示される(第4図G)。
23X50.の演算が行なわれ、その演算結果’615
0Jが表示部19に表示される(第4図G)。
次に、”(4+3)(2+8)、の演算を行なう場合の
動作について第5図を用いて説明する。
動作について第5図を用いて説明する。
キー人力部11より前カッコr(Jキー11a1r 4
J% r 十、′3ヨ、後カッコ1)ヨキ−11bを
順次操作(第5図AないしE)すると、′4十3ヨの演
算結果77Jが表示部19に表示されると共に、キー判
別部12からフリップフロップ13のセット端子Sにセ
ット信号が出力され、これがセットされる。
J% r 十、′3ヨ、後カッコ1)ヨキ−11bを
順次操作(第5図AないしE)すると、′4十3ヨの演
算結果77Jが表示部19に表示されると共に、キー判
別部12からフリップフロップ13のセット端子Sにセ
ット信号が出力され、これがセットされる。
この結果、アンド回路14のゲートが開く。
次に、前カッコr(Jキー11aを操作すると、キー判
別部12から“1゛信号が上記アンド回路14を介して
記号表示制御部15に出力される。
別部12から“1゛信号が上記アンド回路14を介して
記号表示制御部15に出力される。
この結果rxヨ表示駆動信号が表示部19に出力され、
′×ヨ表示体20が表示される。
′×ヨ表示体20が表示される。
このため、使用者は前カッコr(Jキー11a操作前の
乗算1×ヨキーの操作を省略したことが識別できる。
乗算1×ヨキーの操作を省略したことが識別できる。
以後、前カッコ1(1キー11as’2Jx′+ヨ、′
8J、後カッコ1)、キー11bを順次操作する(第5
図FないしJ)。
8J、後カッコ1)、キー11bを順次操作する(第5
図FないしJ)。
この結果、’2+8Jの演算結果″10Jが表示部19
に表示される。
に表示される。
次に、′=ヨキーを操作すると、′7×10Jの演算が
行なわれ、表示部19に表示される(第5図K)。
行なわれ、表示部19に表示される(第5図K)。
以上、詳述したようにこの考案によれば、完全数式どお
りの小型電子式計算機を用いてカッコ計算を行なう場合
に、前カッコキー操作前の乗算キーの操作が省略された
場合には乗算キーの操作の省略をしたことを表示部に備
えられた表示体を表示することにより明示したので、使
用者の不必要な誤操作を防止し得る演算表示装置を提供
することができる。
りの小型電子式計算機を用いてカッコ計算を行なう場合
に、前カッコキー操作前の乗算キーの操作が省略された
場合には乗算キーの操作の省略をしたことを表示部に備
えられた表示体を表示することにより明示したので、使
用者の不必要な誤操作を防止し得る演算表示装置を提供
することができる。
図面はこの考案の一実施例を示すもので、第1図は完全
数式どおりの小型電子式計算機の全体のブロック構成国
、第2図は第1図におけるキー判別部の処理内容を説明
するための図、第3図は動作を説明するためのフローチ
ャート、第4図AないしG及び第5図AないしKは表示
部の表示状態を示す図である。 11・・・キー人力部、11a・・・前カッコr(Jキ
ー、llb・・・後カッコ1)Jキー、12・・・キー
判別部、13・・・R−5型フリツプフロツプ、14・
・・アンド回路、15・・・記号表示制御部、16・・
・制御部、19・・・表示部、20・・J×ヨ表示体。
数式どおりの小型電子式計算機の全体のブロック構成国
、第2図は第1図におけるキー判別部の処理内容を説明
するための図、第3図は動作を説明するためのフローチ
ャート、第4図AないしG及び第5図AないしKは表示
部の表示状態を示す図である。 11・・・キー人力部、11a・・・前カッコr(Jキ
ー、llb・・・後カッコ1)Jキー、12・・・キー
判別部、13・・・R−5型フリツプフロツプ、14・
・・アンド回路、15・・・記号表示制御部、16・・
・制御部、19・・・表示部、20・・J×ヨ表示体。
Claims (1)
- 完全数式どおりの小型電子式計算機において、キー人力
されるキーコードを判別し次に前カッコキーが操作され
る場合に乗算キーの操作が省略可能か否かを判定する手
段と、この手段で乗算キーの操作の省略が可能と判定さ
れた際に次の前カッコキーの操作により表示部に乗算キ
ーの操作が省略されたことを明示する手段とを具備して
なる演算表示装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP11713980U JPS6033480Y2 (ja) | 1980-08-19 | 1980-08-19 | 演算表示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP11713980U JPS6033480Y2 (ja) | 1980-08-19 | 1980-08-19 | 演算表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS5742438U JPS5742438U (ja) | 1982-03-08 |
JPS6033480Y2 true JPS6033480Y2 (ja) | 1985-10-05 |
Family
ID=29477935
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP11713980U Expired JPS6033480Y2 (ja) | 1980-08-19 | 1980-08-19 | 演算表示装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6033480Y2 (ja) |
-
1980
- 1980-08-19 JP JP11713980U patent/JPS6033480Y2/ja not_active Expired
Also Published As
Publication number | Publication date |
---|---|
JPS5742438U (ja) | 1982-03-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2981769B2 (ja) | 波形表示装置 | |
JPS6033480Y2 (ja) | 演算表示装置 | |
JPS6033476Y2 (ja) | 演算表示装置 | |
JPH034393A (ja) | 金銭処理装置 | |
JPS594351Y2 (ja) | 金銭登録機 | |
JPS5940665Y2 (ja) | べき乗演算制御装置 | |
JPS5922590Y2 (ja) | 携帯用演算器 | |
JPS6012193Y2 (ja) | 通貨換算レ−ト表示機能を有する小型電子機器 | |
JPH021627Y2 (ja) | ||
JPS6019030B2 (ja) | 教育用電子機器 | |
JPS5924361A (ja) | 日付の表示方式 | |
JPS6319859Y2 (ja) | ||
JPS5911947B2 (ja) | 電子式卓上計算機 | |
JPH04297948A (ja) | 電卓の表示装置 | |
JPH0738995Y2 (ja) | 小型電子計算機 | |
JPS5920146B2 (ja) | 電子機器 | |
JPS5914847Y2 (ja) | 計算機 | |
US7111027B2 (en) | Method for automatically adding scale symbol to operation formula during operation and system executing the method | |
JPS5972571A (ja) | 電子式キヤツシユレジスタ | |
JPS6175460A (ja) | 複素数計算機能付電卓 | |
JPS642179Y2 (ja) | ||
JPS6033481Y2 (ja) | 小型電子式計算機 | |
JPH03260856A (ja) | 消費税計算機能付き電子機器 | |
JPS598795B2 (ja) | 電子機器 | |
JPS5939056B2 (ja) | キ−入力方式 |