JPS6023891A - 図形表示装置 - Google Patents

図形表示装置

Info

Publication number
JPS6023891A
JPS6023891A JP58130974A JP13097483A JPS6023891A JP S6023891 A JPS6023891 A JP S6023891A JP 58130974 A JP58130974 A JP 58130974A JP 13097483 A JP13097483 A JP 13097483A JP S6023891 A JPS6023891 A JP S6023891A
Authority
JP
Japan
Prior art keywords
data
display
circuit
output
page
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58130974A
Other languages
English (en)
Inventor
清隆 松原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP58130974A priority Critical patent/JPS6023891A/ja
Publication of JPS6023891A publication Critical patent/JPS6023891A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は、情報処理装置に使用される図形表示装置に関
し、特に、複数のページがら構成される画面メモリの;
+7105に関する。
複数ページの画面メモリを有する画像表示具;古におい
て、とのページをき択して表示するがは、プロクラドに
よって選択++(能である。しかし、あるページが選択
されると、その状!ハがプログラムによって変更される
まで、そのページが表示され続けるだけで、2つのペー
ジの画面を合成出力することはできない。
複数ぺ・−ジか同時に表承り能なものも知られているが
、これは各ページのデータのrl)純な論理和または、
論理積によって画面表示するに過ぎない。さらに、1つ
の表示画面の上に高い優先度の他のテ〜りを表示できる
装置も公知である。しかし、この場合は、前記高い優先
度のデータを格納する7−モリが32 X 321ij
+i素の小容早であり、かつデータ表示?可とすること
を示すビットが1ビツトのみであるので rIt色でし
か表示することができないという欠点がある。
本発明の目的は、上述の従来の欠点を解決し、複数ペー
ジに格納された表示データを画素単位で優先選択して、
より変化に富んだ合成図形を表示することができ、る図
形1表示装置を提供することにある。
本発明の図形表示装置は、1画面分以上の画素データを
格納できる複数のページがら構成される画面メモリと、
該画面メモリの各ページに読出しアドレスを供給するた
めの表示アドレス発生回路と、前記画面メモリの複数の
ページから出方された複数のデータをあらかじめ定めら
れた優先度に従って選択出力する表示選択回路とを備え
て、優先度の高いページから読出されたデータがないと
き又は該データが表示不可の状態であるときは、次の優
先度のページ出方によって表示回路を駆動することを特
徴とする。
次に1本発明について、図面を参照して詳細に説明する
第1図は、本発明の−・実施例を示すブロック図である
。すなわち、周波数発振回路lの出力する一定周波数の
タイミングによって表示ア1ζレス発生回路2および水
平取直同期信号発生回路3を駆動し1表示アドレス発生
回路2は1−記タイミングに同1す1して逐次画面メモ
リ4のページ内アドレスを発生してアドレス線9を介し
て画面メモリ4の各ページに読出しアドレスを供給する
。水−Ti垂直同期信−)発生回路3は陰極!!il管
表示回路8の制御に必要な水平および川向同期信号を前
記タイミングに同期して作成し、駆動回路7を介してr
A極線管表示回路8に供給する。画面メモリ4は複数ペ
ージP1〜Pnから構成され、各ページP1〜P nは
1画面分かそれ以上の同−容早のメモリからなり、上記
読出しアドレスが与えられると(例えば1へイト分のデ
ータを)複数ヒッi−並列に出力し、該並列データは並
直列変換回路5で直列に変換されて表示選択回路6に供
給される。本実施例では、l 1+Iii素当り赤、i
’i’、緑に対応した3ヒツI・のデータが使用されて
いるため、並直列変換回路5は3組の並直列変換回路か
ら構成されている。表示選択回路6は、画面メモリ4の
複数のページから送出された各画素のデータをあらかじ
め定められた1σ先順位に従って選択出力するが、高優
先順位のデータ中に表示不可のデータを検出したとぎは
、次の優先度のデータを選択出力する。本実施例では、
赤、青、緑の3ビツトが共に論理” o ”のとき1名
該データの表示不可を示すデータとしている(これは、
読出しデータがないと考えることもできる)。赤青緑の
いずれか1つでも論理°“t ”であるときは、再優先
ペーソのデータを選択出力する。表示選択回路6の出力
する赤青緑の信号は、それぞれ駆動回路7を介して陰極
SQ、管表不表示回路供給される6第2図は、表示選択
回路6の構成の一例を示す回路図である。入力信号線1
1〜22は、3木ずつが赤青緑に対応して1組とされ、
各組にはそれぞれ、対応する並直列変換回路5からのデ
ータが入力している。入力信号II!11−13に入力
される第1ページのデータが再優先とされ、NOR回路
51〜53から出力信号線61〜63に出力される。入
力信号線14〜16に人力する第2ぺ−Vのデータは2
番目の優先度であり、AND回路31〜33を介してO
R回路51〜53に人力させる。AND回路31〜33
のもう・方の入力には、それぞれN□R回路54の出力
か入力している。NOR回路54の入力には、人力信−
)1!1lll〜13が接続されていて、入力信号線1
1−13のいずれか1つでも論理゛l゛°であるときは
、NOR回路54の出力は論理゛°0°′であり、AN
D回路31〜33の出力には信号は出力されない。しか
し、人力信号H1ll〜13のいずれもが“0°°であ
るときは、NOR回路54の出力が” 1 ”となり、
込力信叶線14〜■6から人力したデータがAND回路
31〜33およびOR回路51〜53を介して、出力信
5線61〜63に出力される。入力信号線17〜19に
人力した第3ページのデータは同様にAND回路34〜
36およびOR回路51〜53を介して出力信号線61
〜63に出力する。AND回路34〜36の入力には、
前記NOR回路54の出力およびNOR回路55の出力
も入力している。NOR回路55は、入力信号線14〜
16のいずれもが“0°°であるときのみ出力論理を“
lo”とするから、人力信号線17〜19に人力したデ
ータは、人カ信号゛線11〜16のデータがいずれも“
oo”であるときに出力信壮線61〜63に出力される
ことになる。入力信号線20〜22のデータの優先度は
最下位であり、入力信号線11−19のいずれもが“°
O°゛であるときにのみ、N0RU路54〜56の出力
が“l ”となり、アンド回路37〜39が開かれて、
出力信号線61〜63に出方される。
本実施例においては1例えば、画面メモリ4の第1ペー
ジに人物の像を格納し、第2ページに背景の山の像を格
納し、fJS3ベーンに月の像を格納した場合を考える
と、人物の像が再優先で出力され1人物がいない部分に
ついては、山の像が出力される。人物が動いても、」二
記の関係は変らない・そして、山のない所には、月の像
が現われるが1月が動いて山の後に隠れたときは、月の
像は表示されなくなる。従って、複数の複雑な映像デー
タをそれぞれ独立に各ページに格納して、これら複数の
映像データを組合せた複雑な映像表示を容易にイjなう
ことがHf能である。
本発明は、上述の実施例の外にいくつかの変形が考えら
れる。例えば、−に連の実施例では、赤青緑の3ヒツト
がすべて0′°であることによって当該画素のデータを
画面表示しないようにしたが、画面表示不Hf状11N
を示すために、専用のビットを別に用意してもよい。こ
のヒラ)・が°“l“である画素については、次の優先
度のデータによって画面表示かなされる。また、各ペー
ジのデータの優先度の決定は、前述のようなハードウェ
アによる選択回路を使用しないで、ページ中位または画
素単位で画面メモリ内に優先度データを格納しておいて
、該優先度データによってソフト的に優先データを選択
出力することも可能である。
以上のように、本発明においては、画面メモリの複数の
ページに格納されたデータをあらかしめ設定された優先
度に従って選択出力するように構成したから1画素単位
で画面メモリのページ出力の切材えが+1丁能であり、
複数のページにそれぞれ独立に格納された複雑な映像を
組合わせて、より変化に富む映像表示ができるという効
果がある。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック図。 第2図は上記実施例の表示選択回路の一構成例を示す回
路図である。 図において、l:周波数発振回路、2:表示アドレス発
生回路、3:水平垂直同期信号発生回路、41画面メモ
リ、5:並直列変換回路、6:表示選択回路、7:駆動
回路、8:陰極線管表示回路、11〜22:入力信号線
、31〜39:AND間路、5L〜53:’OR回路、
54〜56: NOR回路、61〜63:出力信号線。 出願人 11本電気株式会社 代理人 弁理1: イ10;俊宗 613

Claims (1)

    【特許請求の範囲】
  1. (1) ■画面分以」−の画素データを格納できる複数
    のベーンから構成される画面メモリと、該画面メモリの
    各ページに、読出しアドレスをtl(給するための表示
    アトレア、発生回路と、前記画面メモリの複数のページ
    から出力された複数のデータをあらかじめ定められた優
    先度に従って選択出力する表示選択回路とを備えて、優
    先度の高いページから読出されたデータがないとき又は
    該データが表示不1Jの状態であるときは、次の優先度
    のページ出力によって表示回路を駆動することを特徴と
    するV形表示装置。 (2、特許請求の範囲ft5lダ1記載の図形表示装置
    において、前記画面メモリは、画素表示データの外に前
    記優先席番示すデータを格納するエリアをイ1する複数
    ページのメモリで構成されたことを特徴とするもの。
JP58130974A 1983-07-20 1983-07-20 図形表示装置 Pending JPS6023891A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58130974A JPS6023891A (ja) 1983-07-20 1983-07-20 図形表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58130974A JPS6023891A (ja) 1983-07-20 1983-07-20 図形表示装置

Publications (1)

Publication Number Publication Date
JPS6023891A true JPS6023891A (ja) 1985-02-06

Family

ID=15046950

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58130974A Pending JPS6023891A (ja) 1983-07-20 1983-07-20 図形表示装置

Country Status (1)

Country Link
JP (1) JPS6023891A (ja)

Similar Documents

Publication Publication Date Title
US5590134A (en) Test circuits and method for integrated circuit having memory and non-memory circuits by accumulating bits of a particular logic state
JPS59186A (ja) ラスタ走査型ビデオ表示器用色信号発生器
US5815137A (en) High speed display system having cursor multiplexing scheme
US5341470A (en) Computer graphics systems, palette devices and methods for shift clock pulse insertion during blanking
US5327159A (en) Packed bus selection of multiple pixel depths in palette devices, systems and methods
JPS5958538A (ja) 文字図形表示装置
JPS6023891A (ja) 図形表示装置
JP3164379B2 (ja) パレット装置
US6734868B2 (en) Address generator for video pixel reordering in reflective LCD
US4901062A (en) Raster scan digital display system
JP3090714B2 (ja) 集積回路
JPS6218595A (ja) 表示装置
JPS60114896A (ja) 表示回路
JPH0418048Y2 (ja)
JPH04330490A (ja) 画像表示装置
JPS6337382A (ja) 表示制御装置
JPH02137050A (ja) データ転送制御装置
JPS61241790A (ja) 表示装置
JPH0432592B2 (ja)
JPS60177389A (ja) Crt表示用大規模集積回路
JPS6021089A (ja) Crt制御装置
JPH1020848A (ja) フェード画像形成回路
JPS612191A (ja) 表示画面の部分スクロ−ル回路
JPS63123176A (ja) グラフイツクス表示装置
JPS6064388A (ja) グラフィックパタ−ン発生器