JPS60114896A - 表示回路 - Google Patents

表示回路

Info

Publication number
JPS60114896A
JPS60114896A JP58221865A JP22186583A JPS60114896A JP S60114896 A JPS60114896 A JP S60114896A JP 58221865 A JP58221865 A JP 58221865A JP 22186583 A JP22186583 A JP 22186583A JP S60114896 A JPS60114896 A JP S60114896A
Authority
JP
Japan
Prior art keywords
memory
data
signal
display
cpu
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58221865A
Other languages
English (en)
Inventor
悟 前田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP58221865A priority Critical patent/JPS60114896A/ja
Priority to AU35659/84A priority patent/AU3565984A/en
Priority to EP84402390A priority patent/EP0148659A3/en
Priority to KR1019840007360A priority patent/KR850003596A/ko
Publication of JPS60114896A publication Critical patent/JPS60114896A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/02Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed
    • G09G5/06Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed using colour palettes, e.g. look-up tables
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/153Digital output to display device ; Cooperation and interconnection of the display device with other functional units using cathode-ray tubes

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Processing Of Color Television Signals (AREA)
  • Television Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 pIミ業上の利用分骨 この発明は、文字画1象情報システムの表示回路に関す
る。
IY景技術とその問題点 ビデオテックス、テレテキストあるいはパーソナルコン
ピュータなどにおいて、LU’l”(カラー・ルックア
ップ拳テーブル)によシ色の表現機能を強化することが
考えられているが、これは第1図に示すように構成され
る。
すなわち、表示画面の1ドツトが、4ビツトの表示デー
タBo−83により表現されるとすると、第1図に示す
ように表示メモ’) (1)から並列入力直列出力のシ
フトレノスタ(2A)〜(2D) e通じてその4ビツ
トの表示データBO”’−’ B3が取り出されてL 
U i”用のメモ1月3)のアドレスADO〜AD3に
供給される。このメモ1月3)は、lアドレスが例えば
12ビツトDQ””Dllのものであり、従って、全体
として12ピツ) X 16−4地の容量を崩している
そして、メモリ(3)のうち、データBo−83により
アドレスされたアドレスからデータDo〜1)11が取
り出され、このデータL)o −D3r D4〜D7 
、 Ds〜DllがD/Aコンバータ(4R) 、 (
4G) 、(413)に供給されてアナログ電圧Er、
 Eg、 Ebにそれぞれ変換され、これら電圧Er−
Ebがカラー受塚管(51に赤、緑、宵の色信号電圧と
して供給される。
従って、メモリ(3)のアドレスAI)o〜AIJ3は
16番地(= 2’)あり、データDO−Dllは40
964!Ii類(=2 )の値をとることができるので
、このメモリ(3)をIt A Mによ’) +M:成
すると共に、そのデータlJo”1)ttを書き換えれ
ば、4096色のうちの1d色を同時に表示することが
できる。
従って、LIJTを使用すれは、表示メモ1月3)の容
)、】°が小さくても、多くの色相及び階調を表現でき
、カラフルな画面表示を実現できる。
ところが、上述の方法では、垂直及び水平ブランキング
期間を除く期間には、常にデータBo〜B3がメモリ(
3)においてデータDO””Dllに変換されているの
で、メモリ(3)のデータ1)o−1)ilの1:き換
えは、垂直または水平ブランキング期間しかイエうこと
ができない。このためCPUがメモ1月3)のデータD
O””−Dllを書き換えるとぎ、そのソフトウェアは
當に表示タイミングを意識しなければならず、その処理
が非常に複雑になってしまう。
発明の目的 この発明は、そのような問題点を解決しようとするもの
である。
発明の概要 このため、この発明においては、本来のL U Tのメ
モリ(3)とは別に補助のメモリを設け、この補助のメ
モ、りにメモ1月3)に書き込むはずσ)データを−鉦
き込み、その書き込み後、その補助のメモ1ノのデータ
を本来のメモリ(3)に転送するよう4Cしたものであ
る。
実施例 すなわち、第2図において、a3はサブL U i”用
のメモリを示し、これは、本来のL U T用のメモI
J (31と同じ容量(,12ビツト×16査地)を市
するRAMによ多構成され、そのデータ人力1)I0〜
DI□lはcpu (図示せず)のデータ・マスに接続
され、ライト入力謹にはCPUからのライト信号唇り;
供給される。
また、ul)はタイミング発生回路を示し、これには表
示クロックCK、水平同期・ぞルスHL)及び垂直同期
パルスVDが供給されてこれら・臂ルスCK。
HD、VDに同期して各種の制御信号81〜85力ゝ形
成される。なお、この発生回路Uυは、メインの表示制
御部と大部分を兼用できる。また、定常状態では、S2
−”0″、S3−”0”、S4−l″である。
さらに、UはltSフリツゾ70ツノを示し、そのセッ
ト人力S FiCPUにアドレスされてメモリ(131
のデータをメモ1月3)に転送するときC−13’ L
lによ探セットされる。また、α41.(151は4ビ
ツトのセレクタを示し、セレクト人力Sが0”のとき出
力Yは入力A K m続され、入力Sが“工”のとき出
力Yは入力B tic接続される。
そして、メモリ(3)の114き直しが行われていない
場合、すなわち、屋常状態では、発生回路(111から
の1in号S2は0”であり、この信号S2がセレクタ
I。
(I5)のセレクタ人力Sに供給されているので、セレ
クタ<141. (151はY=Aの状態にある。
従って、表示メモリ(図示せず)からの表示データ13
o−83が、セレクタIの入力Aを通じてメモ1月3)
のアドレスADo−AD3に供給される。また、このと
き、発生回路(Illからの1g号S3は”0″であり
、この信号S3がメモ1月3)のリード入力[)に供給
されている。
従って、メモリ(3)からは表示データBo−i3aが
データDo−Dl 1に変換さ扛て取9出され、画面と
して表示される。
そして、CPUがメモリ(3)のデータlJO〜L)t
tを書き直す場合には、上述の状態(S2−0″)の1
ま、CPUはアドレス信号AO〜A3、新しいデータ1
)o−Dti及びライト信号WRを出力する。
すなわち、CPUからアドレスn=号AO〜A3か出力
されると、これはセレノタロ510入力Aに供給される
と共に、このとき、S2−”0″でY=Aなσ)で、そ
のアドレス信号AO〜A3はセレクタ(15)を進じて
メモリ[131のアドレスADO〜AD3に供給芒れる
また、CPUから新しいデータL)0〜Dllがメモリ
(13+のデータ人力I)IO〜DI11に供給される
と共に、CPUからのライト信号nか“0”になる。従
って、メモリt13の、アドレス信号AO〜A3により
指定されるアドレスには、CPUKよシ新しいデータ1
)o〜1Jllが順次書き込まれる。
この場合、上述のように、S2−”0”であシ、表示メ
モリからの表示データBO〜B3は、メモリ(3)によ
シデータDO〜I)llに変換されて表示されているも
のでアシ、従って、この表示に関係なく、CPUは任意
のタイミングでメモリ(131に新しいデータDO”’
−”11を書き込んでいることになる。
そして、CPUはすべての新しいr−タDO””’Dl
lをメモリ鰻に四[き込むと、そのライト信号iを“1
”にすると共に、フリップフロッグ(121にこれをセ
ットする信号(命令)を出力する。従って、フリップフ
ロッグ(121はセットされ、そのQ出方が”1”にな
ると共に、これが発生回路Uυに供給されてaき直し要
求のあったことが知らされる。
すると、フリッゾフロッ!(121がセットされてから
最初の垂直ブランキング期間になると、発生回路的)か
らの袷−号S2が”1′′になってセレクタI。
(15)はY=13とされる。絖いて、s3=″′1”
となってメモ1月3)の読み出しモードが解除されると
共に、発生回路(Illからの信号S4が0”になシ、
この信号S4かメモIJ[131のりτド人カR1)及
びメモリ(3)のライト入力■に供給される。さらに、
このとき、発生回路(111から4ビツトのアドレス信
号s1が出方され、この信号Slがセレクタ(151を
通じてメモリ(151のアドレスADo〜AD3に供給
されると共に、セレクタIを通じてメモリ(3)のアド
レスADo−AD3に供給される。そして、このアドレ
ス信号j31は、0査地から15香地まで順次変化する
。従って、メモリ(131K 書き込まれているデータ
DO−Dllか、アドレス信号S1にしたがって順次読
み出され、この読み出されたデータDO”’−Dllが
メモ1月3)に順次供給されてメモリ(3)に誉き込筐
れる。
すなわち、フリップフロッグ(121がセットされてか
ら最初の垂直ブランキング期間になると、メモIJ 1
:ilに書き込まれている新しいデータDo〜υ11が
、メモ1月3)にL)MAにより転送されるわけである
なお、このデータの転送は、16香地分であると共に、
L)MAによシ行われるので、その垂直ブランキング期
間におけるきわめて短時間のうちに行うことができる。
そして、このデータの転送がすべて終了すると、すなわ
ち、アドレス信号Slが15香地まで終了すると、発生
回路(111からの信号S5が”1”になり、これがフ
リップフロッグα2のリセット入力Hに供給されてフリ
ツノフロツノttzがリセットされ、そのQ出力が”0
”になるので、発生回路+illはS2=゛0′′、S
3=”0パ、S4−”1″′の状態となる。また、仁の
とき、信号S5がCPUに割シ込み信号I N i’と
して供給され、メモリ(131からメモリ(3)へのデ
ータの転送が終了したことが知らされる。従って、すべ
ての回路は定冨状態に戻シ、この垂直プフンキング期曲
が終ると、メモ1月3)の新しいデータDo、1)、、
にもとづいて表示が行われる。また、CPUは次のdき
撓えにそなえる。
こうして、この発明によれば、メモリ(3)のデータD
o−Dllの書き換えは、垂直ブランキング期間にメモ
リ113)のデータDO−Dllを転送することにより
行われると共に、そのメモIJ (131のデータDo
〜1)ltrJ:CpUが任意の時点に行うことができ
るので、CPUは表示タイミングを意識する必要かなく
、従って、そのソフトウェア及び処理が非常に1−〕単
になる。
また、CPUは表示タイミングを意識する必要がないの
で、本来ならば垂直ブランキングに行わなければならな
い他の多くの処理を十分にこなすこ、とができる。
さらに、CPUはメモリ(3)の−一夕を垂直ブランキ
ング期間の決められた期間内に処理しなければならない
という制約がないので、メモリ(3)の容量(データビ
ット数及びアドレス数)が増υ口しても何ら間;但がな
く、従って、色の表現範囲をより広くすることができる
また、メモ1月3)の容量が増加してもコストの安いメ
モリを追加するたけでよく、CPUの処理速度を上げる
必要がなく、従って、トータルコストが下がる。
さらに、上述の例では簡単のためCPUはメモリ(13
1にデータを居き込むだけとして説明したが、リード信
号を供給すれは、CPUはいつでもメモ1月131のデ
ータを読み出すことができ、より多彩な色表現を実現で
きる。
発明の効果 CPUは表示タイミングを意識する必要がなく、ソフト
ウェア及び処理が非常に11i〕単になる。また、垂直
ブランキング期1川に他の多くの処理を行うことができ
る。さらに、色の表現範囲をよシ広く、より多彩にでき
る。また、トータルコストを下げることもできる。
【図面の簡単な説明】
第1図はこの発明を説明するための図、第2図6、この
発明の一例の系統図である。 (3)、03)はメモリ、(111はタイミング発生回
路である。 、′・”・′。 代理人 伊藤 貞゛11.!・々 同 松隈秀町・・。

Claims (1)

    【特許請求の範囲】
  1. 表示データをカラー争ルックアッゾ・テーブル用のメモ
    リに供給して色相あるいは階調を指定する所定のビット
    パターンのデータに変換し、この変換δれたr−夕によ
    多画像の表示を行うと共に、上記メモリと同8 量の別
    のメモリを設け、この別のメモリに上記ビットパターン
    を指定するr−タを井き込み、この別のメモリのデータ
    を上記メモリに転送して上記表示されるll8111埃
    の色相あるいは階調を変化させるようにした表示回りも
JP58221865A 1983-11-25 1983-11-25 表示回路 Pending JPS60114896A (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP58221865A JPS60114896A (ja) 1983-11-25 1983-11-25 表示回路
AU35659/84A AU3565984A (en) 1983-11-25 1984-11-19 Hue and image gradation enhancement for digital colour video data display
EP84402390A EP0148659A3 (en) 1983-11-25 1984-11-23 A video display control circuit
KR1019840007360A KR850003596A (ko) 1983-11-25 1984-11-23 표시회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58221865A JPS60114896A (ja) 1983-11-25 1983-11-25 表示回路

Publications (1)

Publication Number Publication Date
JPS60114896A true JPS60114896A (ja) 1985-06-21

Family

ID=16773393

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58221865A Pending JPS60114896A (ja) 1983-11-25 1983-11-25 表示回路

Country Status (4)

Country Link
EP (1) EP0148659A3 (ja)
JP (1) JPS60114896A (ja)
KR (1) KR850003596A (ja)
AU (1) AU3565984A (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4815033A (en) * 1985-12-10 1989-03-21 Advanced Micro Devices, Inc. Method and apparatus for accessing a color palette synchronously during refreshing of a monitor and asynchronously during updating of the palette
EP0292284B1 (en) * 1987-05-21 1994-01-05 Sony Corporation Method and apparatus for processing display colour signal
US5608426A (en) * 1993-09-28 1997-03-04 Ncr Corporation Palette management for application sharing in collaborative systems

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL8101339A (nl) * 1981-03-19 1982-10-18 Philips Nv Inrichting voor het afbeelden van digitale informatie met selektiemogelijkheid van beeldpagina's en/of resolutie uitbreiding.
DE3138930C2 (de) * 1981-09-30 1985-11-07 Siemens AG, 1000 Berlin und 8000 München Datensichtgerät

Also Published As

Publication number Publication date
AU3565984A (en) 1985-05-30
KR850003596A (ko) 1985-06-20
EP0148659A2 (en) 1985-07-17
EP0148659A3 (en) 1989-10-25

Similar Documents

Publication Publication Date Title
US5537128A (en) Shared memory for split-panel LCD display systems
US5581280A (en) Video processing apparatus, systems and methods
JPS59208586A (ja) ビデオ画像表示装置
JPS5958538A (ja) 文字図形表示装置
JPS60114896A (ja) 表示回路
JPH01265348A (ja) 図形処理装置
JP2761335B2 (ja) 画面表示装置
JPS6048828B2 (ja) メモリアドレス方式
JP2856037B2 (ja) メモリコントローラ
JPS60118888A (ja) ビデオ表示発生装置用の水平平滑化スクローリングシステム及び方法
JPH071425B2 (ja) ラスタ走査表示システム
JP3443229B2 (ja) 文字表示装置の書き込み制御回路
JPS604988A (ja) 画像表示装置
JP2538654B2 (ja) 表示書込装置
JPS6219897A (ja) Crtコントロ−ラによる液晶デイスプレイの制御方式
JPS62223789A (ja) 動画表示装置
JP2619648B2 (ja) カラー画像表示制御装置
JPS63259590A (ja) フレ−ムメモリ制御方式
JPS615283A (ja) 画像表示方式
JPH0213317B2 (ja)
JPS6030037B2 (ja) メモリアドレス方式
JPS58102982A (ja) 画像表示装置
JPS60225888A (ja) ラスタスキヤン型図形表示装置
JPH0437435B2 (ja)
JPS6330891A (ja) Crtコントロ−ラ