JPS6023733Y2 - 電源電圧監視回路 - Google Patents
電源電圧監視回路Info
- Publication number
- JPS6023733Y2 JPS6023733Y2 JP1740478U JP1740478U JPS6023733Y2 JP S6023733 Y2 JPS6023733 Y2 JP S6023733Y2 JP 1740478 U JP1740478 U JP 1740478U JP 1740478 U JP1740478 U JP 1740478U JP S6023733 Y2 JPS6023733 Y2 JP S6023733Y2
- Authority
- JP
- Japan
- Prior art keywords
- power supply
- transistor
- voltage
- time constant
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Landscapes
- Measurement Of Current Or Voltage (AREA)
Description
【考案の詳細な説明】
一般に電気回路による制御機器に於ては直流電源は安定
化され、ある許容範囲内に電圧がある事が要求される。
化され、ある許容範囲内に電圧がある事が要求される。
本考案はか)る安定化範囲を越えた電源電圧を監視腰適
切な命令信号を発生する回路に関する。
切な命令信号を発生する回路に関する。
第1図はその回路図を示す。
Qlは直流電源の両端V−1vO間に接続されるスイッ
チングトランジスタ、コレクタに負荷抵抗R3を接続し
ている。
チングトランジスタ、コレクタに負荷抵抗R3を接続し
ている。
K1はコンデンサと抵抗R1からなる第1のCR時定数
回路で、前記トランジスタQ1のベースと電源の一端V
−に挿入される、K2はコンデンサC2と抵抗R2から
なる第2のCR時定数回路で前記電源の両端間に接続さ
れる。
回路で、前記トランジスタQ1のベースと電源の一端V
−に挿入される、K2はコンデンサC2と抵抗R2から
なる第2のCR時定数回路で前記電源の両端間に接続さ
れる。
Dは前記同時定数回路の夫々の接続中点間に接続したダ
イオードで前記トランジスタの電流の流れる方向に対し
て順方向となるように方向づける。
イオードで前記トランジスタの電流の流れる方向に対し
て順方向となるように方向づける。
猶、抵抗R4、R5及びトランジスタQ2はトランジス
タQ1の動作が不完全な時に抵抗回路でトランジスタQ
2のトリップレベルを調整腰確実な信号出力を得るよう
に附加したものである。
タQ1の動作が不完全な時に抵抗回路でトランジスタQ
2のトリップレベルを調整腰確実な信号出力を得るよう
に附加したものである。
次に本考案回路の動作を説明する。
第2図は電源出力電圧が交流入力が投入される整流回路
を経た直流電源が安定化範囲に入るまでの各部の電圧波
形を示しており、これにもとづいて説明する。
を経た直流電源が安定化範囲に入るまでの各部の電圧波
形を示しており、これにもとづいて説明する。
1は交流電圧波形で時刻tで電流が投入された事を示し
ている。
ている。
2は直流電源出力波形で時刻から一定時間層に安定して
いる。
いる。
3はトランジスタQ1の出力波形、4は第2CR時定数
回路の接続中点電圧、5はトランジスタQ2の出力波形
を示している。
回路の接続中点電圧、5はトランジスタQ2の出力波形
を示している。
先ず、電源出力がスイッチ投入後安定化範囲に入るまで
図の2で示す波形の如く変化するのでトランジスタQ1
はCI、R1定数により安定化範囲に入るまでONL続
け、電源が安定化してしまえばもはやCI、R1を介し
てのベース電流は無くなり、トランジスタQ1はOFF
する。
図の2で示す波形の如く変化するのでトランジスタQ1
はCI、R1定数により安定化範囲に入るまでONL続
け、電源が安定化してしまえばもはやCI、R1を介し
てのベース電流は無くなり、トランジスタQ1はOFF
する。
一方CI、R1よりも充分大きな時定数をもつ様に設定
されたC2、R2は電源出力電圧が安定化した時点では
トランジスタQ1をONさせるに十分な放電を完了して
おらず、C2,R2の接続中点はトランジスタQ1がO
FFするレベルである。
されたC2、R2は電源出力電圧が安定化した時点では
トランジスタQ1をONさせるに十分な放電を完了して
おらず、C2,R2の接続中点はトランジスタQ1がO
FFするレベルである。
その後時間経過と共に02は放電を継続味ダニオードD
、トランジスタQ1のベース、エミッタ間の各順方向電
圧の和よりもCI、R1の接続中点の電圧が降下しよう
とする時点から、トランジスタは再びONする様になる
。
、トランジスタQ1のベース、エミッタ間の各順方向電
圧の和よりもCI、R1の接続中点の電圧が降下しよう
とする時点から、トランジスタは再びONする様になる
。
したがってトランジスタQ1は電源出力電圧が安定化領
域に入った時点からある時間OFFし、再びONすると
いう動作をするのでトランジスタQ1に連らなるトラン
ジスタQ2からQlのOFF時に出力を出し、これを制
御回路のリセット信号とする。
域に入った時点からある時間OFFし、再びONすると
いう動作をするのでトランジスタQ1に連らなるトラン
ジスタQ2からQlのOFF時に出力を出し、これを制
御回路のリセット信号とする。
即ち電源投入后電圧が安定するのを鑑視し、安定すると
同時に指令を発する事になる。
同時に指令を発する事になる。
次いで、機器の作動中に停電等の異常で電源電圧が安定
化範囲を越えた場合を図3について説明する。
化範囲を越えた場合を図3について説明する。
各波形に附した番号は第2図に使用した番号に夫々対応
している。
している。
図3−Aは交流入力がtoからt1迄停電した異常、図
3−Bは交流入力がtoから電圧が低くなった状態が続
く異常の場合を示している。
3−Bは交流入力がtoから電圧が低くなった状態が続
く異常の場合を示している。
電源電圧が図3−Aの如く低下しようとするとR2,D
、R4のベース回路によりONしているトランジスタQ
1はC1により電圧変化がベースに加わりOFFする。
、R4のベース回路によりONしているトランジスタQ
1はC1により電圧変化がベースに加わりOFFする。
C1を通って伝わった電圧変化はトランジスタQ1をO
FFさせると同時に02を充電する。
FFさせると同時に02を充電する。
充電されたC2とR2の接続中点の電圧はQlがONし
ていた時よりOVに近くなりR2により充電された分が
放電されるまで、トランジスタQ1はOFFする。
ていた時よりOVに近くなりR2により充電された分が
放電されるまで、トランジスタQ1はOFFする。
図3−Bの様な電源変動は変動分に下降変化がないため
、トランジスタQ1の出力波形に図3−Aの如き割れは
ない。
、トランジスタQ1の出力波形に図3−Aの如き割れは
ない。
図3−AのトランジスタQ1の出力波形で■の部分は電
源電圧上昇変化によるQlのOFF、■の部分は電源電
圧下降変化によるQlのON、[相]は電源電圧変化が
01に充電され、R1によって放電されるまでのQlの
OFFをそれぞれ示している。
源電圧上昇変化によるQlのOFF、■の部分は電源電
圧下降変化によるQlのON、[相]は電源電圧変化が
01に充電され、R1によって放電されるまでのQlの
OFFをそれぞれ示している。
従って、QlのON、、OFFによるQ2出力を制御回
路への信号として制御回路を制御する事ができる。
路への信号として制御回路を制御する事ができる。
本考案は上記した如く2つのCR時定数回路の時定数を
異ならしめ両回路間をダイオードで接続する事で電圧を
監視しながらその変動によってトランジスタを時間的に
一且OFFして再びONする事が簡単にできるので極め
て簡単に精度のよい電圧監視回路ができる。
異ならしめ両回路間をダイオードで接続する事で電圧を
監視しながらその変動によってトランジスタを時間的に
一且OFFして再びONする事が簡単にできるので極め
て簡単に精度のよい電圧監視回路ができる。
第1図は本考案電源電圧監視回路、第2、第3図は本案
回路の動作を説明するための種々の状態時における各部
の電圧波形を示す。 Ql・・・・・・スイッチングトランジスタ、K1・・
・・・・第1のCR時定数回路、K2・・・・・・第2
のCR時定数回路、D・・・・・・ダイオード。
回路の動作を説明するための種々の状態時における各部
の電圧波形を示す。 Ql・・・・・・スイッチングトランジスタ、K1・・
・・・・第1のCR時定数回路、K2・・・・・・第2
のCR時定数回路、D・・・・・・ダイオード。
Claims (1)
- 直流電源の両端間に接続されるスイッチングトランジス
タ、該トランジスタのベースと前記電源の一端に挿入さ
れる第1のCR時定数回路と前記電源間に接続される第
2のCR時定数回路を備え前記第2のCR時定数回路を
第1のCR時定数回路のそれより犬となし、且両時定数
回路の夫々の接続中点間に前記スイッチングトランジス
タのベース電流の流れる方向に対した順方向となるダイ
オードを挿入した電源電圧監視回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1740478U JPS6023733Y2 (ja) | 1978-02-10 | 1978-02-10 | 電源電圧監視回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1740478U JPS6023733Y2 (ja) | 1978-02-10 | 1978-02-10 | 電源電圧監視回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS54120981U JPS54120981U (ja) | 1979-08-24 |
JPS6023733Y2 true JPS6023733Y2 (ja) | 1985-07-15 |
Family
ID=28842725
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1740478U Expired JPS6023733Y2 (ja) | 1978-02-10 | 1978-02-10 | 電源電圧監視回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6023733Y2 (ja) |
-
1978
- 1978-02-10 JP JP1740478U patent/JPS6023733Y2/ja not_active Expired
Also Published As
Publication number | Publication date |
---|---|
JPS54120981U (ja) | 1979-08-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3198944B2 (ja) | スイッチング電源装置 | |
JPS6023733Y2 (ja) | 電源電圧監視回路 | |
JPS6032565A (ja) | 電源回路 | |
US4562523A (en) | Power supply | |
JP3312763B2 (ja) | 電圧印加電流測定回路 | |
JP2610298B2 (ja) | 蓄電池の充電回路 | |
JPH02294269A (ja) | 電源装置 | |
JPH0215129Y2 (ja) | ||
JPH0313794Y2 (ja) | ||
KR880002874Y1 (ko) | 전자레인지의 아날로그/디지탈 변환장치 | |
KR880001243B1 (ko) | 듀얼 타이마(dual-timer) | |
JP2662976B2 (ja) | 画像形成装置 | |
SU1697135A1 (ru) | Релейное устройство | |
SU961069A1 (ru) | Стабилизированный источник электропитани | |
JPH0715342Y2 (ja) | 交流負荷装置 | |
JPH0335286Y2 (ja) | ||
JPH047668Y2 (ja) | ||
JP3194738B2 (ja) | Cr発振回路 | |
JPS6243391Y2 (ja) | ||
JPS63174558A (ja) | 電源回路 | |
JPH0119567Y2 (ja) | ||
KR930003748Y1 (ko) | 스위칭 모드전력 공급장치(smps)용 단락 모드 회복시간 단축 장치 | |
JPH0215128Y2 (ja) | ||
JPH0728736Y2 (ja) | 電圧−周波数変換回路 | |
JPS5826267B2 (ja) | 直流電力制御装置 |