JPS6032565A - 電源回路 - Google Patents

電源回路

Info

Publication number
JPS6032565A
JPS6032565A JP13963983A JP13963983A JPS6032565A JP S6032565 A JPS6032565 A JP S6032565A JP 13963983 A JP13963983 A JP 13963983A JP 13963983 A JP13963983 A JP 13963983A JP S6032565 A JPS6032565 A JP S6032565A
Authority
JP
Japan
Prior art keywords
voltage
capacitor
transistor
charging voltage
reaches
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP13963983A
Other languages
English (en)
Inventor
Joji Takera
武良 丈治
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Electric Works Co Ltd
Original Assignee
Matsushita Electric Works Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Works Ltd filed Critical Matsushita Electric Works Ltd
Priority to JP13963983A priority Critical patent/JPS6032565A/ja
Publication of JPS6032565A publication Critical patent/JPS6032565A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Continuous-Control Power Sources That Use Transistors (AREA)
  • Dc-Dc Converters (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔技術分野〕 本発明はシーケンサのような制御回路の直流電源を商用
電源から取り出す電源回路に関するものである。
〔背景技術〕
従来、この種の電源回路はA C100Vの開用電源電
圧から直流電圧を得るようにしていた。そしてこの場合
、入力電圧としては一15%〜+10%程度の電圧変動
が許容範囲さして設定されていた。
しかしながら、一般にシーケンサのような制が9回路は
、国内の需要に供されるのみならず、外国に輸出される
ことも多く 、ll0V 、 120V 、 220V
等の国外間電源仕様のものKついては使用部品をy更し
たシ、それに伴う種々の試験等を行なう必要かあって、
業務上煩しさが多く、その解決が望まれていた。
〔発明の目的〕
本発明は上述のような点に鑑みて為されたものであり、
商用電源からの入力電圧の変動WF許容範囲広くして、
しかも低損失で直流低電圧を得ることができ、国内向の
需要にも国外間の需要にも対応できるようにした電源回
路を提供するこ々を目的とするものである。
〔発明の開示〕
以下本発明の構成を因示実施例について説明する。第1
図は本発明の一実施例に係る電源回路の全体回路図であ
り、第2図は同上の要部回路図である。第1図に示すよ
うに、商用電源+1)からのAC入力は電源トランス(
2)によって降圧され、タイオードブリッジ(3)によ
って全波整流されて1コンデンサCoに充電される。]
ンデンサCOの充電電圧はAスイッチコントロール回路
部(4)にて開閉1u1]飢されるスイッチング素子(
6)と、イ:7タクタシス素子りとを介して]シヂンサ
C1に充電される。コンデンサC1の充電電圧VR(8
V )は、シーケシサのリレー駆動用電源となる。(6
)は三端子し干ユレータであり、コンデ−J”Jcrの
充電電圧を定電圧して1シーケンサのIC駆動用の電源
電圧Vcc(5V)をコンデンサC2の充電電圧として
発生させるものである。この三端子し甲ユレータは定電
圧回路として一般的なシリーズレ千ユレータよりなり、
IC化されたものが広く市販されている。第2図はスイ
ッチンク方式によるプレレ千ユレータの構成を示す回路
図である。同図の回路においては、スイッチ、7ジ索子
(5)としてトランジスタTr+全使用している。また
スイッチコント0−ル回路(4)は]コンパレータ7)
を含むしステリシス回路によってイI(成されている。
コンデンサCoの充電電圧は限流11(抗を介してツェ
ナタイオード2に141加される。ツェナタイオード2
のカソードは、抵抗rを介してコンパレータ(7)のプ
ラス側入力端子に接続されている。またこの]コンパレ
ータ7)のプラス側入力端子は別の抵抗rを介してコン
パレータ(7)の出力端子に接続されている。したがっ
て、コンパレータ(7)のプラス側入力端子の印加電圧
は、ツェナタイオードZのカッーF側に発生する基準電
H二と」ンパレータ(7)の出力電圧を一対の抵抗rに
て分圧した電圧となる。コンパレータ(7)のマイナス
側入力端子には、抵抗R」と抵抗R2とにより]ンヂン
リC1の充電電圧を分圧した電圧が印加されている。ま
たコンパレータ(7)の動作電圧は]ンデンリCoから
供給されている。コンパレータ(7)の出力がHレベル
になると、トランジスタT r 2がオンになり、抵抗
rbを介して流れるベース電流によりトランジスタTr
+がオンになる。また」ンパレータ(7)の出力がLレ
ベルになると、トランジスタTrzがオフになシ、トラ
、7ジスタT r 1もオフになる。ただし、コンパレ
ータ(7)の出力がHレベルのとき、その電圧の上限値
はトランジスタTr2のベースエ三ツタ聞電圧VBE=
O17vに制限される。この第2図のプしレイユレータ
回路は、コンパレータ(7)のしステリシス特性を利用
した極めて簡単な回路構成となっている。すなわち本回
路の特徴は、従来の周波数可変式、または周波数固定の
デユーティ比可変のスイ゛シチシタレ干ユレータとは述
い1 リップル電圧を設定し、回路の定数を設定してい
くことにある。
以下、第5図によって本回路の動作を説明する。第0図
(a)はコンデンサC1の充電電圧VRの変化を示して
いる。同図において、Vrpldリップル電圧、VRI
iおよびVRLはそれぞれ]ンデンサC1の充電電圧V
Rの上限値および下限値を示している。また第5図(b
)はコンパレータ(7)のプラス側入力端子の印加電圧
の変化を示しておJ、Vhは高い方の印加電圧、Vlは
低い方の印加電圧を示している。しかして第2図の回路
においては、電源投入tRj iIj電圧VRが第5図
の電圧VRHになるまでは、トランジスタTr+は導通
状態(つまりオン状IM )になってレリ、電圧VRが
電圧VRL(K達すると」ンバレータ(7)の出力がL
レベルとなり、トラ−、JジスタTr2が1フとなシ、
トランジスタTr、がオフとなる。トランジスタTr+
がオフのとき、負荷にはコンデンサC1から電力が供給
される。したがってコンヂン1」C1の電荷は放電し、
電圧VRは低下する。このとき]コンパレータ7)のプ
ラス側入力端子に(fi電圧Vlが印加されている。コ
ンデンサC+の充電電圧Vnが電圧VRLに達すると、
コンパレータ(7)がオフ、トランジスタTr2がオシ
となり1 トランジスタTr1もオンになる。これによ
ってコンデy 9’ C+は再び]シデシサCoから充
電される。このとき、コンパレータ(7)のプラス側入
力端子には電圧vhが印加されている。」ンデンサCo
の充電電圧VRが電圧VR,IIに達すると、再びトラ
ンジスタTr+はオフとなり、以下第凸図の波形図に示
すように、電圧VRが電圧VRH、VRLに達するたび
にトランジスタTr、 lまオ゛フ、オシを繰り返す。
以下、第2図の回路における各定数の設定方法について
述べる。まず、VRLは次式によって設定される。
ただし、上式においてVCEは]ツノ3レータ(7)の
オーづシコレクタ出力電圧であって、はぼ0である。ま
たVzはツェナタイオードZのツェナ電圧である。また
、電圧vg 、 vhは次式によって設定される。
ただし、VBEはコンパレータ(7)の出力がHレベル
の場合におけるトランジスタTr のベースエ三ツタ間
電圧であり、はぼ0.7Vである。また、リップル電圧
Vrpは次式によって算出できる。
R1+R2 Vrp = VRH−VRL=−、=−−(Vh −V
l! )2 さらにイシタクタンス米子りおよびコンチン9C1の定
数は次式によって決定さカ、る。ただし1V」〕は〕コ
ンデーすCoの充電電圧、tIIiトラシジスタT!゛
1のオン時間、t2はトランジスタT r +のオフ時
間)IpはトランジスタTr+のオン時にイ、:/タク
タンス索子りに流れる電流、Ioは負#電流、■は実効
電流、■C11−1:′:JンデシサC+に流れる電流
、Pzl−i、負イ1すのワット数である。
(工p−■o)t】=C1−Vrp−■D−VRL (L+ Io) t+=c+ ’ Vrp [上式のう
ち、0式と■式よりトランジスタTr+のオン時間t1
が算出できる。負荷電流工0は負荷のワット&PZに応
じて定められる。ここで電圧VDはトラシス(2)の整
流平滑出力であるため、入力電圧を最大値に設定したと
きの電圧VDをめて、このときデユーティ比が−になる
ように設定する。つまシ、Ll−t2として、■〜■式
により負荷電流II)をめる。また0式よりLの値を設
定いtlをA〈めて、■式よりC1O値を設定する。さ
らに0式よ、!l) % Imax= ip *−とし
てトランジスタTr+おヨヒインタフタンス素子りの電
流容量をめる。以上のようにして構成した電源回路にあ
っては、入力電圧としてAC35V〜150v程度の電
圧範囲において動作保証が0T能であって、国内向の需
要にも、また電源電圧の異なる国外向の需要にも供する
ことができる。
〔発明の効果〕
本発明は叙上のように構成されており、交流(1源電圧
の整流平滑電圧を充電される第1の」ンデンサと、スイ
ッチング素子およびインタフタンス素子を介して第1の
コンデンサに接続される第2のコンデンサと、第2のコ
ンチンVの充電電圧が所定の上限電圧値に達したときに
スイッチング素子をオフし、前記充電電圧が所定の下限
電圧値に達したときにスイッチング素子をオンするスイ
ッチコシトロール回路とを有するものであるから、商用
電源電圧が広い範囲で父動して第1のコンデンサの充電
電圧がかなり大きく変動しても、第2のコンデンサの充
電電圧はスイッチコシトロール回路によって設定された
所定の上限電圧値と下限電圧値との間で変動することに
なり、したがって広い電圧範囲において使用可能となり
、国内向の需要にも、また電源電圧の異なる国外向の需
要にも供することができるという利点があり、さらにま
た本発明においてはスイツチンク素子と直列接続された
限流要素はインタフタンス素子であるので、限流時に生
じる損失も小さく抑えることができ、発熱量も沓なくす
ることができるという利点もある。
【図面の簡単な説明】
第1図は本発明の一実施例の回路図、第2図は同上の要
部回路図、第5図は同上の動作説明図である。 (1)は商用電源、(2)は降圧トラシス、(3)はタ
イオードプリツし、(4)はスイッチコント0−ル回路
、(5)はスイッチンタ素子、Lはインタフタンス素子
、CI、C2は」ンヂンサである。 代理人 弁理士 石 1)長 七

Claims (1)

    【特許請求の範囲】
  1. (1)交流電源電圧の整流平滑電圧を充電される第1の
    コンデンサと1スイツチンタ素子およびインタフタンス
    菓子を介して第1のコンデンサに接続される第2のコン
    デンサと、第2のコンデンサの充電電圧が所定の上限電
    圧値に達したときにスイッチ?7り素子をオフし、前記
    充電電圧が所定の下限電圧値に達したときにスイッチン
    グ素子をオシするスイッチコント0−ル回路とを有して
    成ることを特徴とする電源回路。
JP13963983A 1983-07-30 1983-07-30 電源回路 Pending JPS6032565A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP13963983A JPS6032565A (ja) 1983-07-30 1983-07-30 電源回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP13963983A JPS6032565A (ja) 1983-07-30 1983-07-30 電源回路

Publications (1)

Publication Number Publication Date
JPS6032565A true JPS6032565A (ja) 1985-02-19

Family

ID=15249957

Family Applications (1)

Application Number Title Priority Date Filing Date
JP13963983A Pending JPS6032565A (ja) 1983-07-30 1983-07-30 電源回路

Country Status (1)

Country Link
JP (1) JPS6032565A (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5994885A (en) * 1993-03-23 1999-11-30 Linear Technology Corporation Control circuit and method for maintaining high efficiency over broad current ranges in a switching regulator circuit
US6127815A (en) * 1999-03-01 2000-10-03 Linear Technology Corp. Circuit and method for reducing quiescent current in a switching regulator
US6307356B1 (en) 1998-06-18 2001-10-23 Linear Technology Corporation Voltage mode feedback burst mode circuit
US6452369B1 (en) 1999-07-13 2002-09-17 Braun Gmbh Output Controlled Buck Converter
US6476589B2 (en) 2001-04-06 2002-11-05 Linear Technology Corporation Circuits and methods for synchronizing non-constant frequency switching regulators with a phase locked loop
US7019507B1 (en) 2003-11-26 2006-03-28 Linear Technology Corporation Methods and circuits for programmable current limit protection
US7030596B1 (en) 2003-12-03 2006-04-18 Linear Technology Corporation Methods and circuits for programmable automatic burst mode control using average output current

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5994885A (en) * 1993-03-23 1999-11-30 Linear Technology Corporation Control circuit and method for maintaining high efficiency over broad current ranges in a switching regulator circuit
US6304066B1 (en) 1993-03-23 2001-10-16 Linear Technology Corporation Control circuit and method for maintaining high efficiency over broad current ranges in a switching regular circuit
US6580258B2 (en) 1993-03-23 2003-06-17 Linear Technology Corporation Control circuit and method for maintaining high efficiency over broad current ranges in a switching regulator circuit
US6307356B1 (en) 1998-06-18 2001-10-23 Linear Technology Corporation Voltage mode feedback burst mode circuit
US6127815A (en) * 1999-03-01 2000-10-03 Linear Technology Corp. Circuit and method for reducing quiescent current in a switching regulator
US6366066B1 (en) 1999-03-01 2002-04-02 Milton E. Wilcox Circuit and method for reducing quiescent current in a switching regulator
US6452369B1 (en) 1999-07-13 2002-09-17 Braun Gmbh Output Controlled Buck Converter
US6476589B2 (en) 2001-04-06 2002-11-05 Linear Technology Corporation Circuits and methods for synchronizing non-constant frequency switching regulators with a phase locked loop
US6774611B2 (en) 2001-04-06 2004-08-10 Linear Technology Corporation Circuits and methods for synchronizing non-constant frequency switching regulators with a phase locked loop
US7019497B2 (en) 2001-04-06 2006-03-28 Linear Technology Corporation Circuits and methods for synchronizing non-constant frequency switching regulators with a phase locked loop
US7019507B1 (en) 2003-11-26 2006-03-28 Linear Technology Corporation Methods and circuits for programmable current limit protection
US7030596B1 (en) 2003-12-03 2006-04-18 Linear Technology Corporation Methods and circuits for programmable automatic burst mode control using average output current

Similar Documents

Publication Publication Date Title
JPS6032565A (ja) 電源回路
AU2004310594B2 (en) Electric power converter apparatus
JPH0523527U (ja) 高耐圧電気2重層コンデンサ装置
JP2004519190A (ja) スイッチング電源
JPS60194765A (ja) トランジスタインバ−タ
KR880001243B1 (ko) 듀얼 타이마(dual-timer)
JPS5843182A (ja) 直流電源回路
JPH0215129Y2 (ja)
JPS59153462A (ja) Dc−dcコンバ−タ
JP2513741Y2 (ja) スイッチング電源の過電流検出回路
SU961069A1 (ru) Стабилизированный источник электропитани
JPH0716177Y2 (ja) 急峻な出力立上り特性の直流安定化電源
JPH047668Y2 (ja)
JPH1032981A (ja) 電源装置
JPH0314952Y2 (ja)
JP3394851B2 (ja) 電源装置
JPS6155340B2 (ja)
JPS61217813A (ja) 電源回路
JPH10143261A (ja) スイッチング電源装置
JPS5884322A (ja) 正負両用電源回路
JPS63174558A (ja) 電源回路
JPS6158471A (ja) 電源装置
JPH0318431B2 (ja)
JPS61122727A (ja) 検出回路
JPS6216029A (ja) 充電回路