JPS6022372A - 絶縁ゲ−ト型トランジスタ - Google Patents

絶縁ゲ−ト型トランジスタ

Info

Publication number
JPS6022372A
JPS6022372A JP13021083A JP13021083A JPS6022372A JP S6022372 A JPS6022372 A JP S6022372A JP 13021083 A JP13021083 A JP 13021083A JP 13021083 A JP13021083 A JP 13021083A JP S6022372 A JPS6022372 A JP S6022372A
Authority
JP
Japan
Prior art keywords
insulated gate
drain
type transistor
low
substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP13021083A
Other languages
English (en)
Inventor
Masamizu Konaka
小中 雅水
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP13021083A priority Critical patent/JPS6022372A/ja
Publication of JPS6022372A publication Critical patent/JPS6022372A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7833Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's
    • H01L29/7834Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's with a non-planar structure, e.g. the gate or the source or the drain being non-planar

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の属する技術分野〕 本技術は短チヤネル効果及びホットエレクトロン効果の
少ない微細素子絶縁ゲート型トランジスタに関するもの
である。
〔従来技術とその問題点〕
従来、絶縁ゲート型トランジスタには、チャネル長に伴
ないしきい値が低下する短チヤネル効果、及びドレイン
近傍の強電界でホットエレクトロンが生ずるという問題
がある。
〔発明の目的〕
本発明は、短チヤネル効果及びホットエレクトロンを防
止するイI4′Ifiを提供する。
〔発明の概要〕
本発明は基板上に通導′[!、型の低殿度層、高?・′
、↓度層を有し、この積層膜の溝に絶縁ゲートを埋込ん
だものである。
〔発明の効果〕
かかる((1造によれば、短チヤネル効果が防止されホ
ットエレクトロンの発生が少ない高信頼性のMOSFE
Tが得られる。
〔発明の実施例〕
本発明による絶縁ゲート型トランジスタの構造断面図を
〔第1図〕に示す。すなわち、lは例えば、p型シリコ
ン基板、2及び2′はn+及びn−型のソース領域、3
及び3′はn+及びn lJqのドレイン領域、4はゲ
ート絶縁膜そして、5は多結晶シリコンゲート電極のそ
れぞれから成るNチャネルのU型絶縁ゲートトランジス
タ(以下IJMO8FE′rと呼ぷンである。
本技術の特徴は0MO8FET のソースあるいはドレ
インに高濃度(2と3)と低濃度(2′と3′)0〕2
種類の不純物濃度領域を設けた構造にあり、この結果、
短チヤネル効果によるしきい値変化が少な(、かつ、ド
レイン近傍の高電界によるホットエレクトロンの発生が
少ない高信頼性のMOS−FET 特性が得られるとこ
ろにある。
2131図に示す如(,0MO8FETはソース及びド
レインの接合部がゲート絶縁膜4とシリコン基板1との
界面さほぼ一致あるいは上方部に位置していることから
接合深さxj が等価的に零あるいは負のイ1kをもつ
ことになり、〔第2(9)〕に示す様なMOSFETの
しきい値電圧のチャネル長依存度が図中点線で示す理想
的なもの(a)に近づ(。(b)は従来例である。また
1本技術による0MO8FETすなわち〔第1図〕の構
造において、ドレイン接合部の不純物濃度分布n+−n
−pの様に構成することによりドレイン近傍の空乏層が
、よりドレイン領域に伸びやす(なる。従って、従来、
ドレイン近傍に集中していた旨電界が木枝8jを飛用す
ることによって、小さくなる。すなわち、ソース、ドレ
イン間をδ!しれるキャリアの1可突によって生ずる、
いわ゛ゆる、ホットエレクトロンによる基板゛電流、及
び、−〇も板からゲート絶縁)虞への注入¥+jθ1t
が減少する。
この様に、微細素子MOSFETにおいて、短チヤネル
効果が少なく、かつ、ホットエレクトロンによる基板′
4流、及び、ゲート龜流の少ない、優れた素子特性が得
られ、LSIの信領性が向上する。” If’j (2
’と3’) 、 11 +層(2と3)はPM板1上に
11・頁次エビクキシャル成員するもθ)であってもよ
いし、P基板表面からイオン圧入を行なって形成しても
よい。
【図面の簡単な説明】
第11スは本発明の1所面図、第2図は特性図である。

Claims (1)

    【特許請求の範囲】
  1. 一導電型半導体基板上に逆導電型の低濃度不純物半導体
    層、高濃度不純物手心体層がこの順に積層された構造を
    有し、かかる積層膜が選択的に除去され、この4部に絶
    縁ゲートが埋込まれ、この絶縁ゲートにより離隔された
    前記不純′吻半導体層をソース、ドレインとした絶縁ゲ
    ート型トランジスタ。
JP13021083A 1983-07-19 1983-07-19 絶縁ゲ−ト型トランジスタ Pending JPS6022372A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP13021083A JPS6022372A (ja) 1983-07-19 1983-07-19 絶縁ゲ−ト型トランジスタ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP13021083A JPS6022372A (ja) 1983-07-19 1983-07-19 絶縁ゲ−ト型トランジスタ

Publications (1)

Publication Number Publication Date
JPS6022372A true JPS6022372A (ja) 1985-02-04

Family

ID=15028718

Family Applications (1)

Application Number Title Priority Date Filing Date
JP13021083A Pending JPS6022372A (ja) 1983-07-19 1983-07-19 絶縁ゲ−ト型トランジスタ

Country Status (1)

Country Link
JP (1) JPS6022372A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63193567A (ja) * 1987-02-06 1988-08-10 Nec Corp 半導体装置
WO1991004577A1 (en) * 1989-09-22 1991-04-04 Board Of Regents, The University Of Texas System Hot-carrier suppressed sub-micron misfet device
US5093275A (en) * 1989-09-22 1992-03-03 The Board Of Regents, The University Of Texas System Method for forming hot-carrier suppressed sub-micron MISFET device

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63193567A (ja) * 1987-02-06 1988-08-10 Nec Corp 半導体装置
WO1991004577A1 (en) * 1989-09-22 1991-04-04 Board Of Regents, The University Of Texas System Hot-carrier suppressed sub-micron misfet device
US5012306A (en) * 1989-09-22 1991-04-30 Board Of Regents, The University Of Texas System Hot-carrier suppressed sub-micron MISFET device
US5093275A (en) * 1989-09-22 1992-03-03 The Board Of Regents, The University Of Texas System Method for forming hot-carrier suppressed sub-micron MISFET device

Similar Documents

Publication Publication Date Title
JPS595674A (ja) 分割ゲ−トefet
JP2002185011A (ja) 半導体装置
JPS6050960A (ja) 半導体装置
JPH0482064B2 (ja)
JPS6022372A (ja) 絶縁ゲ−ト型トランジスタ
JPH03205832A (ja) 絶縁ゲート形半導体装置とその製造方法
JPS63194367A (ja) 半導体装置
JPS6047464A (ja) 絶縁ゲ−ト型トランジスタ
JP2808882B2 (ja) 絶縁ゲート型バイポーラトランジスタ
US5008724A (en) Semiconductor device
JPS6020582A (ja) Misトランジスタ及びその製造方法
JPH05299437A (ja) Soi型mosfetとその製造方法
JPS6381862A (ja) 絶縁ゲ−ト型バイポ−ラトランジスタ
JPS5887874A (ja) 絶縁ゲ−ト形半導体装置
JP2680821B2 (ja) ヘテロ構造電界効果トランジスタ
JP2002110987A (ja) 半導体装置及びその製造方法
JPH04370978A (ja) 量子効果型電界効果トランジスタ
JPH01293661A (ja) 半導体装置
JPH03145163A (ja) サイリスタ
JP3233002B2 (ja) 電界効果トランジスタ
JP3334392B2 (ja) 静電誘導形半導体装置およびその製造方法
JPH0350743A (ja) 半導体装置
JPS62213131A (ja) 3−v族半導体装置の製造方法
JPS61256674A (ja) 半導体装置
JPS58164269A (ja) 電界効果半導体装置