JPS6022372A - 絶縁ゲ−ト型トランジスタ - Google Patents
絶縁ゲ−ト型トランジスタInfo
- Publication number
- JPS6022372A JPS6022372A JP13021083A JP13021083A JPS6022372A JP S6022372 A JPS6022372 A JP S6022372A JP 13021083 A JP13021083 A JP 13021083A JP 13021083 A JP13021083 A JP 13021083A JP S6022372 A JPS6022372 A JP S6022372A
- Authority
- JP
- Japan
- Prior art keywords
- insulated gate
- drain
- type transistor
- low
- substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000000758 substrate Substances 0.000 claims abstract description 8
- 239000012535 impurity Substances 0.000 claims abstract description 6
- 239000004065 semiconductor Substances 0.000 claims 3
- 239000010410 layer Substances 0.000 claims 2
- 239000012792 core layer Substances 0.000 claims 1
- 230000000694 effects Effects 0.000 abstract description 10
- 239000002784 hot electron Substances 0.000 abstract description 7
- 230000005684 electric field Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 230000007423 decrease Effects 0.000 description 2
- 238000002347 injection Methods 0.000 description 2
- 239000007924 injection Substances 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7833—Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's
- H01L29/7834—Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's with a non-planar structure, e.g. the gate or the source or the drain being non-planar
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔発明の属する技術分野〕
本技術は短チヤネル効果及びホットエレクトロン効果の
少ない微細素子絶縁ゲート型トランジスタに関するもの
である。
少ない微細素子絶縁ゲート型トランジスタに関するもの
である。
従来、絶縁ゲート型トランジスタには、チャネル長に伴
ないしきい値が低下する短チヤネル効果、及びドレイン
近傍の強電界でホットエレクトロンが生ずるという問題
がある。
ないしきい値が低下する短チヤネル効果、及びドレイン
近傍の強電界でホットエレクトロンが生ずるという問題
がある。
本発明は、短チヤネル効果及びホットエレクトロンを防
止するイI4′Ifiを提供する。
止するイI4′Ifiを提供する。
本発明は基板上に通導′[!、型の低殿度層、高?・′
、↓度層を有し、この積層膜の溝に絶縁ゲートを埋込ん
だものである。
、↓度層を有し、この積層膜の溝に絶縁ゲートを埋込ん
だものである。
かかる((1造によれば、短チヤネル効果が防止されホ
ットエレクトロンの発生が少ない高信頼性のMOSFE
Tが得られる。
ットエレクトロンの発生が少ない高信頼性のMOSFE
Tが得られる。
本発明による絶縁ゲート型トランジスタの構造断面図を
〔第1図〕に示す。すなわち、lは例えば、p型シリコ
ン基板、2及び2′はn+及びn−型のソース領域、3
及び3′はn+及びn lJqのドレイン領域、4はゲ
ート絶縁膜そして、5は多結晶シリコンゲート電極のそ
れぞれから成るNチャネルのU型絶縁ゲートトランジス
タ(以下IJMO8FE′rと呼ぷンである。
〔第1図〕に示す。すなわち、lは例えば、p型シリコ
ン基板、2及び2′はn+及びn−型のソース領域、3
及び3′はn+及びn lJqのドレイン領域、4はゲ
ート絶縁膜そして、5は多結晶シリコンゲート電極のそ
れぞれから成るNチャネルのU型絶縁ゲートトランジス
タ(以下IJMO8FE′rと呼ぷンである。
本技術の特徴は0MO8FET のソースあるいはドレ
インに高濃度(2と3)と低濃度(2′と3′)0〕2
種類の不純物濃度領域を設けた構造にあり、この結果、
短チヤネル効果によるしきい値変化が少な(、かつ、ド
レイン近傍の高電界によるホットエレクトロンの発生が
少ない高信頼性のMOS−FET 特性が得られるとこ
ろにある。
インに高濃度(2と3)と低濃度(2′と3′)0〕2
種類の不純物濃度領域を設けた構造にあり、この結果、
短チヤネル効果によるしきい値変化が少な(、かつ、ド
レイン近傍の高電界によるホットエレクトロンの発生が
少ない高信頼性のMOS−FET 特性が得られるとこ
ろにある。
2131図に示す如(,0MO8FETはソース及びド
レインの接合部がゲート絶縁膜4とシリコン基板1との
界面さほぼ一致あるいは上方部に位置していることから
接合深さxj が等価的に零あるいは負のイ1kをもつ
ことになり、〔第2(9)〕に示す様なMOSFETの
しきい値電圧のチャネル長依存度が図中点線で示す理想
的なもの(a)に近づ(。(b)は従来例である。また
1本技術による0MO8FETすなわち〔第1図〕の構
造において、ドレイン接合部の不純物濃度分布n+−n
−pの様に構成することによりドレイン近傍の空乏層が
、よりドレイン領域に伸びやす(なる。従って、従来、
ドレイン近傍に集中していた旨電界が木枝8jを飛用す
ることによって、小さくなる。すなわち、ソース、ドレ
イン間をδ!しれるキャリアの1可突によって生ずる、
いわ゛ゆる、ホットエレクトロンによる基板゛電流、及
び、−〇も板からゲート絶縁)虞への注入¥+jθ1t
が減少する。
レインの接合部がゲート絶縁膜4とシリコン基板1との
界面さほぼ一致あるいは上方部に位置していることから
接合深さxj が等価的に零あるいは負のイ1kをもつ
ことになり、〔第2(9)〕に示す様なMOSFETの
しきい値電圧のチャネル長依存度が図中点線で示す理想
的なもの(a)に近づ(。(b)は従来例である。また
1本技術による0MO8FETすなわち〔第1図〕の構
造において、ドレイン接合部の不純物濃度分布n+−n
−pの様に構成することによりドレイン近傍の空乏層が
、よりドレイン領域に伸びやす(なる。従って、従来、
ドレイン近傍に集中していた旨電界が木枝8jを飛用す
ることによって、小さくなる。すなわち、ソース、ドレ
イン間をδ!しれるキャリアの1可突によって生ずる、
いわ゛ゆる、ホットエレクトロンによる基板゛電流、及
び、−〇も板からゲート絶縁)虞への注入¥+jθ1t
が減少する。
この様に、微細素子MOSFETにおいて、短チヤネル
効果が少なく、かつ、ホットエレクトロンによる基板′
4流、及び、ゲート龜流の少ない、優れた素子特性が得
られ、LSIの信領性が向上する。” If’j (2
’と3’) 、 11 +層(2と3)はPM板1上に
11・頁次エビクキシャル成員するもθ)であってもよ
いし、P基板表面からイオン圧入を行なって形成しても
よい。
効果が少なく、かつ、ホットエレクトロンによる基板′
4流、及び、ゲート龜流の少ない、優れた素子特性が得
られ、LSIの信領性が向上する。” If’j (2
’と3’) 、 11 +層(2と3)はPM板1上に
11・頁次エビクキシャル成員するもθ)であってもよ
いし、P基板表面からイオン圧入を行なって形成しても
よい。
第11スは本発明の1所面図、第2図は特性図である。
Claims (1)
- 一導電型半導体基板上に逆導電型の低濃度不純物半導体
層、高濃度不純物手心体層がこの順に積層された構造を
有し、かかる積層膜が選択的に除去され、この4部に絶
縁ゲートが埋込まれ、この絶縁ゲートにより離隔された
前記不純′吻半導体層をソース、ドレインとした絶縁ゲ
ート型トランジスタ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP13021083A JPS6022372A (ja) | 1983-07-19 | 1983-07-19 | 絶縁ゲ−ト型トランジスタ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP13021083A JPS6022372A (ja) | 1983-07-19 | 1983-07-19 | 絶縁ゲ−ト型トランジスタ |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6022372A true JPS6022372A (ja) | 1985-02-04 |
Family
ID=15028718
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP13021083A Pending JPS6022372A (ja) | 1983-07-19 | 1983-07-19 | 絶縁ゲ−ト型トランジスタ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6022372A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63193567A (ja) * | 1987-02-06 | 1988-08-10 | Nec Corp | 半導体装置 |
WO1991004577A1 (en) * | 1989-09-22 | 1991-04-04 | Board Of Regents, The University Of Texas System | Hot-carrier suppressed sub-micron misfet device |
US5093275A (en) * | 1989-09-22 | 1992-03-03 | The Board Of Regents, The University Of Texas System | Method for forming hot-carrier suppressed sub-micron MISFET device |
-
1983
- 1983-07-19 JP JP13021083A patent/JPS6022372A/ja active Pending
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63193567A (ja) * | 1987-02-06 | 1988-08-10 | Nec Corp | 半導体装置 |
WO1991004577A1 (en) * | 1989-09-22 | 1991-04-04 | Board Of Regents, The University Of Texas System | Hot-carrier suppressed sub-micron misfet device |
US5012306A (en) * | 1989-09-22 | 1991-04-30 | Board Of Regents, The University Of Texas System | Hot-carrier suppressed sub-micron MISFET device |
US5093275A (en) * | 1989-09-22 | 1992-03-03 | The Board Of Regents, The University Of Texas System | Method for forming hot-carrier suppressed sub-micron MISFET device |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS595674A (ja) | 分割ゲ−トefet | |
JP2002185011A (ja) | 半導体装置 | |
JPS6050960A (ja) | 半導体装置 | |
JPH0482064B2 (ja) | ||
JPS6022372A (ja) | 絶縁ゲ−ト型トランジスタ | |
JPH03205832A (ja) | 絶縁ゲート形半導体装置とその製造方法 | |
JPS63194367A (ja) | 半導体装置 | |
JPS6047464A (ja) | 絶縁ゲ−ト型トランジスタ | |
JP2808882B2 (ja) | 絶縁ゲート型バイポーラトランジスタ | |
US5008724A (en) | Semiconductor device | |
JPS6020582A (ja) | Misトランジスタ及びその製造方法 | |
JPH05299437A (ja) | Soi型mosfetとその製造方法 | |
JPS6381862A (ja) | 絶縁ゲ−ト型バイポ−ラトランジスタ | |
JPS5887874A (ja) | 絶縁ゲ−ト形半導体装置 | |
JP2680821B2 (ja) | ヘテロ構造電界効果トランジスタ | |
JP2002110987A (ja) | 半導体装置及びその製造方法 | |
JPH04370978A (ja) | 量子効果型電界効果トランジスタ | |
JPH01293661A (ja) | 半導体装置 | |
JPH03145163A (ja) | サイリスタ | |
JP3233002B2 (ja) | 電界効果トランジスタ | |
JP3334392B2 (ja) | 静電誘導形半導体装置およびその製造方法 | |
JPH0350743A (ja) | 半導体装置 | |
JPS62213131A (ja) | 3−v族半導体装置の製造方法 | |
JPS61256674A (ja) | 半導体装置 | |
JPS58164269A (ja) | 電界効果半導体装置 |