JPS60214553A - バイポ−ラ集積回路装置 - Google Patents

バイポ−ラ集積回路装置

Info

Publication number
JPS60214553A
JPS60214553A JP7203284A JP7203284A JPS60214553A JP S60214553 A JPS60214553 A JP S60214553A JP 7203284 A JP7203284 A JP 7203284A JP 7203284 A JP7203284 A JP 7203284A JP S60214553 A JPS60214553 A JP S60214553A
Authority
JP
Japan
Prior art keywords
mos transistor
change
integrated circuit
resistance value
resistance
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7203284A
Other languages
English (en)
Inventor
Yasumi Konno
金野 康己
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC IC Microcomputer Systems Co Ltd
Original Assignee
NEC IC Microcomputer Systems Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC IC Microcomputer Systems Co Ltd filed Critical NEC IC Microcomputer Systems Co Ltd
Priority to JP7203284A priority Critical patent/JPS60214553A/ja
Publication of JPS60214553A publication Critical patent/JPS60214553A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/8605Resistors with PN junctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/0802Resistors only
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔技術分野〕 本発明はバイポーラ集積回路装置に関し、特に半導体抵
抗素子の抵抗値を可変にしたバイポーラ集積回路装置に
関する。
〔従来技術〕
従来、バイポーラ集積回路の抵抗素子は、素子形成工程
時に抵抗値が決定し、素子工程以後の工程VCより抵抗
値を変更することはできたかった。
従って、回路上複数の抵抗値の変化をもちたい場合は、
その抵抗値分抵抗素子数を多くする手段がとられ、チッ
プ面積をそれだけ大きくシ彦ければならなかった。
また、論理振幅や電流の調整などによる抵抗値の変更を
行う場合、抵抗素子形成工程そのものを変更しなければ
ならず、変更後のバイポーラ集積回路装Vができ上るま
で相当な時間を要し、短時間で変更できない。また抵抗
形成工程を過ぎたものは抵抗値の変更ができないという
欠点があった。
〔発明の目的〕
本発明の目的は、上記欠点を除去し、チップ面積を大き
くすることなく、抵抗値を可変にすることができ、さら
に設計変更等で抵抗値を変更する場合、抵抗形成工程ま
でもどる必要なく抵抗値が変更できるバイポーラ集積回
路装置を提供することにある。
〔発明の構成〕
本発明のバイポーラ集積回路装置は、半導体基板に形成
された半導体抵抗素子と、該抵抗素子領域上に形成され
た層間絶縁膜と、゛該層間絶縁膜上に形成された配線形
成層とによりMO8型トランジスタを構成し、#MOB
型トランジスタのゲート111圧を変化することにより
抵抗素子の抵抗値を可変にしたととを特徴として構成さ
れる。
〔実施例〕
以下、本発明の実施例について、図面を参照して説明す
る。
第1図は本発明の一実施例の平面図であり、第2図は第
1図のA−A’断面図である。第1図及び第2図におい
て、1は半導体基板、2はエピタキシャル層、3.3’
は半導体抵抗素子、4,5.6は配線形成層である。両
図から明らかなように抵抗素子層の一方、例えば3をソ
ース、他方3′ をドレイン、配線形成層6をゲートと
し、層間絶縁膜4をゲート絶縁膜とするMOS)ランジ
スタが形成できる。このMOS)ランジスタのゲート電
圧を変化させることにより抵抗値の可変の抵抗を従来の
半導体抵抗素子に並列に入れることになり抵抗値を変え
ることができる。第3図は本実施例の等価回路を示すも
ので7は形成されたMOS)ランジスタである。
第4図は本発明の第2の実施例の平面図であり、半導体
抵抗素子3.3’、配線形成層4,5 は第1図と同じ
であるが、本実施例ではMOS)ランジスタのゲート電
極と外る配紳形放MJI6は寸法は同一であるが形成す
る位置を変えたものであり、この配線形成層16の位置
にMOS)ランジスタを構成することができる。第5図
は第2の実施例の郷価回路図であり17が配線形成層1
6により形成されたMOS)ランジスタである。
すなわち半導体抵抗素子に挿入するMOS)ランジスタ
の位置を1更することにより第1図と違った抵抗値の可
変が可能となる。
第6図は本発明の第3の実施例の平面図であり、第7図
は第6図の実施例の等価回路図である。第6図において
3,3′は半導体抵抗素子、4,5,26゜36け配線
形成層である。本実施例では配線形成層を2個所に設け
MOS)?ンジスタを第7図に示すように27.37と
2個所設けている。従って2個のMOS)ランジスタの
ゲート電圧を変化させることにより第1、第2の実施例
に比べ可変の範囲を大幅に拡けることができる。
なお、上記実施例かられかるように、可変に寄与するM
OS)ランジスタ構成を形成するための領域を特に設け
る必をがないため、チップ面積への影響は少なくて済む
また、設計変更軒で抵抗値を変更する場合、抵抗形成工
程までもどる必要がないため、時間的損失が少なくてす
むという効果もめる。
〔発明の効果〕
以上説明したとおり、本発明によれば、チップ面積を大
きくすることなく、抵抗値を可変にすることができ、さ
らに設計変更尋で抵抗量を1更する場合、延払形成工程
までもどる必要なく抵抗値が変更できるバイポーラ集積
回路装置が得られる。
5−
【図面の簡単な説明】
第1図および第2図は本発明の第1の実施例の平面図並
びにそのA−A断面図、83図は第1図に示す実施例の
等価回路図、第4図並びに第5図は本発明の第2の実施
例の平面図及びその等価回路図、第6図並びに第7図は
本発明の第3の実施例の平面図及びその等価回路図でお
る。 1・・・・・・半導体基板、2・・・・・・エピタキシ
ャル層、3.3′・・・・・・抵抗形成層、4,5,6
,16,26.36・・・・・・配線形成層、7.17
,27.37・・・・・・MOS)ランジスタ。 6− 特開昭flip−214553(3)

Claims (1)

    【特許請求の範囲】
  1. 半導体基板に形成された半導体抵抗素子と、該抵抗素子
    領域上に形成された層間絶縁膜と、該層間絶縁膜上に形
    成された配線形成層とによりMO8型トランジスタを構
    成し、該MO8O8型トランジスタート電圧を変化する
    ことにより抵抗素子の抵抗値を可変にしたことを特徴と
    するバイポーラ集積回路装置。
JP7203284A 1984-04-11 1984-04-11 バイポ−ラ集積回路装置 Pending JPS60214553A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7203284A JPS60214553A (ja) 1984-04-11 1984-04-11 バイポ−ラ集積回路装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7203284A JPS60214553A (ja) 1984-04-11 1984-04-11 バイポ−ラ集積回路装置

Publications (1)

Publication Number Publication Date
JPS60214553A true JPS60214553A (ja) 1985-10-26

Family

ID=13477660

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7203284A Pending JPS60214553A (ja) 1984-04-11 1984-04-11 バイポ−ラ集積回路装置

Country Status (1)

Country Link
JP (1) JPS60214553A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03187256A (ja) * 1989-12-15 1991-08-15 Matsushita Electric Works Ltd 並列mosfet付きの抵抗器

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03187256A (ja) * 1989-12-15 1991-08-15 Matsushita Electric Works Ltd 並列mosfet付きの抵抗器

Similar Documents

Publication Publication Date Title
KR960036027A (ko) 불휘발성 메모리 소자 및 그 제조방법
US5612553A (en) Semiconductor integrated circuit and method of fabricating same and method of arranging cells
US4163246A (en) Semiconductor integrated circuit device employing a polycrystalline silicon as a wiring layer
JPH0745829A (ja) 半導体集積回路装置
JPS60214553A (ja) バイポ−ラ集積回路装置
US4223335A (en) Semiconductor device body having identical isolated composite resistor regions
KR900702571A (ko) 반도체 장치 및 반도체 기억장치
JPS60244058A (ja) 半導体集積回路装置
JP2956181B2 (ja) 抵抗素子を有する半導体装置
US4611237A (en) Semiconductor integrated circuit device
JPS6342532Y2 (ja)
KR100493587B1 (ko) 반도체장치및그제조방법
JPS6053070A (ja) Mos−fet集積回路装置
JPS6221262A (ja) 半導体集積回路装置
JPH036858A (ja) マスタスライス方式半導体集積回路装置
JP2825046B2 (ja) 特性測定用素子
JPS63253649A (ja) 半導体装置
JPS5814072B2 (ja) 半導体集積回路装置及びその製法
JPH0381310B2 (ja)
JPS59139664A (ja) 半導体集積回路装置
JPS61248460A (ja) 半導体装置
JP2869978B2 (ja) 半導体装置
JP3189797B2 (ja) 半導体集積回路の製造方法
JPS61290757A (ja) 半導体装置
JPH0227733A (ja) 集積回路装置