JPS60178556A - 状態表示方式 - Google Patents

状態表示方式

Info

Publication number
JPS60178556A
JPS60178556A JP59033526A JP3352684A JPS60178556A JP S60178556 A JPS60178556 A JP S60178556A JP 59033526 A JP59033526 A JP 59033526A JP 3352684 A JP3352684 A JP 3352684A JP S60178556 A JPS60178556 A JP S60178556A
Authority
JP
Japan
Prior art keywords
display
internal information
processing device
instruction processing
peripheral device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59033526A
Other languages
English (en)
Inventor
Yuji Maeda
裕治 前田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP59033526A priority Critical patent/JPS60178556A/ja
Publication of JPS60178556A publication Critical patent/JPS60178556A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Digital Computer Display Output (AREA)
  • Communication Control (AREA)
  • Debugging And Monitoring (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 lal 発明の技術分野 本発明はパケット通信装置等の通信装置に係り、特に前
記通信装置が具備する命令処理装置および周辺装置の内
部情報を表示する状態表示方式の改良に関す。
(bl 従来技術と問題点 第1図はこの種通信装置における従来ある状態表示方式
の一例を示す図である。第1図において、通信装置はそ
れぞれパゲソトを伝送する1ffl信回線1−を収容す
る複数の周辺装置i7 L ′rPと、中央処理装置C
P tJの制御の下に各周辺装置σ1.1” I)のバ
ゲソト送受信を時分割的に制御する命令処理装置17c
pとを具備している。各周辺装置1. ”I゛Pは内部
情報を蓄積する周辺装置レジスタPRを具備し、また命
令処理装置L CPは、各種制御プロゲラl、および内
部情報を格納する制御メモリCMと、前記各種制御プロ
グラムを実行するマイクロプロセッサM P tJとを
具61# シている。制御メモリCMには、命令処理装
置L CPが各周辺装置1.. T Pを制御する周辺
装置制御プログラムBPが格納されている。かかる命令
処理装置f L CP内の制御メモリCM等に格納され
ている内部情報、或いは周辺袋;ηL T P内の周辺
装置レジスタP Rに蓄積されている内部情報を外部に
表示する為に、命令処理装置LCP内の制御メモリCM
に表示装置IIIII御プログ子プログラム納され、ま
たマイクロプロセッサMPUおよび制御メモリCMがイ
ンタフェース回路IFを介してコネクタCNに接続され
ている。
試験者はコネクタCNに表示装置DBを接続し、表示装
置DEから表示装置制御プログラムDPの実行指令を人
力することにより、マイクロプロセ・7すMPUは表示
装置制御プログラムDPを実行し、指定された内部情報
を表示装置DEに転送する。表示装置DBは転送された
内部情報を表示する。
以上の説明から明らかな如く、従来ある状態表示方式に
おいては、命令処理装置LCPは内部情叩表示用に設け
た表示装置DEからの指令に基づき表示装置制御プログ
ラムDPを実行する必要があった。従って命令処理装置
LcPに表示装置DEを接続する為のコネクタCNおよ
びインタフェース回路IFを設ける必要があり、命令処
理装置LCPの経済性を損なう恐れがあった。また周辺
装置制御プログラムE Pの実行各過程における内部情
報を表示させる為には、そのも1ζ度周辺装置制御プロ
グラムBPの実行を中断して表示装置制御プログラムD
Pを起動させねばならず、実働状態における内部情報を
忠実に表示出来ぬ欠点も有った。
(C) 発明の目的 本発明の目的は、前述の如き従来ある状態表示方式の欠
点を除去し、命令処理装置の経済性を損なうこと無く、
且つ実働状態における内部情報を忠実に表示可能とする
手段を実現することに在る。
ldl 発明の構成 この目的は、複数の周辺装置と、該周辺装置を制御する
命令処理装置とを具61hする通信装置において、前記
命令処理装置に対し前記周辺装置と同一の接続条件を有
し、前記命令処理装置および周辺装置の内部情報を読出
す指令および前記命令処理装置および周辺装置に任意の
内部情報を書込む指令を前記命令処理装置に伝達し、前
記命令処理装置から伝達される前記内部情報を表示する
表示装置を任意の周辺装置と交換して前記命令処理装置
に接続し、該命令処理装置の他の周辺装置に対する制御
動作を損なうこと無く前記客内部情報を表示することに
より達成される。
例えば周辺装置がプリント板パッケージで構成され、コ
ネクタに挿入することにより命令処理装置に接続される
場合には、前記表示装置も周辺装置と同一のコネクタ端
子条件を有するプリント板パンケージ構成とし、任意の
周辺装置パッケージの代わりにコネクタに挿入する。命
令処理装置は取外した周辺装置と同一条件で表示装置と
所要の指令並びに内部情報を送受信する。従って命令処
理装置は表示装置を接続する為に特殊のインタフェース
回路を設ける必要がなくなり、また他の周辺装置の制御
動作を損なうこと無く表示装置と指令或いは内部情報を
送受信可能となる。
18) 発明の実施例 以下、本発明の一実施例を図面により説明する。
第2図は本発明の一実施例による状B表示方式を示す図
であり、第3図は第2図における動作過程の一例を示す
図であり、第4図は第3図における表示用パンケージ・
す゛ボートルーチンの一例を示す図である。なお、全回
を通じて同一符号は同一対象物を示す。第2図において
は、命令処理装置LCPにはマイクロプロセッサM P
 tJおよび制御メモリCMが設けられ、インタフェー
ス回路IFは設けられていない。また制御メモリCM内
には周辺装置制御プログラムEPと表示用パンケージサ
ポートルーチン、I Pとが格納され、表示装置制御プ
ログラムDPは格納されていない。一方命令処理装置L
CPおよび周辺装置LTPの内部情報を表示する為の表
示装置として、表示用パンケージ、I K Lが設けら
れている。表示用パッケージJKI7は、命令処理装置
f/ L CP内の制御メモリCM等、或いは指定周辺
袋;6I、′rP内の周辺装置レジスタPR等を指定す
るアドレススイッチAおよびチャネル番号スイッチC1
内部情報の書込みまたは続出し動作を指定するオーダス
イッチO,書込むべきデータを設定するデータスイッチ
Dおよび前記各スイッチの設定状態を命令処理装置L 
CPに入力する入カスイソチEと、命令処理装置LCP
から伝達される各種内部情報を表示する表示素子LED
とが実装され、周辺装置1LTPと同一のコネクタ端子
条件で、命令処理装置L CPと接続可能である。試験
者は、任意の周辺装置LTPをコネクタから取外して代
わりに表示用パンケージJKLを挿入し、オーダスイッ
チ0を命令処理装置LCPに伝達すべき指令に応じて設
定する。オーダスイッチ0は、例えば命令処理装置り、
cP内の制御メモリCMのアドレススイッチAで指定し
たアドレスにデータスイッチDに設定したデータを書込
む場合には「1」に設定し、制御メモリCMのアドレス
スイッチAで指定したアドレスから内部情報を読出して
表示素子LEDに表示さセる場合には「2」に設定し、
チャネル番号スイッチCおよびアドレススイッチAで指
定した周辺装置レジスタPRにデータスイッチDに設定
したデータを書込む場合には「3」に設定し、チャネル
番号スイッチCおよびアドレススイッチAで指定した周
辺装置レジスタPRから内部情報を読出して表示素子L
 E Dに表示させる場合には[41に設定し、EIO
命令を実行する場合には[5[に設定する。
かかる状態で、命令処理装置LCPは各周辺装置L ’
I” Pを指定するアドレスをアドレスバスABに時分
割的に送出し、該当周辺装置L ′rPを制御するが、
表示用パッケージ、J K Lと交換された周辺装置f
 L T Pを指定する71゛レスが送出されると、表
示用パッケージ、J K L内のデコーダDECを介し
て符号発生部PCDが起動され、符号発生部PCI)が
発生する表示用パッケージJ K 1.を識別する符号
をデータバスDBに送出する。命令処理装置L Cl’
はデータバスDBから到着する前記符号を分析し、通常
の周辺装置1. T Pの代わりに表示用パッケージJ
 K 1.が挿入されていると判定すると(第3図ステ
ップ32)、マイクロプロセッサM )) Uに表示用
パッケージサポートルーチン、I Pを実行させる。表
示用パッケージサポートルーチン、J Pを実行開始し
た命令処理装置!、cpは、アドレスバスABにオーダ
スイッチOを指定するアドレスを送出する。核アドレス
は表示用パッケージJKL内の選択回路SELに伝達さ
れる。選択回路SELは、オーダスイッチ0の設定状態
を続出バッファRBに伝達する。命令処理袋& L C
Pは、データバスDBを経由して続出バッファRBに設
定されたオーダスイッチ0の設定状態を受信して分析し
く第4図ステップ531)、オーダスイッチOが11」
乃至「5」の何れに設定されているかにより、それぞれ
対応する処理を実行する(第4図ステップS32乃至5
36)。命令処理装置ft、cpはアドレスバスABに
所要のアドレスを送出することにより、表示用パッケー
ジJKL内の選択回路SELにアドレススイッチA、チ
ャネル番号スイッチCの設定するアドレスを読出バッフ
ァRBに設定させ、データバスDBを経由して受信し、
更に表示用パッケージJ K Lからデータを書込む場
合にはアドレスバスABに所要のアドレスを送出するこ
とにより選択回路S E LにデータスイッチDの設定
するデータを続出バッファRBに設定させ、データバス
DBを経由して受信する。また表示用パッケージJKL
に内部情報を表示さ・口る場合には、命令処理装置L 
CPはアIルスハスA Bに表示索子1,1シI〕を指
定するア(レスを送出し、史に書込(j号線W(月こ書
込信号(論理値1)を送出し、表示すべき内部情報をデ
ータバスDBに送出する。表示用パッケージJ K L
においては、データバスD Bから到着する内部情報は
一旦書込バソファWBに蓄積された後、フリップフロッ
プFFに設定され、表示素子LEDを付勢する。試験者
は表示素子LEDにより内部情報を知ることができる。
命令処理装置[L CPは表示用パッケージサポートル
ーチン、J Pを実行し終わると周辺装置制御プログラ
ムEPの実行(第3図ステップ32)を開始する。試験
の終了後、試験者が表示用パッケージJKLを取外し、
周辺装置L T Pを再び挿入すると、命令処理装置L
 CPは該当する周辺装置L TPのアドレスをアドレ
スバスABに送出した場合に、表示用パッケージJKI
7を識別する符号を検出しない為(第3図ステップS1
)、表示用パッケージサポートルーチン、JPを実行す
ること無く直らに周辺装置制御プログラムIAPの実行
(第3図ステップS2)を開始する。
以上の説明から明らかな如く、本実施例によれば、表示
用パッケージJ K Lを任意の周辺袋WI I−T 
Pと交換して挿入することにより、命令処理装置LCP
並びに周辺装置L T I)の任意の内部情報が表示可
能となり、然も命令処理装置LCPは周辺装置LTPに
対する接続条件と変わり無く表示用パッケージJKLに
接続可能となり、第1図における如く表示装置DE接続
用にインタフェース回路IF或いはコネクタCNを設け
る必要が無くなる。
なお、第2図乃至第4図はあく迄本発明の一実施例に過
ぎず、例えば表示用パッケージ、J K +、の構成は
図示されるものに限定されることは無く、他に幾多の変
形が考慮されるが、何れの場合にも本発明の効果は変ら
ない。また本発明の対象となる通信装置の構成は図示さ
れるものに限定されぬことは言う迄も無い。
(f) 発明の効果 以に、本発明によれば、前記通(,4装;ηにおいで、
命令処理装置dの経済性を11!なうごとf、g (,
1」つ実働状態における内部情報を忠実に表示可能とな
り、当該通信装置の経済性がli+J−1ニし、また表
示内容の信頼度が向上する。
【図面の簡単な説明】
第1図は従来ある状態表示方式の一例を示す図、第2図
は本発明の一実施例による状態表示方式を示す図、第3
図は第2図における動作過程の一例を示す図、第4図は
第3図における表示用パッケージサポートルーチンの一
例を示す図である。 図において、Aはアドレススイッチ、ABはア]ルスハ
ス、Cばチャネル番号スイッチ、CMは制御メモリ、C
Nは二1不クタ、(’、 l) [Jは中央処理袋;a
、1)はデータスイッチ、DBはデータバス、り Eは
表示装置、l) P、 Cはデコーダ、I) Pば表示
袋;6制御プログラム、Eは入カス・fソチ、E Pば
周辺装置制御プログラム、トド プ、Gはゲート、IFはインタフェース回路、、JK 
Lは表示用パッケージ、、Jl)は表示用パフゲージ1
少ボートルーチン、14は通信回線、LCPは命令処理
装置、1. E Dは表示素子、I− T Pは周辺袋
;η.MPUはマイクロプロセツサ、0はオーダスイッ
チ、PCDは符号発生部、PRは周辺装置レジスタ、R
Bは続出バッファ、Sl乃至336ばステップ、SEL
は選択回路、WBは書込バ・7フア、WEは書込信号線
、を示す。 第1 問 ′g,2 図

Claims (1)

    【特許請求の範囲】
  1. 複数の周辺装置と、該周辺装置を制御する命令処理装置
    とを具備する通信装置において、前記命令処理装置に対
    し前記周辺装置と同一の接続条件を有し、前記命令処理
    装置および周辺装置の内部情報を読出す指令および前記
    命令処理装置および周辺装置に任意の内部情報を書込む
    指令を前記命令処理装置に伝達し、前記命令処y!A装
    置から伝達される前記内部情報を表示する表示装置を任
    意の周辺装置と交換して前記命令処理装置6に接続し、
    該命令処理装置の他の周辺装置に対する制御動作を損な
    うこと無く前記各内部情報を表示することを特徴とする
    状態表示方式。
JP59033526A 1984-02-24 1984-02-24 状態表示方式 Pending JPS60178556A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59033526A JPS60178556A (ja) 1984-02-24 1984-02-24 状態表示方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59033526A JPS60178556A (ja) 1984-02-24 1984-02-24 状態表示方式

Publications (1)

Publication Number Publication Date
JPS60178556A true JPS60178556A (ja) 1985-09-12

Family

ID=12388988

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59033526A Pending JPS60178556A (ja) 1984-02-24 1984-02-24 状態表示方式

Country Status (1)

Country Link
JP (1) JPS60178556A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11260537B2 (en) 2016-09-26 2022-03-01 Ferrobotics Compliant Robot Technology Gmbh Machine tool for robot-assisted surface finishing

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11260537B2 (en) 2016-09-26 2022-03-01 Ferrobotics Compliant Robot Technology Gmbh Machine tool for robot-assisted surface finishing

Similar Documents

Publication Publication Date Title
KR860009351A (ko) 입출력 제어 시스템
JPS60178556A (ja) 状態表示方式
CN110362526B (zh) Spi从机设备、存储和适配方法及计算机存储介质
JPH0542749A (ja) 印刷中断処理装置
JPS626269B2 (ja)
JP2808761B2 (ja) データ処理システムのコマンド制御方式
JP2001043182A (ja) パラレルバスシステム
JP2563082Y2 (ja) 疑似通信制御装置
JPH0511339B2 (ja)
JPS58217035A (ja) 計算機システムの入出力制御方式
JPH1027153A (ja) バス転送装置
JPS62190544A (ja) プログラマブル・コントロ−ラの上位リンクユニツト
JPH03269752A (ja) 情報処理システム及びそれに使用される入出力制御装置
JPH08287004A (ja) データ処理装置
JPH02730B2 (ja)
JPH0567035A (ja) Dma転送におけるデータアライメント方式
JPS59161716A (ja) 情報処理装置の計時制御方式
JPH0232651B2 (ja)
JPH01251375A (ja) 磁気ディスク制御装置
JPS636637A (ja) メモリ切替装置
JPH0359463B2 (ja)
JPH0323942B2 (ja)
JPH0816507A (ja) Ideバス用周辺装置
KR19990058631A (ko) 디엠에이 콘트롤러
JPH03161845A (ja) 情報処理装置