CN110362526B - Spi从机设备、存储和适配方法及计算机存储介质 - Google Patents

Spi从机设备、存储和适配方法及计算机存储介质 Download PDF

Info

Publication number
CN110362526B
CN110362526B CN201910530159.7A CN201910530159A CN110362526B CN 110362526 B CN110362526 B CN 110362526B CN 201910530159 A CN201910530159 A CN 201910530159A CN 110362526 B CN110362526 B CN 110362526B
Authority
CN
China
Prior art keywords
rule
spi slave
adaptation
slave device
analysis
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910530159.7A
Other languages
English (en)
Other versions
CN110362526A (zh
Inventor
李才年
吴大畏
李晓强
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hefei Zhicun Microelectronics Co ltd
Original Assignee
Hefei Zhicun Microelectronics Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hefei Zhicun Microelectronics Co ltd filed Critical Hefei Zhicun Microelectronics Co ltd
Priority to CN201910530159.7A priority Critical patent/CN110362526B/zh
Publication of CN110362526A publication Critical patent/CN110362526A/zh
Application granted granted Critical
Publication of CN110362526B publication Critical patent/CN110362526B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/163Interprocessor communication
    • G06F15/17Interprocessor communication using an input/output type connection, e.g. channel, I/O port

Abstract

本发明涉及一种SPI从机设备、存储和适配方法及计算机存储介质,其中,SPI从机设备包括寄存器、RAM和不同的固化存储区域,至少两个所述不同的固化存储区域一一对应存储有不同的解析规则,能够用于选择性调取某一解析规则写入到所述寄存器和/或所述RAM中,使得能够选择设置SPI从机设备需要的解析规则,适配时,根据需要适配的解析规则,从SPI从机设备的对应解析规则存储区域中调取需要适配的解析规则,并写入到SPI从机设备的寄存器和/或RAM中。与现有技术相比,本发明技术方案具有适配性强、适用性高的特点。

Description

SPI从机设备、存储和适配方法及计算机存储介质
技术领域
本发明涉及半导体领域,特别是涉及SPI从机设备、存储和适配方法及计算机存储介质。
背景技术
SPI(Serial Peripheral Interface--串行外设接口)总线系统是一种同步串行外设接口,它可以使MCU与各种外围设备以串行方式进行通信以交换信息。SPI总线可直接与各个厂家生产的多种标准外围器件相连,包括FLASHRAM、网络控制器、LCD显示驱动器、A/D转换器和MCU等。该接口一般使用4条线:串行时钟线(SCLK)、主机输入/从机输出数据线MISO、主机输出/从机输入数据线MOSI和低电平有效的从机选择线NSS。近年来,由于其具有小型化和接口通用性的特点,SPI NAND FLASH越来越受市场的青睐。各FLASH厂商也相序推出了自己的SPI NAND FLASH。除了传统的4个管脚外,SPI FLASH中还包含了HOLD和WPN两个管脚。
目前业界的标准没有统一,不同厂商的命令集和主控特性均有所区别。这使得各厂家之间没有pin2pin的替换性。HOST(主机)需要针对不同的厂商开发不同的套件,从而增加了系统的复杂性和开发人员的工作量。当从机设备连接主机SPI接口需要通过SPI接口读取主机的数据时,由于不同厂家SPI接口所发送的数据所遵循的数据格式不同,相应的,需要根据不同的解析规则对相应的数据格式进行解析,以解析到正确数据,因此,从机设备所采用的解析规则应该与HOST发送的数据的数据格式相对应,否则就不能正确解析出主机发送的数据。
现有技术中,从机设备所采用的解析规则已经固化为一种解析规则,且不可改变,从机设备适配性弱,适用性低,如果无法解析当前数据格式的数据,则只能更换从机设备,因此往往需要准备各种不同类型解析规则的从机设备,或者需要重新开发HOST,使其能够与从机设备适配。
发明内容
本发明提供了一种SPI从机设备、存储和适配方法及计算机存储介质,具有适配性强、适用性高的特点。
根据本发明提供的SPI从机设备,包括寄存器、RAM和不同的固化存储区域,至少两个所述不同的固化存储区域一一对应存储有不同的解析规则,能够用于选择性调取某一解析规则写入到所述寄存器和/或所述RAM中,使得能够选择设置SPI从机设备需要的解析规则。
本发明方案中,在SPI从机设备中划分不同的固化存储区域,用于分别存储不同的解析规则,对应存储在固定的存储区域中,当需要适用选择某个解析规则时,只需要将存储在对应固定存储区域的解析规则调取出来,然后写入相应的寄存器和/或RAM中,从而得到采用相应解析规则的SPI从机设备。通过本发明方案,不需要重新开发HOST,不需要更换从机设备,只要选择需要适用的解析规则,就能够完成SPI从机设备与HOST的适配,适配性强,适用性高。
所述固化存储区域为Flash存储区域。
根据本发明提供的SPI从机设备解析规则存储方法,包括,
将SPI从机设备的固化存储区域划分出解析规则存储区域,所述解析规则存储区域至少包括两个,将至少两个不同的解析规则一一对应固化存储到所述解析规则存储区域中,以便于选择性调取某一解析规则写入到SPI从机设备的寄存器和/或RAM中。
解析规则的固化存储方法包括,在流片过程中将需要固化存储到解析规则固化存储到SPI从机设备中;所述解析规则存储区域为Flash存储区域。
根据本发明提供的SPI从机设备解析规则适配方法,包括,根据需要适配的解析规则,从SPI从机设备的对应解析规则存储区域中调取需要适配的解析规则,并写入到SPI从机设备的寄存器和/或RAM中;其中,SPI从机设备包括至少两个解析规则存储区域,所述至少两个解析规则存储区域一一对应固化存储有不同的解析规则。
解析规则的适配方法包括,采用开卡器适配SPI从机设备的解析规则。
具体方法还包括,
判断是否适配有解析规则S1,判断当前SPI从机设备是否适配有解析规则,如果否,则调取适配规则并写入;如果是,则判断当前适配规则是否正确;
调取适配规则并写入S2,从SPI从机设备的相应存储区区域中调取出需要适配的解析规则,并写入到SPI从机设备的寄存器和/或RAM中;
判断当前适配规则是否正确S3,判断当前适配的解析规则是否为需要适配的解析规则,如果否,则重写适配规则;
重写适配规则S4,从SPI从机设备的相应存储区区域中调取出需要适配的解析规则,并写入到SPI从机设备的寄存器和/或RAM中。
所述方法还包括,将解析规则中命令类型为“CMD+DATA”、命令类型为“(CMD+ADDR)+DATA”和命令类型为“CMD”的解析命令写入到SPI从机设备的寄存器中。
所述方法还包括,将除命令类型为“CMD+DATA”、命令类型为“(CMD+ADDR)+DATA”和命令类型为“CMD”以外的解析命令写入到SPI从机设备的RAM中。
根据本发明提供的计算机存储介质,存储有能够被处理器加载并执行上述任一种方法的计算机程序。
与现有技术相比,通过本发明方案,不需要重新开发HOST,不需要更换从机设备,只要选择需要适用的解析规则,就能够完成SPI从机设备与HOST的适配,适配性强,适用性高。
附图说明
图1为现有技术SPI从机设备与HOST的对接流程示意图;
图2为本发明其中一实施例的SPI从机设备固化存储解析命令及适配解析命令的流程示意图;
图3为本发明其中一实施例的适配解析命令的流程示意图。
图4为本发明其中一实施例的解析命令格式示意图。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本发明,并不用于限定本发明。
本说明书(包括摘要和附图)中公开的任一特征,除非特别叙述,均可被其他等效或者具有类似目的的替代特征加以替换。即,除非特别叙述,每个特征只是一系列等效或类似特征中的一个例子而已。
作为本发明的一种实施方案,本发明提供了SPI从机设备,包括寄存器、RAM和不同的固化存储区域,至少两个所述不同的固化存储区域一一对应存储有不同的解析规则,能够用于选择性调取某一解析规则写入到所述寄存器和/或所述RAM中,使得能够选择设置SPI从机设备需要的解析规则。
固化存储区域包括多个存储块(block),对于需要固化存储的解析规则,为每个解析规则分配对应的存储块,则每个解析规则对应存储到相应的存储块区域。市场上,由于不同的厂商开发的HOST不同,使用的SPI从机设备也需要对应不同厂商对应的解析规则,通过本发明方案,将至少两个,或者所有厂商产品对应需要的解析规则先固化存储在SPI从机设备中,以备适配需要的解析规则。
本发明方案中,在SPI从机设备中划分不同的固化存储区域,用于分别存储不同的解析规则,对应存储在固定的存储区域中,当需要适用选择某个解析规则时,只需要将存储在对应固定存储区域的解析规则调取出来,然后写入相应的寄存器和/或RAM中,从而得到采用相应解析规则的SPI从机设备。通过本发明方案,不需要重新开发HOST,不需要更换从机设备,只要选择需要适用的解析规则,就能够完成SPI从机设备与HOST的适配,适配性强,适用性高。另外,能够支持在SPI从机设备已经适配有解析规则的情况下,重新适配需要的解析规则,不需要重新更换新的SPI从机设备。
作为本发明的一种实施方案,所述固化存储区域为Flash存储区域,但不限于Flash存储区域。
作为本发明的一种实施方案,本发明提供了SPI从机设备解析规则存储方法,包括,
将SPI从机设备的固化存储区域划分出解析规则存储区域,所述解析规则存储区域至少包括两个,将至少两个不同的解析规则一一对应固化存储到所述解析规则存储区域中,以便于选择性调取某一解析规则写入到SPI从机设备的寄存器和/或RAM中。
采用本发明的解析规则存储方法,方便了选择性调取某一解析规则写入到SPI从机设备的寄存器和/或RAM中,以适配或者重新适配需要适配的解析规则。
作为本发明的一种实施方案,解析规则的固化存储方法包括,在流片过程中将需要固化存储到解析规则固化存储到SPI从机设备中,在SPI从机设备出场时,各种解析规则已经固化存储到SPI从机设备中,以备用户进行选择性适配。
作为本发明的一种实施方案,所述解析规则存储区域为Flash存储区域。
作为本发明的一种实施方案,本发明提供了SPI从机设备解析规则适配方法,包括,根据需要适配的解析规则,从SPI从机设备的对应解析规则存储区域中调取需要适配的解析规则,并写入到SPI从机设备的寄存器和/或RAM中;其中,SPI从机设备包括至少两个解析规则存储区域,所述至少两个解析规则存储区域一一对应固化存储有不同的解析规则。
当需要适配解析规则时,选择需要适配的解析规则,从该解析规则所对应的解析规则存储区域中调取该解析规则,并写入到SPI从机设备的寄存器和/或RAM中,完成解析规则的适配。
如图1所示,现有技术中,如果发现SPI从机设备与当前HOST不适配,则需要更换从机或者重新开发HOST,使得SPI从机设备能与当前HOST对接适配,能够响应HOST的命令。
作为本发明的一种实施方案,解析规则的适配方法包括,采用开卡器适配SPI从机设备的解析规则。如图2所示,所述开卡器与SPI从机设备对应对接,选择需要适配的解析规则发送开卡命令给开卡器,开卡器根据开卡命令从SPI从机设备中的对应固化存储区域(例如Flash)中读取参数,并写入到SPI从机设备的寄存器和/或RAM中,完成解析规则的适配,从而完成开卡过程。
对于解析规则中的命令类型,可以均写入所述寄存器中,也可以一部分写入所述寄存器中,一部分写入所述RAM中,也可以均写入RAM中。
作为本发明的一种实施方案,如图3所示,具体方法还包括,
判断是否适配有解析规则S1,判断当前SPI从机设备是否适配有解析规则,如果否,则调取适配规则并写入;如果是,则判断当前适配规则是否正确;
调取适配规则并写入S2,从SPI从机设备的相应存储区区域中调取出需要适配的解析规则,并写入到SPI从机设备的寄存器和/或RAM中;
判断当前适配规则是否正确S3,判断当前适配的解析规则是否为需要适配的解析规则,如果否,则重写适配规则;
重写适配规则S4,从SPI从机设备的相应存储区区域中调取出需要适配的解析规则,并写入到SPI从机设备的寄存器和/或RAM中;其中,SPI从机设备包括至少两个解析规则存储区域,所述至少两个解析规则存储区域一一对应固化存储有不同的解析规则。
作为本发明的一种实施方案,对于新出厂的还未开卡的SPI从机设备,则没有适配有解析规则,直接调取需要适配的解析规则进行适配即可,对于已经适配过解析规则的SPI从机设备,则需要判断当前适配的解析规则是否为需要适配的解析规则,如果是,则不需要重新适配,如果否,则需要重新适配需要适配的解析规则。
作为本发明的一种实施方案,每次重新适配解析规则时,对SPI从机设备重新上电,重新上电后,所述寄存器和/或RAM的内容都会变成初始值,以便于重新适配解析规则。
作为本发明的一种实施方案,对于SPI从机设备,出厂时,适配一个默认的解析规则。
如图2所示,在流片的过程中,先将所有要支持的厂家的命令参数固化到Flash中。等流片成功后,可以通过发送私有命令控制主控去Flash中把相应参数读出来放到RAM和/或寄存器中,这个过程叫做开卡流程。当主控被开卡成为A厂家对应的解析规则时,HOST即可发送A厂家的命令。主控接收到指令后,第一步是根据CMD去RAM和/或寄寄存器取相应的命令参数,然后根据命令参数的指示,完成相应的工作。
作为本发明的一种具体实施方案,所述方法还包括,将解析规则中命令类型为“CMD+DATA”、命令类型为“(CMD+ADDR)+DATA”和命令类型为“CMD”的解析命令写入到SPI从机设备的寄存器中。
如图4所示,解析规则中的命令类型中,包括1byte的CMD,而DUMMY0/ADDR/DUMMY1和DATA是不一定存在的。ADDR的位宽由page size和Flash大小决定;DATA最大长度为1个page(包括ecc数据)。对于每一条命令,可以用一组命令参数进行表示。命令参数包含了命令中携带的信息,每种信息的周期数,还有每种命令需要进行的操作,例如命令中有DATA,DATA占了多少个周期,需要从哪里读DATA等。
如表1所述,所有命令中,除了命令类型为“(CMD+ADDR)+DATA”命令需要CMD加上ADDR才能命中一条命令,其他命令都只需要CMD就能够命中一条命令。因为读RAM是有一个周期的延时,所以命令中命令后的下一个周期就要往外送数据时,命令参数只能存在寄存器中。
表1
Figure 90923DEST_PATH_IMAGE001
当解析规则中包含命令类型为“CMD+DATA”、命令类型为“(CMD+ADDR)+DATA”和命令类型为“CMD”中任一种或几种的解析命令时,将所述任一种或几种的解析命令写入寄存器中。
作为本发明的一种实施方案,所述方法还包括,将除命令类型为“CMD+DATA”、命令类型为“(CMD+ADDR)+DATA”和命令类型为“CMD”以外的解析命令写入到SPI从机设备的RAM中。当解析规则中的命令不含有上述三种命令时,则可将解析规则中的所有解析命令写入SPI从机设备的RAM中,如果含有所述三种命令中的任意一种或几种,则需要将所述任意一种或几种的解析命令写入SPI从机设备的寄存器中。
作为本发明的一种实施方案,所述RAM为双口RAM,所述RAM一边接收HOST发送来的数据,一边把数据搬送到Flash,在所述RAM中划分一段很小的地址空间用于存放所述解析命令,将所述以外的解析命令写入到SPI从机设备中的RAM中,大大节省了存储资源。
本发明还提供了计算机存储介质,存储有能够被处理器加载并执行上述任一种方法的计算机程序。
本具体实施方式的实施例均为本发明的较佳实施例,并非依此限制本发明的保护范围,故:凡依本发明的结构、形状、原理所做的等效变化,均应涵盖于本发明的保护范围之内。

Claims (9)

1.SPI从机设备,其特征在于,包括寄存器、RAM和不同的固化存储区域,至少两个所述不同的固化存储区域一一对应存储有不同的解析规则,能够用于选择性调取某一解析规则写入到所述寄存器和/或所述RAM中,使得能够选择设置SPI从机设备需要的解析规则;
其中,选择设置SPI从机设备需要的解析规则的具体方法包括:
判断是否适配有解析规则(S1),判断当前SPI从机设备是否适配有解析规则,如果否,则调取适配规则并写入;如果是,则判断当前适配规则是否正确;
调取适配规则并写入(S2),从SPI从机设备的相应存储区区域中调取出需要适配的解析规则,并写入到SPI从机设备的寄存器和/或RAM中;
判断当前适配规则是否正确(S3),判断当前适配的解析规则是否为需要适配的解析规则,如果否,则重写适配规则;
重写适配规则(S4),从SPI从机设备的相应存储区区域中调取出需要适配的解析规则,并写入到SPI从机设备的寄存器和/或RAM中。
2.根据权利要求1所述的SPI从机设备,其特征在于,所述固化存储区域为Flash存储区域。
3.SPI从机设备解析规则存储方法,包括,
将SPI从机设备的固化存储区域划分出解析规则存储区域,所述解析规则存储区域至少包括两个,将至少两个不同的解析规则一一对应固化存储到所述解析规则存储区域中,以便于选择性调取某一解析规则写入到SPI从机设备的寄存器和/或RAM中,以使主机可以从SPI从机设备的对应解析规则存储区域中调取需要适配的解析规则;
其中,所述调取需要适配的解析规则的具体方法包括:
判断是否适配有解析规则(S1),判断当前SPI从机设备是否适配有解析规则,如果否,则调取适配规则并写入;如果是,则判断当前适配规则是否正确;
调取适配规则并写入(S2),从SPI从机设备的相应存储区区域中调取出需要适配的解析规则,并写入到SPI从机设备的寄存器和/或RAM中;
判断当前适配规则是否正确(S3),判断当前适配的解析规则是否为需要适配的解析规则,如果否,则重写适配规则;
重写适配规则(S4),从SPI从机设备的相应存储区区域中调取出需要适配的解析规则,并写入到SPI从机设备的寄存器和/或RAM中。
4.根据权利要求3所述的解析规则存储方法,在流片过程中将需要固化存储到解析规则固化存储到SPI从机设备中;所述解析规则存储区域为Flash存储区域。
5.SPI从机设备解析规则适配方法,包括,根据需要适配的解析规则,从SPI从机设备的对应解析规则存储区域中调取需要适配的解析规则,并写入到SPI从机设备的寄存器和/或RAM中;其中,SPI从机设备包括至少两个解析规则存储区域,所述至少两个解析规则存储区域一一对应固化存储有不同的解析规则;
其中,调取适配的解析规则的具体方法包括:
判断是否适配有解析规则(S1),判断当前SPI从机设备是否适配有解析规则,如果否,则调取适配规则并写入;如果是,则判断当前适配规则是否正确;
调取适配规则并写入(S2),从SPI从机设备的相应存储区区域中调取出需要适配的解析规则,并写入到SPI从机设备的寄存器和/或RAM中;
判断当前适配规则是否正确(S3),判断当前适配的解析规则是否为需要适配的解析规则,如果否,则重写适配规则;
重写适配规则(S4),从SPI从机设备的相应存储区区域中调取出需要适配的解析规则,并写入到SPI从机设备的寄存器和/或RAM中。
6.根据权利要求5所述的解析规则适配方法,解析规则的适配方法包括,采用开卡器适配SPI从机设备的解析规则。
7.根据权利要求5或6所述的解析规则适配方法,所述方法还包括,将解析规则中命令类型为“CMD+DATA”、命令类型为“(CMD+ADDR)+DATA”和命令类型为“CMD”的解析命令写入到SPI从机设备的寄存器中。
8.根据权利要求5或6所述的解析规则适配方法,所述方法还包括,将除命令类型为“CMD+DATA”、命令类型为“(CMD+ADDR)+DATA”和命令类型为“CMD”以外的解析命令写入到SPI从机设备的RAM中。
9.计算机存储介质,其特征在于,存储有能够被处理器加载并执行权利要求3到8之一任一种方法的计算机程序。
CN201910530159.7A 2019-06-19 2019-06-19 Spi从机设备、存储和适配方法及计算机存储介质 Active CN110362526B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910530159.7A CN110362526B (zh) 2019-06-19 2019-06-19 Spi从机设备、存储和适配方法及计算机存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910530159.7A CN110362526B (zh) 2019-06-19 2019-06-19 Spi从机设备、存储和适配方法及计算机存储介质

Publications (2)

Publication Number Publication Date
CN110362526A CN110362526A (zh) 2019-10-22
CN110362526B true CN110362526B (zh) 2023-02-17

Family

ID=68216295

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910530159.7A Active CN110362526B (zh) 2019-06-19 2019-06-19 Spi从机设备、存储和适配方法及计算机存储介质

Country Status (1)

Country Link
CN (1) CN110362526B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111427821B (zh) * 2020-03-19 2021-10-01 深圳震有科技股份有限公司 双核amp系统共用spi接口的方法、系统及存储介质

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101436158A (zh) * 2008-12-25 2009-05-20 中兴通讯股份有限公司 一种基于嵌入式设备闪存的参数管理方法和系统
CN103902461A (zh) * 2012-12-27 2014-07-02 中兴通讯股份有限公司 不同Nand闪存兼容方法及装置
CN105468563A (zh) * 2015-12-28 2016-04-06 杭州士兰控股有限公司 Spi从设备、spi通信系统及spi通信方法
CN107908632A (zh) * 2017-07-26 2018-04-13 上海壹账通金融科技有限公司 网站文件处理方法、装置、网站文件处理平台及存储介质
US10133497B1 (en) * 2015-08-27 2018-11-20 Google Llc SPI command censoring method and apparatus
CN108880867A (zh) * 2018-05-31 2018-11-23 腾讯科技(深圳)有限公司 一种网络设备数据采集方法及系统
CN109299025A (zh) * 2018-09-13 2019-02-01 郑州云海信息技术有限公司 一种后端存储设备的管理方法、装置、设备以及存储介质

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101436158A (zh) * 2008-12-25 2009-05-20 中兴通讯股份有限公司 一种基于嵌入式设备闪存的参数管理方法和系统
CN103902461A (zh) * 2012-12-27 2014-07-02 中兴通讯股份有限公司 不同Nand闪存兼容方法及装置
US10133497B1 (en) * 2015-08-27 2018-11-20 Google Llc SPI command censoring method and apparatus
CN105468563A (zh) * 2015-12-28 2016-04-06 杭州士兰控股有限公司 Spi从设备、spi通信系统及spi通信方法
CN107908632A (zh) * 2017-07-26 2018-04-13 上海壹账通金融科技有限公司 网站文件处理方法、装置、网站文件处理平台及存储介质
CN108880867A (zh) * 2018-05-31 2018-11-23 腾讯科技(深圳)有限公司 一种网络设备数据采集方法及系统
CN109299025A (zh) * 2018-09-13 2019-02-01 郑州云海信息技术有限公司 一种后端存储设备的管理方法、装置、设备以及存储介质

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
一种支持多种闪存的自适应驱动设计;匡伟等;《单片机与嵌入式系统应用》;20120501(第05期);第73-81页 *

Also Published As

Publication number Publication date
CN110362526A (zh) 2019-10-22

Similar Documents

Publication Publication Date Title
EP3242199B1 (en) Flash memory controller and control method for flash memory controller
CN114153779B (zh) 一种i2c通信方法、系统、设备、及存储介质
CN111414325B (zh) 一种Avalon总线转Axi4总线的方法
CN111931442B (zh) Fpga内嵌flash控制器及电子装置
CN112463662B (zh) 一种用户态控制i2c设备的方法与终端
US20020053069A1 (en) High-level synthesis method, high-level synthesis apparatus, method for producing logic circuit using the high-level synthesis method for logic circuit design, and recording medium
KR100319331B1 (ko) 버스제어장치및버스제어방법
US10496422B2 (en) Serial device emulator using two memory levels with dynamic and configurable response
CN110362526B (zh) Spi从机设备、存储和适配方法及计算机存储介质
US20100153622A1 (en) Data Access Controller and Data Accessing Method
US20070250740A1 (en) System and method for conducting BIST operations
JPH10116187A (ja) マイクロコンピュータ
CN110765060B (zh) Mdio总线到并行总线转换方法及装置、设备、介质
US8082417B2 (en) Method for reducing pin counts and microprocessor using the same
US20050086454A1 (en) System and methods for providing a debug function built-in type microcomputer
CN109783407B (zh) 一种基于fpga实现pc与显卡桥接的装置及方法
CN111371799B (zh) Mctp控制器收发数据的控制方法、装置及设备
US7962796B2 (en) State testing device and methods thereof
CN113806282A (zh) 异构控制系统及异构控制系统的加载方法
US8166228B2 (en) Non-volatile memory system and method for reading and storing sub-data during partially overlapping periods
CN112417802A (zh) 一种模拟存储芯片的方法、系统、设备及存储介质
WO2010029682A1 (ja) 情報処理装置
JP4551657B2 (ja) 電子回路におけるデータ転送方法、電子回路及び関連装置
JPH10312307A (ja) コンピュータシステムに適用するエミュレータ
US10180847B2 (en) Circuitry for configuring entities

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant