JPS6016147B2 - パルス伝送方式 - Google Patents
パルス伝送方式Info
- Publication number
- JPS6016147B2 JPS6016147B2 JP6046975A JP6046975A JPS6016147B2 JP S6016147 B2 JPS6016147 B2 JP S6016147B2 JP 6046975 A JP6046975 A JP 6046975A JP 6046975 A JP6046975 A JP 6046975A JP S6016147 B2 JPS6016147 B2 JP S6016147B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- pulse
- transmission method
- pulse signal
- gate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Landscapes
- Dc Digital Transmission (AREA)
Description
【発明の詳細な説明】
本発明はパルス伝送方式、特にパルス信号を他のパルス
信号に変換して伝送する方式において、パルス列の持つ
冗長度を利用して、他の信号を童畳して伝送するパルス
伝送方式に関する。
信号に変換して伝送する方式において、パルス列の持つ
冗長度を利用して、他の信号を童畳して伝送するパルス
伝送方式に関する。
従来、パルス伝送方式として情報(状態)1を1 1又
は00パルスに、情報0を01又は10に変換して伝送
する方式が知られている。
は00パルスに、情報0を01又は10に変換して伝送
する方式が知られている。
この方式は直流遮断に影響されにくいこと、タイミング
情報が抽出しやすいことなどの利点を有するが、情報1
ビットの信号を2ビットの信号に変換して伝送するため
、冗長度が高く、伝送路が有効に利用されていないとい
う欠点がある。したがって、本発明の目的は上記欠点を
解決し、帯域を有効に活用するパルス伝送方式を実現す
ることである。
情報が抽出しやすいことなどの利点を有するが、情報1
ビットの信号を2ビットの信号に変換して伝送するため
、冗長度が高く、伝送路が有効に利用されていないとい
う欠点がある。したがって、本発明の目的は上記欠点を
解決し、帯域を有効に活用するパルス伝送方式を実現す
ることである。
本発明は上記目的を達成するため、重畳すべき2つのパ
ルス信号のうち、第1パルス信号は情報1ビットの信号
から情報2ビットの信号に変換し、第2パルス信号の発
生ごとにこの変換信号をそれ以降極性反転することによ
って両信号を重畳して伝送する。そして受信側で第1パ
ルス信号の極性反転時点を検出して、重畳信号から第1
パルス信号と第2パルス信号とを分離再生するものであ
る。以下本発明を実施例によって説明する。
ルス信号のうち、第1パルス信号は情報1ビットの信号
から情報2ビットの信号に変換し、第2パルス信号の発
生ごとにこの変換信号をそれ以降極性反転することによ
って両信号を重畳して伝送する。そして受信側で第1パ
ルス信号の極性反転時点を検出して、重畳信号から第1
パルス信号と第2パルス信号とを分離再生するものであ
る。以下本発明を実施例によって説明する。
第1図は本発明の一実施列における符号変換部の構成を
示すのである。まず送信側の入力端子1には第2図のよ
うな信号a(第1パルス信号)が印加されインバータ4
を介してアンドゲート5に印加される。入力端子2には
クロツクパルスgが印加される。このクロツクパルスg
は、アンドゲート5で信号aによりィンヒビツトされオ
アゲート6には信号hが加えられる。またクロツクパル
スgは、アンドゲートで他の信号i(第2パルス信号)
の反転信号によりィンヒビットされ遅延回路8には信号
iが加えられる。
示すのである。まず送信側の入力端子1には第2図のよ
うな信号a(第1パルス信号)が印加されインバータ4
を介してアンドゲート5に印加される。入力端子2には
クロツクパルスgが印加される。このクロツクパルスg
は、アンドゲート5で信号aによりィンヒビツトされオ
アゲート6には信号hが加えられる。またクロツクパル
スgは、アンドゲートで他の信号i(第2パルス信号)
の反転信号によりィンヒビットされ遅延回路8には信号
iが加えられる。
信号jのうち破線で示したパルスがィンヒビツトされた
パルスである。遅延回路8は信号iを半ビット遅らせ、
オアゲート6には信号kが印加される。このオアゲート
6の出力信号そがトリガZフリップフロップ9を駆動し
て信号cが得られる。この信号cは、第2図に示すとお
り信号aの状態が1のときは00又は11に、状態0の
ときは01又は10に符号変換されれたものとなる。た
だ時刻tではオアゲート6の出力信号〆が破線のパルス
Zで示されているようにインヒビツトされている。した
がってインヒビツトされなければ信号bとなるべきとこ
ろ、時刻tでインヒビツトされて信号bでなく、樋性反
転された信号cのようになるのである。このようにして
信号aと信号iとが重畳2されて信号cとして伝送され
る。受信側では、この重畳信号cを次のようにして分離
再生する。
パルスである。遅延回路8は信号iを半ビット遅らせ、
オアゲート6には信号kが印加される。このオアゲート
6の出力信号そがトリガZフリップフロップ9を駆動し
て信号cが得られる。この信号cは、第2図に示すとお
り信号aの状態が1のときは00又は11に、状態0の
ときは01又は10に符号変換されれたものとなる。た
だ時刻tではオアゲート6の出力信号〆が破線のパルス
Zで示されているようにインヒビツトされている。した
がってインヒビツトされなければ信号bとなるべきとこ
ろ、時刻tでインヒビツトされて信号bでなく、樋性反
転された信号cのようになるのである。このようにして
信号aと信号iとが重畳2されて信号cとして伝送され
る。受信側では、この重畳信号cを次のようにして分離
再生する。
まず信号cを遅延回路10‘こより半ビット遅れの信号
dとする。排他的論理和回路11はこの信号dと先の信
号cとの排他的論理和2をとって信号eを得る。アンド
ゲート12は、信号eの反転信号とクロツクパルスmと
の論理積をとって信号nを出力する。パルスストレツチ
ヤ回路13は信号nのパルスを伸長して信号pを得る。
これ第1パルス信号aに対応する信号であ3る。次にア
ンドゲート14は信号eの反転信号とクロックパルスf
との論理積をとって信号qを出力する。パルスストレツ
チヤ回路15は、信号qを伸長して信号rを得る。これ
が第2パルス信号iに対応する信号である。このように
して受信側で入力端子1,3からの2つの信号を分離再
生するので帯城の有効活用が可能となる。
dとする。排他的論理和回路11はこの信号dと先の信
号cとの排他的論理和2をとって信号eを得る。アンド
ゲート12は、信号eの反転信号とクロツクパルスmと
の論理積をとって信号nを出力する。パルスストレツチ
ヤ回路13は信号nのパルスを伸長して信号pを得る。
これ第1パルス信号aに対応する信号であ3る。次にア
ンドゲート14は信号eの反転信号とクロックパルスf
との論理積をとって信号qを出力する。パルスストレツ
チヤ回路15は、信号qを伸長して信号rを得る。これ
が第2パルス信号iに対応する信号である。このように
して受信側で入力端子1,3からの2つの信号を分離再
生するので帯城の有効活用が可能となる。
この場合直流平衡の条件が破れるが、信号挿入間隔が十
分長ければ問題にならない。本発明は上記実施例に限定
されるものではなく、例えば上記状態1,0を逆にして
もよい。
分長ければ問題にならない。本発明は上記実施例に限定
されるものではなく、例えば上記状態1,0を逆にして
もよい。
さらに状態1(又は0を)を01、状態0(又は1)を
10とするようなパルス伝送方式にも適用される。以上
本発明によれば簡単な付加回路により帯域の有効利用が
できる点その効果は大きい。
10とするようなパルス伝送方式にも適用される。以上
本発明によれば簡単な付加回路により帯域の有効利用が
できる点その効果は大きい。
発明の詳細な説明
第1図は本発明のパルス伝送方式の一実施例に使用され
る符号変換部の構成を示す回路図、第2図は上記実施例
の動作説明のための波形図である。
る符号変換部の構成を示す回路図、第2図は上記実施例
の動作説明のための波形図である。
1・・・・・・信号入力端子、2・…・・クロックパル
ス入力端子、3・・・・・・他の信号入力端子、4・・
・・・・インバータ、5,7,12,14……アンドゲ
ート、6…・・・オアゲート、8,10・・・・・・遅
延回路、9・・・・・・トリガフリツプ、フロツプ、1
1・・・・・・排他的論理和回路、13,15……パル
スストレッチャ回路。
ス入力端子、3・・・・・・他の信号入力端子、4・・
・・・・インバータ、5,7,12,14……アンドゲ
ート、6…・・・オアゲート、8,10・・・・・・遅
延回路、9・・・・・・トリガフリツプ、フロツプ、1
1・・・・・・排他的論理和回路、13,15……パル
スストレッチャ回路。
鷺ノ図
珍29
Claims (1)
- 1 2つのパルス信号を重畳して伝送するパルス伝送方
式において、情報1ビツトの第1パルス信号を情報2ビ
ツト信号に変換し、第2パルス信号の発生ごとにこの変
換信号をそれ以降極性反転することによつて両信号を重
畳して伝送し、受信側で上記第1パルス信号の極性反転
時点を検出して上記第1パルス信号と第2パルス信号と
を分離再生することを特徴とするパルス伝送方式。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP6046975A JPS6016147B2 (ja) | 1975-05-21 | 1975-05-21 | パルス伝送方式 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP6046975A JPS6016147B2 (ja) | 1975-05-21 | 1975-05-21 | パルス伝送方式 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS51136224A JPS51136224A (en) | 1976-11-25 |
JPS6016147B2 true JPS6016147B2 (ja) | 1985-04-24 |
Family
ID=13143150
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP6046975A Expired JPS6016147B2 (ja) | 1975-05-21 | 1975-05-21 | パルス伝送方式 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6016147B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0256561A (ja) * | 1988-03-11 | 1990-02-26 | Ozalid Corp | 写真複写機のためのラック |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57202148A (en) * | 1981-06-05 | 1982-12-10 | Nec Corp | Code transmission system |
JPS5888952A (ja) * | 1981-11-20 | 1983-05-27 | Fujitsu Ltd | Scビツト重畳伝送方式 |
-
1975
- 1975-05-21 JP JP6046975A patent/JPS6016147B2/ja not_active Expired
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0256561A (ja) * | 1988-03-11 | 1990-02-26 | Ozalid Corp | 写真複写機のためのラック |
Also Published As
Publication number | Publication date |
---|---|
JPS51136224A (en) | 1976-11-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS60149247A (ja) | 2進デ−タ伝送方法 | |
JPS62269443A (ja) | 並列伝送方式 | |
US4325053A (en) | Method and a circuit for decoding a C.M.I. encoded binary signal | |
US4007421A (en) | Circuit for encoding an asynchronous binary signal into a synchronous coded signal | |
JPS6313425A (ja) | 情報デ−タ復元装置 | |
JPS6016147B2 (ja) | パルス伝送方式 | |
US3867574A (en) | Three phase jump encoder and decoder | |
JPS5913450A (ja) | 直列デ−タ伝送方式 | |
JPS62274948A (ja) | フレーム同期装置 | |
US4806907A (en) | Apparatus and method for digital data transmission | |
US4612508A (en) | Modified Miller data demodulator | |
JPS5814104B2 (ja) | 情報伝送方式 | |
JPS5841704B2 (ja) | ダイコ−ドフゴウデンソウホウシキ | |
JPH0265318A (ja) | 信号送受信装置 | |
JPS58195350A (ja) | デ−タ伝送方式 | |
JPS5947504B2 (ja) | デイジタル伝送方式 | |
JP2563279B2 (ja) | ディジタル磁気録画装置 | |
SU758533A1 (ru) | Импульсна система передачи двоичных сигналов | |
JPS5954344A (ja) | タイミング再生装置 | |
JPS62291757A (ja) | デジタル信号の伝送装置 | |
JPS6352809B2 (ja) | ||
JPH03101432A (ja) | データ受信回路 | |
JPS61154237A (ja) | 同期方式 | |
JPH05130046A (ja) | 光バス伝送方式及びそれを実施する送信側エンコーダと受信側デコーダ | |
JPS6314540B2 (ja) |