JPS60145713A - 自動利得制御方式 - Google Patents

自動利得制御方式

Info

Publication number
JPS60145713A
JPS60145713A JP59002222A JP222284A JPS60145713A JP S60145713 A JPS60145713 A JP S60145713A JP 59002222 A JP59002222 A JP 59002222A JP 222284 A JP222284 A JP 222284A JP S60145713 A JPS60145713 A JP S60145713A
Authority
JP
Japan
Prior art keywords
terminal
variable gain
gain amplifier
band
peak
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP59002222A
Other languages
English (en)
Other versions
JPH0325048B2 (ja
Inventor
Tokihiro Mishiro
御代 時博
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=11523321&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=JPS60145713(A) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP59002222A priority Critical patent/JPS60145713A/ja
Priority to CA000471054A priority patent/CA1223308A/en
Priority to US06/687,812 priority patent/US4656630A/en
Priority to DE8585100011T priority patent/DE3574319D1/de
Priority to EP85100011A priority patent/EP0151916B1/en
Publication of JPS60145713A publication Critical patent/JPS60145713A/ja
Publication of JPH0325048B2 publication Critical patent/JPH0325048B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/20Automatic control
    • H03G3/30Automatic control in amplifiers having semiconductor devices
    • H03G3/3052Automatic control in amplifiers having semiconductor devices in bandpass amplifiers (H.F. or I.F.) or in frequency-changers used in a (super)heterodyne receiver
    • H03G3/3078Circuits generating control signals for digitally modulated signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/14Relay systems
    • H04B7/15Active relay systems
    • H04B7/204Multiple access
    • H04B7/212Time-division multiple access [TDMA]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/02Amplitude-modulated carrier systems, e.g. using on-off keying; Single sideband or vestigial sideband modulation
    • H04L27/08Amplitude regulation arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Control Of Amplification And Gain Control (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Radio Relay Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 ta+ 発明の技術分野 本発明は自動利得制御方式に係り、特に位相シフト・キ
ーイングを用いた時分割多元接続(以下PSK−TDM
Aと省略)通信方式の受信装置に使用する自動利得制御
方式に関するものである。
(bl 従来技術と問題点 バースト状の受信信号に対して自動利得制御を行う為に
は制御電圧のピーク値を保持する所謂ピークホールド型
の自動利得制御回路が従来から知られている。
この型の特徴は受信信号が断となった時に雑音の増加が
起こらない事及びバース]・毎にアクイジションしない
為にバーストの先頭部で出力レベルの変動が起らない事
などである。
第1図はピークホールド型の自動利得制御回路の従来例
を示す図で、第1図fa)はブロック接続図を、第1図
(blは第1図talの動作を説明する為の波形を示す
図である。
図中1、■は帯域ろ波器を、2は利得可変増幅器を、3
はピークホールド部を、4は検波部を、20゜21は入
出力端子をそれぞれ示す。
次に、第1図ia+の動作を第1図(blを参照しなが
ら説明する。
第1図(atに於て、端子20及び帯域ろ波器1を通っ
た第1図(bl−■に示すバースト状の受信信号は利得
可変増幅器2で増幅された後、出力信号の−部は端子2
1から外部に、残りの部分は検波部4で包絡線検波され
る。そして、ピークホールド部3で保持された検波器4
の出力波のピーク値(第1図fbl−■の点線の値)に
より利得可変増幅器2の利得が制御される。
第1図(blの■及び■は第1図(alの対応する数字
の部分の波形を示す。
この型の特徴は次の様である。即ち、 fit バースト状の受信信号が断となった時、雑音の
増加が起こらない事・ (2)バースト毎にアクイジションしない為に、バース
ト先頭部で出力レベルの変動が起こらない事等である。
一方、最近の衛星通信方式に於いては回線品質を向上さ
せる為に符号誤り訂正能力の大きいヴイタビ・コーデッ
ク等の導入が実用化の段階を迎えている。ヴイタビ・コ
ーデックの誤り訂正能力は符号化率(R)、拘束長(K
)等により変化する。
−例として、R=%、に=7の3ビツトソフトデイシジ
ヨン形ヴイタビ・コーデックに於いては5゜5dB以上
の信号対雑音比の改善と等価な誤り訂正能力かえられる
。この様な大きな誤り訂正能力を十分に発揮させる為に
は信号対雑音比の低い所でも安定に動作する自動利得制
御回路や変復調器が必要不可欠である。
しかし、前記のピークホールド型の自動利得制御回路は
信号対雑音比の低い回線で使用する場合に下記の様な問
題が生ずる。
即ち、受信信号に含まれるガウス雑音のピークファクタ
ーは非常に大きく特に信号対雑音比が6dB以下になっ
てくると、雑音のピークレベルが信号レベルよりも大き
くなる確率が増加するのでこの雑音のピークレベルを保
持する様に動作し信号レベルが低下する場合が生ずる。
この様な傾向は信号対雑音比が悪くなればなる程多く現
れる。
叉、ヴイタビ・コーデックではソフト・ディシジョンの
技術が使われるが、信号レベルが変化するとソフト・デ
ィシジョンの基準が変化するので誤り訂正能力が低下す
る。従って、信号レベルの変動は極力さける必要がある
以上説明した様に、従来の自動利得制御回路では信号対
雑音比の悪い回線での使用に対しては満足な動作が不可
能であると云う問題があった。
(cl 発明の目的 本発明は上記従来技術の問題に鑑みなされたものであっ
て、回線品質が劣悪でも安定な出力レヘルを得ることの
出来る自動利得制御方式を提供することを目的としてい
る。
tdl 発明の構成 上記発明の目的は帯域を制限されたバースト状の受信信
号を増幅する利得可変増幅器と、該利得可変増幅器の出
力の一部を検波してそのピーク値を保持する検波・ピー
クボールド手段と該検波・ピークホールド手段からの出
力を該利得可変増幅器に加える手段とからなる自動利得
制御部に於て、該バースト状の受信信号中の無変調パタ
ーン部を抽出し、該検波・ピークホールド部に供給する
様にした事を特徴とする自動利得制御方式を提供する事
により達成される。
lal 発明の実施例 第2図は本発明を実施する為の一例を示し、第2図(a
)はブロック接続図を、第2図fblは第2図(alの
動作を説明する為の波形を示す。
図中、1及び5は帯域ろ波器を、2は利得可変増幅器を
、3はピークホールド部を、4は検波部を、20及び2
1は端子をそれぞれ示す。
これら各部は次の様に接続されている。
利得可変増幅器2の端子(11は帯域ろ波器1を介して
端子20と、端子(2)は端子21と、端子(3)はピ
ークホールド部3.検波部4及び帯域ろ波器5を介して
端子21とそれぞれ接続される。
、第2図Ca+の動作を第2図(blを参照しながら説
明する。
端子20に入力したPSK−TDMA信号は帯域ろ波器
1に加えられる。この帯域ろ波器lは一般に波形伝送上
最適な帯域中に選ばれるが、この最小帯域II+はナイ
キストの基準に基づいている。例えは、50Mbpsの
4相PSK波を受信する為のナイキストの基準による最
小帯域中は両端で25MlI2となるが、一般にはこれ
よりも1.1〜1.3倍広い帯域中が選ばれる事が多い
前記の様な帯域rjyを持つ帯域ろ波器1を通過したl
lsk−TDMA信号は、利得可変増幅器2で増幅され
た後一部は端子21から出力され、残りの部分は別の帯
域ろ波器5で更に帯域中が制限される。
この帯域ろ波器5の帯域中は第2図(bl−■に示すバ
ースト状の受信信号の中に含まれる搬送波同期回路同期
用無変調パターン部(以下無変調パターン部と省略)C
Rの長さに依って決められる。例えば、100シンボル
のCRパターンが付加されている時は100シンボルの
長さを積分するろ波帯域を持つように選ばれる。勿論こ
れより広くても問題ない。
100シンボル分の長さを完全積分するろ波器の等価雑
音帯域中Nb−は次式で示される。
Nbw = 1/T= 1 / (TsxlOO) =
250にfizここで、1゛は積分時間を、Ts X 
100はCRのパターンの長さで4pa程度の長さのも
のである。
一方、帯域ろ波器1の帯域中は前記の様に最低でも25
MHzとなっているので、この帯域ろ波器5により無変
調パターン部CRの信号対雑音比の改善度は次の様にな
る。
25MHz 10.25MHz =100−20dBこ
の様に改善された信号対雑音比を持つ信号は検波器4で
検波された後(第2図(bl−■の実線参照)、ピーク
ホールド部3で検波出力のピーク値(第2図fbl−■
のdの値)が保持され、この値により利得可変増幅器2
の利得が制御される。
第3図は本発明の別の実施例を示す。
図中、6は電圧比較器を7はサンプリンタホールド部を
それぞれ示す。
尚、第2図と同一の記号は同一の部分を示す。
同図に於て、受信信号中の無変調パターン部CRを検出
した検波器4の出力の一部は適当なしきい値を持つ電圧
比較器6に加えられ、ここで前記無変調パターン部CR
に対応する長さのパルスを取出し、このパルスの継続時
間だけサンプリングボーの出力が加えられて、この検波
出力のピーク値が保持される。
以下の動作は第2図と同じである。
第4図は本発明の更に別の実施例を示す。
前記の無変調パターン部CRの位置を知る手段としてT
DMA制御部(図示せず)よりの情報を利用する事によ
り第3図の電圧比較器6を削除したものである。
即ち、TDMA通信方式に於いては受信信号の中のフレ
ーム・フォーマントは予め決められているので、次に受
信されるバースト信号の時間を予め予測できる。そこで
、この情報から無変調パターン部CRの位置を知る事が
できる。
(fl 発明の詳細 な説明した様に本発明によれば、受信信号の中に含まれ
る搬送波同期回路同期用無変調パターン部を抽出する狭
帯域のろ波器を設けた事により、信号対雑音比が低くて
も自動利得制御回路が安定に動作する。
そこで、信号対雑音比が低くても安定な変復調器が実現
できると共に、ソフト・ディシジョン付ヴイタビ・コー
デックの能力を十分に発揮する事ができる。
【図面の簡単な説明】
第1図は従来の自動利得制御回路を説明する為の図を、
第2図は本発明を実施する為の一例を説明する為の図を
、第3図は本発明の別の実施例を説明する為の図を、第
4′図は本発明の更に別の実施例を説明する為の図を示
す。 図中、l及び5は帯域ろ波器を、2は利得可変部をそれ
ぞれ示す。 芥 1 図 (へ9 C)−) ■ 〜r−−ハこ二二 茅 2 矧 (久) (し)

Claims (1)

    【特許請求の範囲】
  1. 帯域を制限されたバースト状の受信信号を増幅する利得
    可変増幅器と、該利得可変増幅器の出力の一部を検波し
    てそのピーク値を保持する検波・ピークホールド手段と
    、該検波・ピークホールド手段からの出力を該利得可変
    増幅器に加える手段とからなる自動利得制御部に於て、
    該バースト状の受信信号中の無変調パターン部を抽出し
    、該検波・ピークホールド部に供給する様にした事を特
    徴とする自動利得制御方式。
JP59002222A 1984-01-10 1984-01-10 自動利得制御方式 Granted JPS60145713A (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP59002222A JPS60145713A (ja) 1984-01-10 1984-01-10 自動利得制御方式
CA000471054A CA1223308A (en) 1984-01-10 1984-12-27 Automatic gain control circuit
US06/687,812 US4656630A (en) 1984-01-10 1984-12-31 Automatic gain control circuit
DE8585100011T DE3574319D1 (en) 1984-01-10 1985-01-02 Automatic gain control circuit
EP85100011A EP0151916B1 (en) 1984-01-10 1985-01-02 Automatic gain control circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59002222A JPS60145713A (ja) 1984-01-10 1984-01-10 自動利得制御方式

Publications (2)

Publication Number Publication Date
JPS60145713A true JPS60145713A (ja) 1985-08-01
JPH0325048B2 JPH0325048B2 (ja) 1991-04-04

Family

ID=11523321

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59002222A Granted JPS60145713A (ja) 1984-01-10 1984-01-10 自動利得制御方式

Country Status (5)

Country Link
US (1) US4656630A (ja)
EP (1) EP0151916B1 (ja)
JP (1) JPS60145713A (ja)
CA (1) CA1223308A (ja)
DE (1) DE3574319D1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0468735A (ja) * 1990-07-04 1992-03-04 Mitsubishi Electric Corp 自動出力電力制御装置

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2576472B1 (fr) * 1985-01-22 1988-02-12 Alcatel Thomson Faisceaux Procede et dispositif de commande automatique de gain d'un recepteur en acces multiple a repartition temporelle
US5276685A (en) * 1988-11-30 1994-01-04 Motorola, Inc. Digital automatic gain control
IE64560B1 (en) * 1988-11-30 1995-08-23 Motorola Inc Digital automatic gain control
US5301364A (en) * 1988-11-30 1994-04-05 Motorola, Inc. Method and apparatus for digital automatic gain control in a receiver
GB8915172D0 (en) * 1989-07-01 1989-08-23 Orbitel Mobile Communications Receiver gain control for radio telephone system
US5083304A (en) * 1990-09-28 1992-01-21 Motorola, Inc. Automatic gain control apparatus and method
FI87287C (fi) * 1991-01-15 1992-12-10 Nokia Mobile Phones Ltd Foerstaerkningsreglering av en agc-foerstaerkare i ett pao tidsmultiplexering baserat radiotelefonsystem
US5235424A (en) * 1992-02-06 1993-08-10 General Electric Company Automatic gain control system for a high definition television signal receiver
JPH05327378A (ja) * 1992-05-22 1993-12-10 Toshiba Corp 無線通信装置の自動利得制御回路
JPH06132873A (ja) * 1992-10-21 1994-05-13 Nec Corp 電力制御装置
US5548594A (en) * 1993-12-28 1996-08-20 Nec Corporation Compact AGC circuit with stable characteristics
US5722061A (en) * 1994-12-16 1998-02-24 Qualcomm Incorporated Method and apparatus for increasing receiver immunity to interference
JP3273539B2 (ja) * 1996-01-19 2002-04-08 シャープ株式会社 スペクトル拡散信号受信機
US6321074B1 (en) 1999-02-18 2001-11-20 Itron, Inc. Apparatus and method for reducing oscillator frequency pulling during AM modulation
JP4178712B2 (ja) * 2000-04-04 2008-11-12 株式会社デンソー 利得調整装置
KR100533021B1 (ko) * 2002-11-14 2005-12-02 엘지전자 주식회사 무선 주파수 통신 시스템의 자동 이득 조정 장치
US9647623B2 (en) * 2009-09-30 2017-05-09 Silicon Laboratories Inc. Signal processor suitable for low intermediate frequency (LIF) or zero intermediate frequency (ZIF) operation
EP2608404B1 (en) * 2011-12-20 2016-07-27 Telefonaktiebolaget LM Ericsson (publ) Method and device for performing automatic gain control of a received signal
CN104660212A (zh) * 2013-11-22 2015-05-27 国家电网公司 一种有源衰减器及衰减载波信号的方法
US20160226142A1 (en) * 2015-01-29 2016-08-04 Robert Leroux Phase control for antenna array

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5666916A (en) * 1979-11-05 1981-06-05 Nec Corp Automatic gain control circuit for burst signal
JPS56110315A (en) * 1980-02-05 1981-09-01 Nec Corp Automatic gain controller for narrow-band wave detection
JPS57113635A (en) * 1980-12-30 1982-07-15 Fujitsu Ltd Pilot agc system

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4232197A (en) * 1978-08-25 1980-11-04 Bell Telephone Laboratories, Incorporated Processor for a TDMA burst modem
JPS5544225A (en) * 1978-09-25 1980-03-28 Nec Corp Time sharing gain adjustment circuit
JPS562761A (en) * 1979-06-20 1981-01-13 Nec Corp Clock reproducing circuit
JPS5643809A (en) * 1979-09-19 1981-04-22 Hitachi Ltd Automatic gain controller
US4483000A (en) * 1981-01-12 1984-11-13 Nippon Electric Co., Ltd. Circuit for eliminating spurious components resulting from burst control in a TDMA system
US4651104A (en) * 1982-07-07 1987-03-17 Fujitsu Limited Frequency converter with automatic frequency control

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5666916A (en) * 1979-11-05 1981-06-05 Nec Corp Automatic gain control circuit for burst signal
JPS56110315A (en) * 1980-02-05 1981-09-01 Nec Corp Automatic gain controller for narrow-band wave detection
JPS57113635A (en) * 1980-12-30 1982-07-15 Fujitsu Ltd Pilot agc system

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0468735A (ja) * 1990-07-04 1992-03-04 Mitsubishi Electric Corp 自動出力電力制御装置

Also Published As

Publication number Publication date
EP0151916B1 (en) 1989-11-15
DE3574319D1 (en) 1989-12-21
JPH0325048B2 (ja) 1991-04-04
CA1223308A (en) 1987-06-23
US4656630A (en) 1987-04-07
EP0151916A3 (en) 1986-03-12
EP0151916A2 (en) 1985-08-21

Similar Documents

Publication Publication Date Title
JPS60145713A (ja) 自動利得制御方式
US4757502A (en) Automatic gain control method and circuit for a time division multiple access receiver
US6337855B1 (en) Method, transmitter and receiver for transmitting training signals in a TDMA transmission system
US5081653A (en) Automatic gain control circuit for multilevel duobinary AM/PSK modulated signals
JPH0316349A (ja) 自動利得制御方式
JPH0588584B2 (ja)
JPH0654923B2 (ja) 変復調装置の動作制御方式
US5629960A (en) Method for reducing distortion effects on DC off-set voltage and symbol clock tracking in a demodulator
EP0173362B1 (en) Arrangement of recovering a clock signal form an angle-modulated carrier signal having a modulation index m = 0.5
Namiki Block demodulation for short radio packet
US6016328A (en) Method and apparatus for the synchronization of a signal receiving station
CA1274003A (en) Carrier recovery circuitry immune to interburst frequency variations
JP2003234790A (ja) Fsk復調信号の中心レベル検出補正回路
EP0669739A2 (en) Direct current level acquisition circuit
JPH0142528B2 (ja)
JPH04167629A (ja) 自動利得制御方式
JPH06303266A (ja) 復調装置
Ahmad et al. DSP implementation of a preambleless all-digital OQPSK demodulator for maritime and mobile data communications
JPH0612902B2 (ja) 搬送波再生回路
JPH09284243A (ja) 基準信号再生の高速引き込み回路
JPH0629942A (ja) 自動利得制御回路
JPH0661899A (ja) 自動利得制御方式
JPH03145842A (ja) タンク・リミッタ方式逆変調型復調回路
JPS6352822B2 (ja)
JPH03145843A (ja) タンク・リミッタ方式逆変調型復調回路