JPS60140975A - バツフアメモリ制御方式 - Google Patents

バツフアメモリ制御方式

Info

Publication number
JPS60140975A
JPS60140975A JP24937183A JP24937183A JPS60140975A JP S60140975 A JPS60140975 A JP S60140975A JP 24937183 A JP24937183 A JP 24937183A JP 24937183 A JP24937183 A JP 24937183A JP S60140975 A JPS60140975 A JP S60140975A
Authority
JP
Japan
Prior art keywords
signal
memory
buffer memory
parts
stored
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP24937183A
Other languages
English (en)
Inventor
Akio Matsui
昭男 松井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP24937183A priority Critical patent/JPS60140975A/ja
Publication of JPS60140975A publication Critical patent/JPS60140975A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Communication Control (AREA)
  • Storing Facsimile Image Data (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (a) 発明の技術分野 本発明は画像情報をバック伝送するファクシミリシステ
ム等におけるバッファメモリ制御方式に関する。
(b) 従来技術と問題点 ファクシミリシステムにおいて、受信装置側のプリンタ
に、レザープリンタなどのような高速プリンタを設ける
と、2個のバッファメモリが必要となる。これは画像の
転送速度に較ベプリンタの出力速度が優ることによ)生
ずる。このバッファメモリは、A4判の画像情報を格納
するのに、約3MB(メガバイト)全必要とするので、
バッファを2個設けることは、それだけ受信装置が高価
となる許りでなく、2個のバッファの切替制御を必要と
する欠点があった。
(c) 発明の目的 本発明は上記の欠点を解決するためになされたもので、
テークの転送制御を容易とするバッファメモリ制御方式
の提供を目的とする。
(d) 発明の構成 本発明は、送信装置と、バッファメモリを有する受信装
置と、出力装置とが結ばれ、送信装置からの信号がバッ
ファメモリに受信格納されたのち出力されるシステムに
おいて、所定単位容量の区分メモリ群で構成される前記
バッファメモリと、該バッファメモリに前記区分メモリ
毎にアクセスする手段と、該区分メモリ内の信号の有無
を示す情報が格納される記憶部と、該記憶部の情報を更
新する手段と全前記受信装置に設け、前記送信装置から
前記信号を受けた前記受信装置は、該信号全前記所定単
位の信号量に分割して前記区分メモリに順次格納すると
共に、該区分メモリへの信号格納済み情報を前記記憶部
に書込み、前記バッファメモリ内の信号を読出す際、前
記区分メモリ内の信号を読出す毎に、前記記憶部内の該
区分メモリ内に信号無しを示す情報を設定することを特
徴とするバッファメモリ制御方式である。以上のように
本発明は、受信バッファに対し区分単位で書込/読出を
制御する手段を設けることにより、バケット伝送される
信号を、1つのバッファを用いて、高速プリンタ(レー
ザープリンタ等)から出力しうるように図ったものであ
る。
(e) 発明の実施例 以下、本発明を図面によって説明する。第1図は本発明
の一実施例を説明するブロック図、第2図は本発明の一
実施例を説明するタイムチャートである。第1図におい
て、送信装置1の読取部2によって原稿3が読取られ、
読取られた画像信号りは送信バッファ4に格納される。
制御部5は、この画像信号りを圧縮し、これにパッケー
ジ信号(図示していない)を付加したのち、画像情報D
′として送受信部6から回線7へ送出する。受信装置8
において、送受信部9によって受信された画像情@D′
は、復号部10によシ復号化されて画像信号りが取出さ
れ、これが書込制御部Wによってメモリ11に格納され
る。メモリ11は、4つに区分けされたメモリ部IV1
+ ” M4によって構成されており、書込制御部Wは
、画像信4jDを4分割し、その第1の画像信号d、を
メモリ部M、に格納すると共に、制御信号Cを発して、
フラグテーブル12の第1項のフラグ欄F、に、信号[
1」を設定する。同様に、画像信号d2〜d4 をメモ
リ部M、〜M4にそれぞれ格納する毎に、フラグテーブ
ル12の第2項以降の(Mt〜M4)に対応する欄F、
〜F4に信号「1」を、それぞれ設定する。書込終了と
共に書込制御mWは、畳込終了信号WI8を制御部C0
NTへ送出する。制御部C0NTは、受信完了信号RO
K Th、送受信部9から送信装置1へ送出する0これ
を受けた送信装置1は次の画像情報の送出を行うことに
なる。
第1図におけるメモリ11に対する書込/読出し制御を
、第2図のタイムチャー)f併用して説明する。第2図
(a)は、第1図における受信装[2の制御部10によ
って受信再生された画像信号(D+、Dt・・・〕を示
す0第2図において、時刻t、に受信された第1の画像
信号D1は4分割され、分割された画像信号6口〜d1
4はメモリ11のメモリ部M1〜M4にそれぞれ格納さ
れる。この状態を第2図(b)に示す。時刻t3にデー
タの格納が完了すると、第1図における書込制御部Wは
、畳込終了信号WE’k、制御部C0NTへ送出する。
第2図(c)は、制御部C0NTの状態を示す。制御部
C0NTは、受信完了信号ROKを送出すると共に、読
出命令Aを、第1図における読出制御部Rへ送出する。
これに伴い第1図におけるメモリ11のメモリ部M、の
信号が読出され、プリンタPへ送られて出力される。読
出制御部Rは、画像信号dt1の読出終了と共に、制御
信号Bを発して、フラグテーブル12の第1の欄F、を
クリア(信号「0」を設定)する。第2図(d)は読出
制御部Rによって、メモリ1内のデータが読出される時
間関係を示し、メモリ部M、の画像信号dllは、時刻
t5に読出しが開始され、時刻t6には読出しを完了し
ている。従って第2図(a)に示すように、時刻tff
に受信された次の画像信号D!の第1の画像信号d!1
は、時刻t8にはメモリ部M、への曹込みが可能となる
。画像信号d!2〜dt4のメモリ部Mt −M4に対
する書込みも同様である。なお第2図(e)は、プリン
タPの出力の時間関係を示し、このプリンタPVi、レ
ーザプリンタなどの如き高速プリンタである。
(f) 発明の効果 以上のように本発明は、データの送受信システムにおい
て、受信用のバッファメモリが1個で済むと共に、その
畳込/読出制御回路を簡略化しうる利点を有する。
【図面の簡単な説明】
第1図は本発明の一実施例全説明するブロック図、第2
図は本発明の一実施例を説明するタイムチャートであフ
、図中に用いた符号は次の通シである0 1は送信装置、2は読取部、3は原稿、4は送信バッフ
ァ、5は制御部、6,9は送受信部、7は回線、8は受
信装置、10は復号部、11はメモリ、12はフラグテ
ーブル、13は出力用紙、Aは読出命令、B、Cは制御
信号、C0NTは制御部、D 、 Dt 、 Dtは画
像信号、D′は画像情報、dl+d鵞 r da + 
d4 r do r dst * dts + dn 
+ dtt + dtt + dts e dstは分
割された画像信号、F+ 、Ft 、Fs 、F4 は
欄、M+ 、 M2. M、 、 M、はメモリ部、P
はプリンタ、Rは読出制御部、ROKは受信完了信号、
tl+ttpjs + j4+ b r La + h
 + jsは時刻、Wは書込制御部、WEは書込終了信
号を示す。

Claims (1)

    【特許請求の範囲】
  1. 送信装置と、バッファメモリヲ有する受信装置と、出力
    装置とが結ばれ、送信装置からの信号がバッファメモリ
    に受信格納されたのち出力されるシステムにおいて、所
    定単位容量の区分メモリ群で構成される前記バッファメ
    モリと、該バッファメモリに前記区分メモリ毎にアクセ
    スする手段と、該区分メモリ内の信号の有無を示す情報
    が格納される記憶部と、該記憶部の情報を吏新する手段
    とを前記受信装置に設け、前記送信装置から前記信号を
    受けた前記受信装置は、該信号を前記所定単位の信号型
    に分割して前記区分メモリに順次格納すると共に、該区
    分メモリへの信号格納隣み情報を前記記憶部に1込み、
    前記バッファメモリ内の信号を読出す際、前記区分メモ
    リ内の信号を読出す毎に、前記記憶部内の該区分メモリ
    内に信号無しを示す情報を設定することを特徴とするバ
    ッファメモリ制御方式。
JP24937183A 1983-12-27 1983-12-27 バツフアメモリ制御方式 Pending JPS60140975A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP24937183A JPS60140975A (ja) 1983-12-27 1983-12-27 バツフアメモリ制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP24937183A JPS60140975A (ja) 1983-12-27 1983-12-27 バツフアメモリ制御方式

Publications (1)

Publication Number Publication Date
JPS60140975A true JPS60140975A (ja) 1985-07-25

Family

ID=17192023

Family Applications (1)

Application Number Title Priority Date Filing Date
JP24937183A Pending JPS60140975A (ja) 1983-12-27 1983-12-27 バツフアメモリ制御方式

Country Status (1)

Country Link
JP (1) JPS60140975A (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6252668A (ja) * 1985-08-31 1987-03-07 Asahi Optical Co Ltd ベクタ/ラスタ変換器の制御装置
JPS63138892A (ja) * 1986-11-29 1988-06-10 Fuji Photo Film Co Ltd 画像記録システム
JPH01226272A (ja) * 1988-03-04 1989-09-08 Matsushita Graphic Commun Syst Inc 画像通信装置
US5578131A (en) * 1993-10-15 1996-11-26 Ye; Yan Reduction of contaminant buildup in semiconductor processing apparatus
US5710638A (en) * 1991-06-22 1998-01-20 Fuji Xerox Co., Ltd. Image processing system with a buffer memory

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS49112543A (ja) * 1973-02-23 1974-10-26
JPS56111370A (en) * 1980-02-07 1981-09-03 Ricoh Co Ltd Memory device of facsimile

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS49112543A (ja) * 1973-02-23 1974-10-26
JPS56111370A (en) * 1980-02-07 1981-09-03 Ricoh Co Ltd Memory device of facsimile

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6252668A (ja) * 1985-08-31 1987-03-07 Asahi Optical Co Ltd ベクタ/ラスタ変換器の制御装置
JPH0433057B2 (ja) * 1985-08-31 1992-06-02 Asahi Optical Co Ltd
JPS63138892A (ja) * 1986-11-29 1988-06-10 Fuji Photo Film Co Ltd 画像記録システム
JPH01226272A (ja) * 1988-03-04 1989-09-08 Matsushita Graphic Commun Syst Inc 画像通信装置
US5710638A (en) * 1991-06-22 1998-01-20 Fuji Xerox Co., Ltd. Image processing system with a buffer memory
US5798843A (en) * 1991-06-22 1998-08-25 Fuji Xerox Co., Ltd. Image processing system with a buffer memory
US5578131A (en) * 1993-10-15 1996-11-26 Ye; Yan Reduction of contaminant buildup in semiconductor processing apparatus

Similar Documents

Publication Publication Date Title
US5867614A (en) Control for an image filing apparatus
JPS60140975A (ja) バツフアメモリ制御方式
EP0229379A2 (en) Digital picture signal coding/decoding circuit
US6057940A (en) Image processing apparatus
JPS58119259A (ja) フアクシミリ装置
JPH05265939A (ja) データ転送装置
JPS6231546B2 (ja)
JPH09298745A (ja) 復号化装置
KR100228670B1 (ko) 광디스크재생시스템의 효율적인 메모리관리장치
JPS6051065A (ja) 画像信号処理方式
KR100219158B1 (ko) 메모리를 공유하는 광디스크재생시스템
JPS5881376A (ja) フアクシミリ送信装置
JPS61189767A (ja) フアクシミリ装置
JP3161344B2 (ja) 復号化装置
JP2658158B2 (ja) 画像記録装置
KR100243186B1 (ko) 가변전송 방식의 비디오-씨디 디코더 장치
JPS6132866B2 (ja)
JPS59182669A (ja) フアクシミリの伝送方法およびフアクシミリ装置
JPH0239673A (ja) ファクシミリ通信方法
JP2000269907A (ja) 階層分割装置及び階層分割方法
JPS6019264A (ja) 情報記録装置
JPS59224944A (ja) デ−タ転送方式
JPH06162283A (ja) Icカード用データ転送装置
JPS6047548A (ja) ファクシミリ同報装置
JPS6028431B2 (ja) フアクシミリ信号符号化方法