JPS60132445A - 非同期デ−タ端末収容装置 - Google Patents

非同期デ−タ端末収容装置

Info

Publication number
JPS60132445A
JPS60132445A JP58241318A JP24131883A JPS60132445A JP S60132445 A JPS60132445 A JP S60132445A JP 58241318 A JP58241318 A JP 58241318A JP 24131883 A JP24131883 A JP 24131883A JP S60132445 A JPS60132445 A JP S60132445A
Authority
JP
Japan
Prior art keywords
word
data
data terminal
terminal
words
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58241318A
Other languages
English (en)
Inventor
Takashi Suzuki
進来 俊
Fumio Amano
文雄 天野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP58241318A priority Critical patent/JPS60132445A/ja
Publication of JPS60132445A publication Critical patent/JPS60132445A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/50Circuit switching systems, i.e. systems in which the path is physically permanent during the communication
    • H04L12/52Circuit switching systems, i.e. systems in which the path is physically permanent during the communication using time division techniques
    • H04L12/525Circuit switching systems, i.e. systems in which the path is physically permanent during the communication using time division techniques involving a stored program control

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Communication Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (1)発明の分野 本発明はディジクル同期網に異なるクロック周波数のデ
ータ端末を収容する非同期データ端末収容装置に関する
(2)技術の背景 第1図は非同期データ端末を収容したディジタル網の構
成図であり、同図において、la及び棗すは非同期デー
タ端末、2a及び2bは非同期データ端末収容装置、3
はディジクル同期網をそれぞれ示す。
あるデータ端末から遠隔の別のデータ端末へデータを送
名湯合、DDX (ティジタル・データ・交換)などの
ディジタル同期網を通して送るこ、とがある。この場合
、前記両データ端末のクロック周波数とディジクル同期
網のクロック周波数が異なることが多い。このため、第
1図のように、データ端末1aは非同期データ端末収容
装置(以下単に収容装置と呼ぶ)2aを介してディジタ
ル同期網に収容され、データ端末1aからのデータは収
容装置2a、ディジクル同期網3.別の収容装置2bを
介して別のデータ端末2bへ送られる。
(3)従来技術と問題点 第2図は従来の収容装置によるデータ信号の変換を表す
図であり、同図(イ)はデータ端末からの信号、同図(
ロ)は変換された信号を表し、同図において、4はデー
タ&iiJ末のクロック周期、5ばディジタル同期網の
クロック周期をそれぞれ示す。
第3図は別の従来例の収容装置の構成図で、同図におい
て、6はデータ端末から〜ワードずつ受信し“ζディジ
タル同期網へ送信する対端末受信部(以下単に受信部と
いう)、7はディジタル同期網から1ワードずつ受信し
てデータ端末へ送信する対端末送信部(以下単に送信部
という)、8はワード検出回路、9はワードが検出され
たときlワードずつ蓄えるワードバッファ、10はlワ
ードずつ送信させるクロックをそれぞれ示1゜従来の収
容装置における収容方法を第2図により説明する。
データ端末からのクロック周期が1゛/の第2図(イ)
のような信号に対し、ディジタル同期網のクロック周期
Tz (通常”「、>T2)毎にサンプリングし、第2
図(ロ)のような信号に変換する。
ずなわぢ周期T/の1ヒントを周期T2の複数ヒツトに
変換する。第2図(ロ)のような信号はディジタル同期
網に同期しているので、この信号をディジタル同期網を
通して別の収容装置2bへ送ることができる。収容装置
2bはデータ端末1bへ第2図(ロ)のような信号を送
り、データ端末ではこの信号を同期T/の信号として受
け取る。
しかしながら、この従来の収容装置では、データ端末の
り゛ロック周期TIがディジタル同期網のクロック周期
Tzのちょうど整数倍でない限り最大T、zの位相ジッ
タを生じ、データ端末のクロックが速<T、とT2との
比T、/Tzが小さい場合(例えばT〆/TZ< 10
)には位相ジッタの割合が大きくなり、データ端末1b
において受信誤り率が高くなるため、高速のデータ端末
は収容できなかった。
又、第3図のようにデータ端末1aから収容装置2aが
データを受信する際に、データ端末1aと同期をとるな
どにより、データ端末′力1ら送られたデータの1ワー
ド(例えば8ビ・7ト)毎にキャラクタを理解しく例え
ば送られたデータが“10t o 1o I (1”で
アれば’ l 0101010”と理解し)、lワード
ずつディジタル同期網3を征して別の収容装置2bへ送
り、収容装置2bから別のデータ端末へそのクロック周
期′I゛ で送信する方式をとっても、データ端末1a
と収容装置2bとは非同期であるため、クロック周波数
が全(同じとは限らず、データ端末1aのクロックの力
が速い場合、収容装置2bにおいて、受信データより送
信データの方が多くなるため、バッファがあふれるなど
オーバーランを起こす危険性がある。
(4)発明の目的 本発明目的は、上記欠点を除去し低速なデータ端末から
高速なデータ端末まで収容できる非同期データ端末収容
装置を提供することにある。
(5)発明の構成 上記目的は本発明によれば、ディジタル同期網へ非同期
データ端末を収容する非同期データ端末収容装置であっ
て、ディジタル同期網からの入力データ信号の1ノード
を検出するワード検出回路と。
前記ワードを一時蓄えるワードバッファと、前記ワード
バッファからワードを出力するタイミングを取るクロッ
ク発生回路と、前記ワードバッファに蓄えられているワ
ード数を検出するワードカウンタとを有し、前記ワード
カウンタの値により前記クロック発生回路のクロック周
波数を調整することを特徴とする非同期データ端末収容
装置を提供することにより達成できる。
(6)発明の実施例 第4図は本発明実施例の非同期データ端末収容装置のブ
ロック図であり、同図において1はデータ端末、2は収
容装置、3はディジタル同期網。
6ば受信部、7は送信部、8はワード検出回路。
9はワードバッファ、10はクロック発生回路。
11はワードカウンタをそれぞれ示す。
第4図を使って本発明実施例について説明する。
データ端末からのデータ信号は受信部6によりディジタ
ル同期網3に合うよう変換されてディジタル同期網3へ
送られる。この際、受信部ではデータh1!1末と同期
をとるなどによりデータ端末から送られたデータの1ワ
ード (例えば8ヒント)毎にキャラクタを理解しく例
えば送られたデータが“10101010”であれば1
010101’0”と理解し)、lワードずつディジタ
ル同期網3に送る。
ディジタル同期網3から受信されたデータ信−号は送信
部7によりデータ端末lに合うよう交換されてデータ端
末lへ送られる。この際、受信データはワード検出回路
8によりワードを検出され、lワードずつワードバッフ
ァ9へ蓄えられる。ワードバッファ9に蓄えられたワー
ドはクロック発生回路10からのクロック信号によりl
ワードずつデータ端末へ出力する。この時のビット毎の
周期はデータ端末lのクロック周期T/にする。又。
ワードカウンタ11はワード検出回路8がらの信号によ
りlずつ増え、クロック発生回路loがらのクロック信
号により■ずっ減り(0より下にはならない)、ワード
バッファ9に蓄えられているワード数を示すようになっ
ている。
又、クロック発生回路10は例えば端末1aのクロック
の力が収容袋′lj、2bのクロックより速くワードカ
ウンタ11の値がある所定値より大きくなった場合にク
ロック周波数を微かに速くさせ、別のある所定値より小
さくなった(例えば0になった)場合にクロック周波数
を微かに遅くさせる。
これによりクロック周波数を調整し、ワードバッファ9
があふれないようにしている。
(7)発明の効果 以上のように本発明によれば、簡単な回路を付加するこ
とによってオーバーランが防げ、低速から高速まで幅広
く対応できる非同期データ端末収容装置を実現できる。
【図面の簡単な説明】
第1図は非同期データ端末を収容したディジタル同期網
、第2図は従来の収容装置によるデータ信号の変換を示
す図で(イ)はデータ端末からのデータ信月、(ロ)は
変換後のデータ信号であり、第3図は別の従来例のデー
タ端末収容装置、第4図は本発明非同期データ端末収容
装置のブロック図である。 図面において、■はデータ端末、2は収容装置。 3はディジタル同期網、4はデータ端末側のりロック周
期、5はディジタル同期網側のりロック周期、6は対端
末受信部、7は対端末送信部、8はワード検出回路、9
ばワードバッファ、10はクロック発生回路、11はワ
ードカウンタをそれぞれ示す。

Claims (1)

    【特許請求の範囲】
  1. ディジタル同期網へ非同期データ端末を収容する非同期
    データ端末収容装置であって、ディジタル同期網からの
    入力データ信号のワードを検出するワード検出回路と、
    前記ワードを一時蓄えるワードバッファと、前記ワード
    バッファからワードをデータ端末へ出力するタイミング
    をとるクロック発生回路と、前記ワードバッファに蓄え
    られているワード数を検出するワードカウンタとを有し
    、前記ワードカウンタの値により前記クロック発生回路
    のクロック周波数を調整することを特徴とする非同期デ
    ータ端末収容装置。
JP58241318A 1983-12-21 1983-12-21 非同期デ−タ端末収容装置 Pending JPS60132445A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58241318A JPS60132445A (ja) 1983-12-21 1983-12-21 非同期デ−タ端末収容装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58241318A JPS60132445A (ja) 1983-12-21 1983-12-21 非同期デ−タ端末収容装置

Publications (1)

Publication Number Publication Date
JPS60132445A true JPS60132445A (ja) 1985-07-15

Family

ID=17072504

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58241318A Pending JPS60132445A (ja) 1983-12-21 1983-12-21 非同期デ−タ端末収容装置

Country Status (1)

Country Link
JP (1) JPS60132445A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0619551U (ja) * 1992-05-18 1994-03-15 和広 大王 補助持ち手

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0619551U (ja) * 1992-05-18 1994-03-15 和広 大王 補助持ち手

Similar Documents

Publication Publication Date Title
US4845709A (en) Data transfer control system
JPH055711Y2 (ja)
JP3465227B2 (ja) 電話端末装置
US4646291A (en) Synchronization apparatus in transmitting information on a simplex bus
JPS6097749A (ja) 多元データ通信装置
CA1218773A (en) Apparatus and method for providing a transparent interface across a satellite communications link
JPH05507398A (ja) 非同期転送モード型ディジタル電気通信ネットワークの端末装置用同期装置
JPS60132445A (ja) 非同期デ−タ端末収容装置
US5974103A (en) Deterministic exchange of data between synchronised systems separated by a distance
EP0666662A1 (en) Serial data clock receiver circuit and method therefor
JPH04145566A (ja) シリアル転送回路
KR100211333B1 (ko) 디지탈 음성신호의 동기 조절장치
JP3092314B2 (ja) データ中継装置
JPH0821914B2 (ja) 終端装置
JPS58150346A (ja) デ−タ伝送装置
JPH02142231A (ja) ジッタレス光伝送方法
JP2806568B2 (ja) 共通バス制御方式
JP3144086B2 (ja) 擾乱付加信号発生回路
KR950001927B1 (ko) 디지탈 데이타 동기 신호 검출회로
JP2605051B2 (ja) 通信装置
JP2578758B2 (ja) Tdma無線通信方式の出力信号同期装置
JP2001086106A (ja) データ伝送装置及び伝送システム
JPS6172443A (ja) デイジタル多重化伝送システムの同期方式
JPS60260250A (ja) ル−プネツトワ−クのクロツク遅延補償回路
JPH0438026A (ja) 受信データ同期回路