JPS60107181A - イメ−ジ処理装置 - Google Patents

イメ−ジ処理装置

Info

Publication number
JPS60107181A
JPS60107181A JP58215269A JP21526983A JPS60107181A JP S60107181 A JPS60107181 A JP S60107181A JP 58215269 A JP58215269 A JP 58215269A JP 21526983 A JP21526983 A JP 21526983A JP S60107181 A JPS60107181 A JP S60107181A
Authority
JP
Japan
Prior art keywords
memory
image
address
generator
addresses
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58215269A
Other languages
English (en)
Inventor
Shuichi Endo
秀一 遠藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP58215269A priority Critical patent/JPS60107181A/ja
Publication of JPS60107181A publication Critical patent/JPS60107181A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T1/00General purpose image data processing
    • G06T1/20Processor architectures; Processor configuration, e.g. pipelining

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Image Processing (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 発明の技術分野 本発明は、イメージ情報の回転、拡大、縮小、移動等を
行なうイメージ処理装置に関する。
従来技術と問題点 マイコン又はワードプロセッサなどではディスプレイに
イメージ情報を表示し、その一部又は全部を拡大、縮小
し、他の画面の一部を持ってきて継ぎ剥ぎし、といった
処理を行なうことがある。このような処理は文)l;又
41画面の編集において重要であるが、従来のイメージ
処理装置に於いてイメージ情報の回転、拡大、縮小、移
動等のイメージ処理を行な・)には各処理毎の専用処理
回路を備えて該当回路により所望の処理を行っていた。
しかしながら、このようtζ方法ではハードウェアの規
模が大きくまた制御4〕煩Y1tになる欠点があった。
発明の目的 本発明は、イメージ情報の回転、拡大、縮小、移動等の
各種イメージ処理を、同一のバー1:ウェアにより実行
可能にしようとするものである。
発明の構成 本発明は、イメージ情報を水平方向および垂直方向の2
次元アドレスに従って記憶するり一ド、ライト可能な第
1及び第2のイメージメモリを備え、該第1のメモリは
水平方向アドレス発生器及び垂直方向アドレス発生器に
より発生される2次元アドレスにより直接アクセスされ
、また該第2のメモリは該水平方向アドレス発生器及び
垂直方向アドレス発生器により発生された2次元アドレ
スを入力とする関数発生器により変換された2次元アド
レスによりアクセスされるようにし、そして該第2のメ
モリより読み出されたデータを該第1のメモリに書き込
むことによって、該第2のメモリ内の原イメージ情報の
必要部分に対し拡大、縮小、移動または回転等のイメー
ジ処理を施こずようにしてなることを特徴とするが、以
下図示の実施例を参照しながらこれを詳細に説明する。
発明の実施例 第1図は本発明の一実施例を示すブロック図である。図
中、XAD、YADは各々χアドレスおよびYアドレス
の発生器で、処理後のイメージ情報を記憶する第1のイ
メージメモリM+の所定の領域の2次元アドレスX+、
Y1を順次発生ずる。
このアドレスX1.YIは同時に関数発生器Fに入力さ
れ、該発生器Fは原イメージ情報を記憶している第2の
イメージメモリM2の2次元アドレスX2.Y2を順次
発η二する。このメモリM2から読め出されたイメージ
データRDは順次メモリM+に書き込まれる。
かかる構成をとると関数発生器Fの関数(変換式)を適
宜設定(又は選択)することで各種のイメージ処理を同
じバー1:ウェアで行うことができる。
第2図にメモリM2のデータ(斜線部)を縮小してメモ
リM1に書込む例を示す。本例では関数発生器Fにより
、X2−2・XI、Y2=2・YIなるアドレスが発生
されるようにしである。このためアドレス発生器XAD
、、YADによるアドレスX+、Y1をOに初期設定し
、XIを0から7まで1ずつ増加し、7になったらYl
を1増加してXIを0に戻す動作を繰り返し、X 1’
 = 7. Y +−7で動作を停止F、させるように
すると、X2はXl。
の0.1.2,3,4,5,6.7に対応して0゜2.
4..6.8,10,12.14となる。Y2も同様で
あるから、メモリM2は縦、横ともに1つ飛びに16X
16の領域がアクセスされ、それがメモリM1の8×8
の領域に密に(1つ飛びなどなり)書き込まれ、結局メ
モリM2のイメージ情報は縦横とも1/2に縮小されて
メモリMIに書き込まれることになる。
その他、関数発生器Fの関数F(Xl、Yl)を適当に
設定することにより、拡大、回転、移動等の任意のイメ
ージ処理を行なうことが可能である。例えば像拡大はX
 2 = 1 / 2・Xl、Y2−1/2・Ylとし
てXlの0. 1. 2.・・・・・・7に対して×2
をO,0,1,1,2,2,3,3(単位1で量子化し
、端数は切捨て)と変化させればよく、これによりメモ
リM2の4×4の領域が縦横とも各ヒントが2度読みさ
れてそれらがメモリM1の8×8の領域に展開され、メ
モリM2の像が2倍に拡大されてメモリM1に書込まれ
る。
またX方向の移動はXlの0.1,2.3・・・・・・
に対しX2を0+α、1+α72→−α、・・・・・・
のように変化させればよい。また第3図に示ずようにx
2−y2平面を原点中心でθ度回転させてXt 31+
平面にすると、 x21x1゛ CO5θ十y1・Sinθy2=−X 
l ・Sinθ−I−yI−cO5θの関係式が成立す
るから、関数発生器Fに上記変換式を組み込めば画像の
回転が可能になる。
原イメージ情報をメモリM1に蓄え、Xl、YIてメモ
リM+を読出してそれをメモリM2のX2゜Y2に書込
む、つまり上記とは逆の処理をすると処理後の像が飛び
飛びになる欠点がある。例えばX 2 = 2 X +
 、Y 2 = 2 Y 1とすると、X1=0゜1.
2.・・・・・・7.Y+=0.1.2.・・・・・・
7で読み出されるメモリM【の両像が、メモリM2のア
ト’lzスX 1=0.2,4.−−14.Y + =
0゜2.4.・・・・・・14に店込まれ、X1=1.
3.5゜・・・・・・13.Y+=1.3,5.・・・
・・・13は書込みが行なわれないのでこれらはりセソ
1−された状態または前に書込んだ状態のま−になって
おり、表示される画像は甚だ見ずらいものになる。これ
を避げるにば補間処理をせねばならず、厄介である。
本発明の飛ばし7読みで縮小書込み、繰り返し読みで拡
大居込めは、か−る欠点がない。
アドレス発生器XAD、YADはカウンタでよい。即ち
XADはクロックを計数するnビットカウンタ、YAD
はそのオーバフローパルスを計数するmヒソ1−カウン
タとすればメモリM+のn×m領域をテレヒスキャンで
きる。関数発生器Fは×1.Ylを入力とする演算器で
よい。
発明の効果 以−1二述べたように本発明によれば、2枚のイメージ
メモリとアドレス変換用の関数発生器等を共通に使用し
て、少ないハード量で各種のイメージ処理を行うことが
できる利点がある。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック図、第2図は
イメージ情報の縮小の説明図、第3図4J回転の説明図
である。 図中、Ml、M2はイメージメモリ、XAD。 YADはアドレス発生器、Fは関数発生器である。 出願人 冨士通株式会社 代理人弁理士 青 柳 稔

Claims (1)

    【特許請求の範囲】
  1. イメージ情報を水平方向および垂直方向の2次元アドレ
    スに従って記憶するリード、ライト可能な第1及び第2
    のイメージメモリを備え、該第1のメモリは水平方向ア
    ドレス発生器及び垂直方向アドレス発生器により発生さ
    れる27!J?、元アドレスに、Lり直接アクセスされ
    、また該第2のメモリは該水平方向アドレス発生器及び
    垂直方向アドレス発生器により発生された2次元アドレ
    スを入力とする関数発生器により変換された2次元アド
    レスによりアクセスされるようにし、そして該第2のメ
    モリより読め出されたデータを該第1のメモリに」き込
    むことによって、該第2のメモリ内の原イメージ1n郭
    の必要部分に対し拡大、縮小、移動または回転等のイメ
    ージ処理を施こずようにしでなることを特徴とするイメ
    ージ処理装置。
JP58215269A 1983-11-16 1983-11-16 イメ−ジ処理装置 Pending JPS60107181A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58215269A JPS60107181A (ja) 1983-11-16 1983-11-16 イメ−ジ処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58215269A JPS60107181A (ja) 1983-11-16 1983-11-16 イメ−ジ処理装置

Publications (1)

Publication Number Publication Date
JPS60107181A true JPS60107181A (ja) 1985-06-12

Family

ID=16669509

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58215269A Pending JPS60107181A (ja) 1983-11-16 1983-11-16 イメ−ジ処理装置

Country Status (1)

Country Link
JP (1) JPS60107181A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6242274A (ja) * 1985-08-19 1987-02-24 Fanuc Ltd 画像処理装置
JPS62256089A (ja) * 1986-04-30 1987-11-07 Toshiba Corp 画像処理装置
JPS6337480A (ja) * 1986-08-01 1988-02-18 Fuji Electric Co Ltd 画像変換装置
JPH03109681A (ja) * 1989-09-22 1991-05-09 Casio Comput Co Ltd 解像度変換装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6242274A (ja) * 1985-08-19 1987-02-24 Fanuc Ltd 画像処理装置
JPS62256089A (ja) * 1986-04-30 1987-11-07 Toshiba Corp 画像処理装置
JPS6337480A (ja) * 1986-08-01 1988-02-18 Fuji Electric Co Ltd 画像変換装置
JPH03109681A (ja) * 1989-09-22 1991-05-09 Casio Comput Co Ltd 解像度変換装置

Similar Documents

Publication Publication Date Title
EP0396311B1 (en) Image processing apparatus and method
US5241626A (en) Image processing apparatus having improved two-dimensional address generator
US4706213A (en) Graphic memory system for interarea transfer of X-Y coordinate data
JPS60107181A (ja) イメ−ジ処理装置
JPH09212678A (ja) 3次元画像生成装置
JPS6016634B2 (ja) デイスプレイ装置における図形発生方式
JPH06149533A (ja) 表示領域外セグメントの描画処理を削減したセグメント高速描画方式
JP3154741B2 (ja) 画像処理装置及びその方式
JPS62168280A (ja) ベクトル描画装置
JP2899838B2 (ja) 記憶装置
JPH0728991A (ja) メモリを用いたデータ処理回路
JP2713938B2 (ja) 表示制御装置
JPS61223986A (ja) 画像の処理方法
JPS62256175A (ja) 画像編集処理装置
JPS63111584A (ja) 画像処理装置
JPH01259398A (ja) アドレス発生装置
JPS61267095A (ja) デイスプレイ表示方式
JP2761220B2 (ja) 三次元図形表示システム
JPH01124067A (ja) 画像記憶装置
JPH03126994A (ja) 情報処理装置
JPS59189470A (ja) 画像処理方式
JPH0550013B2 (ja)
JPS62162174A (ja) 画像メモリ制御装置
JPH02257293A (ja) マスク用メモリのアクセス回路
JPS59144972A (ja) 図形情報の処理装置