JPS5991535A - デイジタルコ−ド設定スイツチ - Google Patents

デイジタルコ−ド設定スイツチ

Info

Publication number
JPS5991535A
JPS5991535A JP57201406A JP20140682A JPS5991535A JP S5991535 A JPS5991535 A JP S5991535A JP 57201406 A JP57201406 A JP 57201406A JP 20140682 A JP20140682 A JP 20140682A JP S5991535 A JPS5991535 A JP S5991535A
Authority
JP
Japan
Prior art keywords
block
setting switch
code
digital code
storage box
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP57201406A
Other languages
English (en)
Other versions
JPS6223331B2 (ja
Inventor
Fujio Sasaki
佐々木 冨士雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP57201406A priority Critical patent/JPS5991535A/ja
Publication of JPS5991535A publication Critical patent/JPS5991535A/ja
Publication of JPS6223331B2 publication Critical patent/JPS6223331B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R31/00Coupling parts supported only by co-operation with counterpart
    • H01R31/08Short-circuiting members for bridging contacts in a counterpart
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0266Marks, test patterns or identification means
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0286Programmable, customizable or modifiable circuits

Landscapes

  • Input From Keyboards Or The Like (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明はディジタルコード設定スイッチの中でも、特に
小型排器において使用されるものに関する。
一鎗来例の構成とその問題点 従来、この種のディジタルコード設定スイッチとしては
、■手配線による設定、■各種スイッチ類持にプリント
基板上においてはデュアルラインの大きさのI) I 
Pスイッチ、■プログラミング・読出し専用メモリ(P
−ROM)、等を用いていたが、以下のような欠点があ
った。手配線の場合には、組立時間を多く必要とすると
ともにコード変更が発生すると、その都度、半田付は作
業を行なわなければならない。プリント基板上のDIP
スイッチの場合にはコード変更が簡単であるけれども、
スイッチ自身の大きさを小さくできず、またスイッチの
価格が安くない。特に、ポケットに収納されるような小
型機器の場合にはスイッチの容積が問題になる。P−R
OMの場合には、コード変更を考えて取付けにはROM
ソケットを必要としてコスト高となり、またP −RO
Mにコードを書き込むための専用のP−ROMライター
が必要であり、コード変更が簡単に行なえない。
発明の目的 本発明はこれらの欠点を除去し安価で12・がも装置全
体の小型化に寄与できるディジタルコード設定スイッチ
を提供することを目的とする。
発明の構成 本発明のディジタルコード設定スイッチは、一方の面に
導電部を有する第1のブロックと一方の面に前記導電部
を有しない第2のブロックとを設定コードに応じた順序
で前記導電部を取伺基板のプリント配線面に向けて積み
重ねて配設し、積み正ねられた第1.第2のブロックを
収納箱に収容しで両ブロックの相対位置を規定すると共
に前記プリント配線面に前記収納箱を取付けて第1.第
2のブロックと取付基板との相対位置を規定し、第1.
第2のブロックに対・応して前記プリント配路「にはN
ビット分の端子パターンを形成し、このNビット分の端
子パターンの所定のものを第1のブロックの各導電部で
それぞれ短絡することを特徴とする。
実施例の説明 以下、本発明の一実施例を図面に基づいて説明する。第
1図は少なくとも一つの面に導電部を有する第17)ブ
ロック(イ)の構成を示し、(1)はベースで、直方体
形状の絶縁体から成り、(2)は導電部としての導電性
ゴムで、ベース(1)の端面(la)に貼着されている
。このように導電性ゴム(2)が端面(1a)に貼着さ
りした第1のブロック(5)と、導電性ゴム(2)が端
面(1a)に貼布されていない第2のブロック(8)と
を、第2図のように、第1図のブロック囚の端71F(
1a)を一方間に向けて設定コードに応じて所定の順序
で積み重ねられている。(3)は積み重ねられた第1.
第2のブロック(A)(B)を収容して第1.第2のブ
ロック(ト)と(B)の相対位置を規定する収納箱で、
上下にそれぞれ取付用ナラ) (4) (5)が設けら
れている。(C)は積み重ねられた第1.第2のブロッ
ク(A)(13)と共に収納箱(3)に収納されるスペ
ーサで、五′tみ重ねられた第1.第2のブロック(A
)()3)と前記取付用ナツト(4) (5)を離すよ
うに作用している。
第3図は収納箱(3)が取付けられる取付基板(6)の
プリント配線面(7)を示し、(8) (9)は取付用
ナツト(4)(5)に係合するポルl−(13の挿通孔
、(T1)〜(T8)は第1、亮2のブロック(A)の
)に対応して設けられたN−8ビット分の端子パターン
で、収納箱(3)を取付基板(6)に取付けることによ
り、第4図のように第1のブロック(5)の導電性ゴム
(2)によって端子パターン(T1)〜(′■’8)の
うちの(Tt)(T3)(T4)(1゛6)(Tg)が
短絡され、各端子パターン(T1)〜(TN)の℃”に
接続したJl、 合には、第1のブロック(イ)によっ
てそのビットが論理レベルパ0”に設定され、@2のブ
ロワ々の)のビットは論理レベルI1111に設定され
る。また、共通幼子00を論理レベル゛1”に接続し・
た場合には第1゜第2のブロック(4)の)によってそ
れぞれ°′1″ IIQI+が設定される。
第5図はこのよっな構成のディジクルコード設定スイッ
チが使用される無・線受信機等にお−ける個別・呼出し
回路で、(l])は入力パルスPの数を計数するフ3ウ
ンタ回路、@は一致検出回路で、カウンタ巨路叩の出力
と端子パターン(T1)〜(T8)の出力とが人力され
、両者の一致を検出して一致検出信号(Jを出力する。
なお、これら回路は前記取付基板(6上で形成されてい
る。
このように構成したため、第1のブロック(3)は導電
性ゴム(2)の幅を11程度にまで小さくすることがで
きるため、全体として小型のスイッチを構成できる。ま
た、ディジタル設定スイッチが使用される回路が構成さ
れた取付基板(6)に設けられた端子パターン(T1)
〜(T8)を端子として利用するため安価である。また
、収納箱(3)を外して第1.第2のブロック(A)(
B)を適宜入れ代えることによって、設定値を容易に変
更できる。
また、上記実施例では8ビツトであったが、使用bit
数については、第1.第2のブロック囚の)をできるだ
け、うすい形にしたりあるいは収納箱(3)を大きくす
るなどによってbit数を多くできる。
上記実施例では、第1のブロック(4)と第2のブロッ
ク(B)とは別のものであったが、第6図のように、第
4図において第2のブロック[有])を介装すべき所に
は、第1のブロック囚を一方の端面(1a)と対向して
導電性ゴム(2)が設けられていない端面(1b)を取
付基板(6)のプリント配線面(7)側にして取付けて
も同様の効果が得られる。
上記各実施例では、導電部として導電性ゴム(2)ヲヘ
ース(1)に貼着したが、導電性ゴム(2)に代って端
面(1a)の所定部分に導電塗料を塗布しても同様の効
果が得られる。特にこの場合(こは、端子パターン(T
1)〜(TN)との接触を良好にするためにベース(1
)を弾性を有するゴム材などから構成し、収納箱(3)
を取付基板(6)に固定した時にベース(1)の弾性で
導電塗料の塗布された端面(1a)が端子パターン(T
1)〜(TN)側に押圧されるようにすることが好まし
い。また、導電性ゴム(2)の場合もベース(1)を弾
性体で作成することが同様の理由で好ましい。
発明の詳細 な説明のように本発明によると次のような効果が得られ
る。
Oディジタル設定スイッチが使用される回路が構成され
た取付基板に設けられた端子パターンを端子として利用
するため安価である。
O第1.第2のブロックの積み重ね方によってコードの
設定変更が容易である。
○第1.第2のブロックを薄くすることによって小型化
できるため、実装容積を小さくでき、小型機器での使用
に適する。
【図面の簡単な説明】
図面は本元朋の実施例を示し、第1図は第1のブロック
の拡大斜視図、第2図は収納箱に第1゜第2のブロック
を収納しン″こ積み重ね状態の拡大斜視図、第3図は取
付基板のプリント配線面の要部拡大平面図、第4図は収
納箱取付状態の拡大断面図、第5図はディジタル設定ス
イッチ使用回路図、第6図は他の実施例の拡大断面図で
ある。 囚・・・第1のブロック、、(B)・・・第2のブロッ
ク、(T1)〜(TN)・・・☆:l11子パターン、
Q)・・・ベース、(2)・・・導電性ゴム(導電部)
、(3)・・・収納箱、(4) (5)・・・取付用ナ
ツト、(6)・・・取付基板、(7)・・・プリント配
線面代理人  群本義弘 第1図 A 第3図 第5因 第4図 第を図 b 2 一/b 2 一/b 2 \f 五 T。 44 一五 −9 −9 je

Claims (1)

  1. 【特許請求の範囲】 1、一方の端面に導fJ2 L’5を有する第1のブロ
    ックと一方の端面に前記導電部を有しない第2のブロッ
    クとを設定コードに応じた順序で前記導電部を取付基板
    のプリント配線面に向けて積み重ねて配設し、積み重ね
    られた第1.第2のブロックを収納箱に収容して両ブロ
    ックの相対位置を規定すると共に前記プリント配線面に
    前記収納箱を取付けて第1.第2のブロックと取付基板
    との相対位置を規定171、第1.第2のブロックに対
    応して前記プリント配線面にはNビット分の端子パター
    ンを形成し、このNビット分の端子パターンの所定のも
    のを第1のブロックの各導電部でそれぞれ短絡するディ
    ジタルコード設定スイッチ。 2、第2のブロックを、直方体形状の絶縁体の一つの面
    に、導電部となる導電ゴムを貼着または導電塗料を塗布
    して構成したことを特徴とする特許請求の範囲第1項記
    載のディジタルコード設定スイッチ。 3、第1.第2のブロックを、一方の端面に導電部を設
    け、この一方の端面と対向する他方の端面を絶縁部に構
    成した特許請求の範囲第1項記載のディジタルコード設
    定スイッチ。
JP57201406A 1982-11-16 1982-11-16 デイジタルコ−ド設定スイツチ Granted JPS5991535A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57201406A JPS5991535A (ja) 1982-11-16 1982-11-16 デイジタルコ−ド設定スイツチ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57201406A JPS5991535A (ja) 1982-11-16 1982-11-16 デイジタルコ−ド設定スイツチ

Publications (2)

Publication Number Publication Date
JPS5991535A true JPS5991535A (ja) 1984-05-26
JPS6223331B2 JPS6223331B2 (ja) 1987-05-22

Family

ID=16440557

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57201406A Granted JPS5991535A (ja) 1982-11-16 1982-11-16 デイジタルコ−ド設定スイツチ

Country Status (1)

Country Link
JP (1) JPS5991535A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016125563A1 (ja) * 2015-02-06 2016-08-11 コマツ産機株式会社 プレス機械およびプレス機械の使用方法

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08236501A (ja) * 1995-02-23 1996-09-13 Res Dev Corp Of Japan 半導体微小ドットの製造方法
JPH10261785A (ja) * 1997-03-18 1998-09-29 Fujitsu Ltd 量子箱半導体装置及びその製造方法
JPH1131862A (ja) * 1997-07-14 1999-02-02 Nec Corp 半導体立体量子構造の作製方法
JP2000022278A (ja) * 1998-06-30 2000-01-21 Nec Corp 半導体量子ドット素子及びその製造方法
JP2000188443A (ja) * 1998-12-21 2000-07-04 Nec Corp 半導体量子ドット素子とその製造方法
WO2001068513A1 (fr) * 2000-03-16 2001-09-20 Matsushita Electric Industrial Co., Ltd. Procede destine a usiner une microstructure avec precision
JP2004342851A (ja) * 2003-05-15 2004-12-02 Sharp Corp 半導体膜の成長方法およびこの半導体膜を備えた半導体素子
JP2006351956A (ja) * 2005-06-17 2006-12-28 Univ Of Tokyo 化合物半導体結晶の成長方法、その成長方法を用いて成長した化合物半導体結晶の層を備えた半導体装置及び半導体基板
JP2007123731A (ja) * 2005-10-31 2007-05-17 Toshiba Corp 半導体発光素子および半導体発光装置
JP2011199172A (ja) * 2010-03-23 2011-10-06 Fujitsu Ltd 半導体光波形整形装置
WO2012173162A1 (ja) * 2011-06-13 2012-12-20 国立大学法人東北大学 量子ナノドット、二次元量子ナノドットアレイ及びこれを用いた半導体装置並びに製造方法

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08236501A (ja) * 1995-02-23 1996-09-13 Res Dev Corp Of Japan 半導体微小ドットの製造方法
JPH10261785A (ja) * 1997-03-18 1998-09-29 Fujitsu Ltd 量子箱半導体装置及びその製造方法
JPH1131862A (ja) * 1997-07-14 1999-02-02 Nec Corp 半導体立体量子構造の作製方法
JP2000022278A (ja) * 1998-06-30 2000-01-21 Nec Corp 半導体量子ドット素子及びその製造方法
JP2000188443A (ja) * 1998-12-21 2000-07-04 Nec Corp 半導体量子ドット素子とその製造方法
WO2001068513A1 (fr) * 2000-03-16 2001-09-20 Matsushita Electric Industrial Co., Ltd. Procede destine a usiner une microstructure avec precision
JP2004342851A (ja) * 2003-05-15 2004-12-02 Sharp Corp 半導体膜の成長方法およびこの半導体膜を備えた半導体素子
JP2006351956A (ja) * 2005-06-17 2006-12-28 Univ Of Tokyo 化合物半導体結晶の成長方法、その成長方法を用いて成長した化合物半導体結晶の層を備えた半導体装置及び半導体基板
JP2007123731A (ja) * 2005-10-31 2007-05-17 Toshiba Corp 半導体発光素子および半導体発光装置
JP2011199172A (ja) * 2010-03-23 2011-10-06 Fujitsu Ltd 半導体光波形整形装置
WO2012173162A1 (ja) * 2011-06-13 2012-12-20 国立大学法人東北大学 量子ナノドット、二次元量子ナノドットアレイ及びこれを用いた半導体装置並びに製造方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016125563A1 (ja) * 2015-02-06 2016-08-11 コマツ産機株式会社 プレス機械およびプレス機械の使用方法
JP2016144816A (ja) * 2015-02-06 2016-08-12 コマツ産機株式会社 プレス機械およびプレス機械の使用方法
CN107107514A (zh) * 2015-02-06 2017-08-29 小松产机株式会社 压力机以及压力机的使用方法
US10391731B2 (en) 2015-02-06 2019-08-27 Komatsu Industries Corporation Press machine and method for using press machine

Also Published As

Publication number Publication date
JPS6223331B2 (ja) 1987-05-22

Similar Documents

Publication Publication Date Title
AU537714B2 (en) Terminal for mounting on a circuit board
US3134049A (en) Modular electrical units and assemblies thereof
JPS5991535A (ja) デイジタルコ−ド設定スイツチ
JPS59134856U (ja) カ−ド保護具
JPH0514133A (ja) カード型電子チユーナ
ATA986A (de) Schaltungsanordnung fuer einen elektronischen rundsteuerempfaenger
JPS5327344A (en) Impedance adjustin g device
JPS6218985Y2 (ja)
JPS58116286U (ja) 電子回路の状態切換装置
JPH0522164A (ja) カード型電子チユーナ
JPS5913710Y2 (ja) タツチスイツチ装置
JPS58147337U (ja) 高周波信号切換装置
JPH05102864A (ja) カード型電子チユーナ
JPS60169858U (ja) チツプ実装基板
JPH0140473B2 (ja)
JPS6011462U (ja) 電子部品の実装構造
JPS58150860U (ja) 化粧パネルを有するプリント基板
JPS58220408A (ja) 電子部品の端子形成方法
JPH0515238U (ja) 抵抗内蔵型dipスイツチ
JPS609233U (ja) チツプ化半導体素子
JPS56104449A (en) Integrated circuit element
JPS59147318U (ja) 遅延線
JPH0366155A (ja) コンパレータデバイス
JPS61185819A (ja) 小形電子部品
JPS59129401A (ja) サ−ジ吸収回路の実装方法