JPH0366155A - コンパレータデバイス - Google Patents

コンパレータデバイス

Info

Publication number
JPH0366155A
JPH0366155A JP20234989A JP20234989A JPH0366155A JP H0366155 A JPH0366155 A JP H0366155A JP 20234989 A JP20234989 A JP 20234989A JP 20234989 A JP20234989 A JP 20234989A JP H0366155 A JPH0366155 A JP H0366155A
Authority
JP
Japan
Prior art keywords
input
comparator
terminal
output terminals
electrically
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP20234989A
Other languages
English (en)
Inventor
Shinya Kawaguchi
伸也 川口
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP20234989A priority Critical patent/JPH0366155A/ja
Publication of JPH0366155A publication Critical patent/JPH0366155A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はコンパレータデバイス、特にデュアルインライ
ン状に封止された半導体装置のコンパレータデバイスに
関する。
〔従来の技術〕
第3図は従来のコンパレータの一例の示す接続図である
。第3図のコンパレータは比較機能を有した半導体装置
12の入力端子6と基準端子7に信号が入力された結果
を比較端子8に出力するこの時基準端子7はスイッチ9
の一端に接続されておりこのデータはスイッチ9のON
、OFFにより可変していた。なお、第3図中、10は
グランド端子、11は電源端子である。
〔発明が解決しようとする課題〕
上述した従来のコンパレータは、半導体装置とス、イッ
チが別々となっているので基板に実装する際に実装密度
が低下するという欠点があった。
〔課題を解決するための手段〕
本発明のコンパレータデバイスは、比較機能を有する半
導体チップのコンパレータと、前記コンパレータの入出
力信号の電極とボンディングにより接続し等間隔に複数
配列されたデバイスの入出力端子と、前記入出力端子か
ら突出した形状の複数の接続端子と、相隣合う前記入出
力端子の中間に前記入出力端子と接触する事がなく配列
された半導体チップのグランドと一体に接続されたグラ
ンド端子と、一端が前記グランド端子と電気的に接続さ
れもう一端が前記接続端子の一つの上方にあり上部を操
作することにより電気的に接続および遮断することがで
きる板バネを有する複数のスイッチとを含んで構成され
る。
〔実施例〕
次に本発明の実施例について、図面を参照して詳細に説
明する。
第1図は、本発明の一実腫例を示す斜視図、第2図は第
1図に示す端子を示す平面図である。第1図に示すコン
パレータデバイスは比較機能を有する半導体チップ1の
コンパレータと、このコンパレータの入出力信号の電極
とボンディングにより接続し等間隔に複数配列されたデ
バイスの入出力端子2と、入出力端子2の形状に隣に加
えて向かって突出した形状を有した複数の接続端子3と
、相隣合う入出力端子2の中間に入出力端子2と接触す
る事なく半導体チップのグランドと接続された一つのグ
ランド端子4と、一端がグランド端子4と電気的に接続
されもう一端が接続端子3の一つの上方にあり上部を操
作することにより電気的に接続および遮断することがで
きる板バネ51を有する複数のスイッチ5とを含んで構
成される。
第1図及び第2図について詳細に説明する。第1図のコ
ンパレータデバイスは、チップ1とボンディングにより
接続される入出力端子2.接続端子3.グランド端子4
を第2図に示すようにすることで板バネ51の一端がグ
ランド端子4に電気的に接続されるのでスイッチ5を操
作することにより板バネ51のもう一端を接続端子3に
電気的に接続及び遮断することでチップ1に信号を入力
することが出来る。これを基準信号として入出力端子2
に入力される信号と比較を行い結果を出力する。
〔発明の効果〕
本発明のコンパレータデバイスは、チップとボンディン
グにより接続される端子を第2図のようにすることによ
り半導体装置の上部にスイッチを設けることができるた
め一つの半導体装置にスイッチをもうけそのスイッチを
操作することでコンパレータチップに信号を入力するこ
とができるのでプリント基板の実装密度を上げることが
できるという効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例を示す斜視図、第2図は第1
図に示す端子の形状の一例を示した平面図、第3図は従
来のコンパレータデバイスを示す接続図である。 1・・・チップ、2・・・入出力端子、3・・・接続端
子、4・・・グランド端子、5・・・スイッチ、6・・
・入力端子、7・・・基準端子、8・・・出力端子、9
・・・スイッチ、10・・・グランド端子、11・・・
電源端子、51・・・板バネ。

Claims (1)

    【特許請求の範囲】
  1. 比較機能を有する半導体チップのコンパレータと、前記
    コンパレータの入出力信号の電極とボンディングにより
    接続し等間隔に複数配列されたデバイスの入出力端子と
    、前記入出力端子から突出した形状の複数の接続端子と
    、相隣合う前記入出力端子の中間に前記入出力端子と接
    触する事がなく配列された半導体チップのグランドと一
    体に接続されたグランド端子と、一端が前記グランド端
    子と電気的に接続されもう一端が前記接続端子の一つの
    上方にあり上部を操作することにより電気的に接続およ
    び遮断することができる板バネを有する複数のスイッチ
    とを含むことを特徴とするコンパレータデバイス。
JP20234989A 1989-08-03 1989-08-03 コンパレータデバイス Pending JPH0366155A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP20234989A JPH0366155A (ja) 1989-08-03 1989-08-03 コンパレータデバイス

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP20234989A JPH0366155A (ja) 1989-08-03 1989-08-03 コンパレータデバイス

Publications (1)

Publication Number Publication Date
JPH0366155A true JPH0366155A (ja) 1991-03-20

Family

ID=16456062

Family Applications (1)

Application Number Title Priority Date Filing Date
JP20234989A Pending JPH0366155A (ja) 1989-08-03 1989-08-03 コンパレータデバイス

Country Status (1)

Country Link
JP (1) JPH0366155A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012101150A (ja) * 2010-11-08 2012-05-31 Yoshihara Kensetsu Sangyo Kk 貯水池の藍藻類の除去方法及び除去具

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012101150A (ja) * 2010-11-08 2012-05-31 Yoshihara Kensetsu Sangyo Kk 貯水池の藍藻類の除去方法及び除去具

Similar Documents

Publication Publication Date Title
US4249196A (en) Integrated circuit module with integral capacitor
ATE173552T1 (de) Trägerelement für integrierten schaltkreis
TW341722B (en) Surface-mounted semiconductor package and its manufacturing method
TW347582B (en) Chip package board having utility rings
KR860004370A (ko) Ic카드
EP0844657A4 (en) METHOD FOR MOUNTING A SEMICONDUCTOR CHIP
JPH1174433A (ja) 半導体装置
ATE173848T1 (de) Schaltungsanordnung mit einem chipkartenmodul und einer damit verbundenen spule
SE9900852D0 (sv) An electrical coil module, an electrical coil comprising such modules, an actuation mechanism including such a coil and a circuit breaker comprising such an actuation mechanism
WO2002061774A3 (en) Low inductance chip with center via contact
KR880011914A (ko) 전기 도전 캐리어 플레이트를 포함하는 집적회로
JPH0366155A (ja) コンパレータデバイス
JPH05226803A (ja) 実装回路基板
JPS622628A (ja) 半導体装置
EP0352805A2 (en) Distributed constant type delay line device and a manufacturing method thereof
JPS6250063B2 (ja)
JPH0378249A (ja) カウンタデバイス
WO2000004585A3 (de) Chipträgeranordnung sowie verfahren zur herstellung einer chipträgeranordnung mit elektrischem test
JPH0719148Y2 (ja) マイクロ波回路用パッケージ
JPS629654A (ja) 集積回路装置実装パツケ−ジ
EP0162521A3 (en) Package for semiconductor devices
JPH0722577A (ja) 混成集積回路装置
JPH0445252Y2 (ja)
KR910015040A (ko) 두개의 에미터 단자를 갖는 고주파수 smd 트랜지스터
JPS62248695A (ja) 薄形半導体カ−ド