JPS5963978A - 出力電圧可変型スイッチング電源 - Google Patents

出力電圧可変型スイッチング電源

Info

Publication number
JPS5963978A
JPS5963978A JP17478182A JP17478182A JPS5963978A JP S5963978 A JPS5963978 A JP S5963978A JP 17478182 A JP17478182 A JP 17478182A JP 17478182 A JP17478182 A JP 17478182A JP S5963978 A JPS5963978 A JP S5963978A
Authority
JP
Japan
Prior art keywords
output
pulse
voltage
output voltage
control circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP17478182A
Other languages
English (en)
Other versions
JPH0121700B2 (ja
Inventor
Hideo Yokoyama
秀夫 横山
Fumiaki Ihara
文明 伊原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Telecom Networks Ltd
Original Assignee
Fujitsu Telecom Networks Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Telecom Networks Ltd filed Critical Fujitsu Telecom Networks Ltd
Priority to JP17478182A priority Critical patent/JPS5963978A/ja
Publication of JPS5963978A publication Critical patent/JPS5963978A/ja
Publication of JPH0121700B2 publication Critical patent/JPH0121700B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of DC power input into DC power output
    • H02M3/22Conversion of DC power input into DC power output with intermediate conversion into AC
    • H02M3/24Conversion of DC power input into DC power output with intermediate conversion into AC by static converters
    • H02M3/28Conversion of DC power input into DC power output with intermediate conversion into AC by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate AC
    • H02M3/325Conversion of DC power input into DC power output with intermediate conversion into AC by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate AC using devices of a triode or a transistor type requiring continuous application of a control signal
    • H02M3/335Conversion of DC power input into DC power output with intermediate conversion into AC by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate AC using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Dc-Dc Converters (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 発明の技術分野 本発明は、出力′1圧を広範囲にわたって可変できる可
変安定化電源に関する。
従来技術及び問題点 従来からスイッチングレギュレギュレータにおいて、出
力電圧全安定化するために、出力電圧と基準電圧とを比
較し、両者の差電圧に応じた幅のパルスを出力し、この
パルスによって主トランジスタをオン、オフすることを
イテなっている、しかしながら、従来の構成では特f−
低い出力電圧を得ることが著しく困難であった。
その理由を述べると、出力1圧を低くするためには、ト
ランジスタ全駆動するパルスの幅を狭くするが、その幅
をトランジスタの蓄積時間よりせまくすることができな
いため(パルス%4 ”fc トランジスタの蓄積時間
よりせまくしても、トランジスタには蓄積時間だけ電流
が流れるので、di!I flできない、)出力′電圧
の下限は、蓄積時間によって規定されてしまう。
発明の目的と構成 本発明は、上記の点に鑑みてなされたもので、トランジ
スタの蓄積時間に関係なく出力電圧金工げることができ
る安定化箪61を提供することを目的とするもので、こ
の目的は、本発明によれば、第1のパルス幅制御回路か
らの出力′電圧と基準′電圧の差に応じた幅のパルスに
より、十トランジスタのスイッチング時間k 1ljl
J御することにより出力電圧全安定化するとともに、第
2のパルス幅11i1J 純回路からの該基準電圧に比
例した幅のパルスにより、該第1のパルス幅1「す御回
路出力が該王トランジスタに与えられる時間を制御して
出力電圧を可変にする様にした安定化電源によって達成
される。
発明の実施例 以下本発明11:実施例に基づいて説明する。。
第1図は本発明の実施例を、第2図はそのタイムチャー
トをそれぞれ示す図である。
図中RKOI、RIC!2は整流回路、Tはトランス、
’rrは主トランジスタ、Lはインダクタンス、Cはコ
ンデンサ、OPl、O20は演算増幅器、Eは基準電源
、PWMは第1のパルス幅制御回路、PWM2は第2の
パルス幅it++J御回路、ANDはアンドゲート、で
ある。
図において、Mlのパルス幅制御回路PWMIは出力電
圧の安定化を行ない、第2のパルス幅制御回路PWM2
は、出力電圧を広範囲にわたって変化させる機能を持つ
すなわち、整流回路Rfl:02で整流され、インダク
タンスLとコンデンサCによって平滑化された出力電圧
を抵抗R1、f(2で分圧し、演算増幅器OPIにおい
て基4心源Eと比較し、両者の差に比例した出力金弟1
のパルス幅利1即回路PWM1に入力する。
そして第1のパルス幅制御回路PWMIからは第2図A
に示す様なパルスが出力される。。
一方第2のパルス幅制御回路PWM2は、基準゛電源E
の電圧に比例した電圧のレベルに応じた幅のパルスを出
力する。
その−例を第2図BXO,D、Eに示す。
図の如く、第2のパルス幅制御回路PWM出力は、出力
電圧が高くなるにつれてデー−ティ比が小さくなる。
そして第11第2のパルス幅制御回路出力はそれぞれア
ンドゲートA−NDに入力される。
そしてアンドゲートAND出力により、主トランジスタ
Trが駆動される。
ここにおいて、出力電圧を低げるために、基準電@Ff
iの値を例えば1vに下げると、第2のパルス幅制御回
路出力は第2図Bの様にデユーティ比が大きくなる。
この出力はアンドグー) ’A N Dにおいて反転さ
れるため、アントゲ−)ANDからは、第2図に示す様
な駆動信号が出力されろう この駆動信号の幅は、主トランジスタTrの蓄積時間よ
り大きいが、主トランジスタTrのオン期間が短く又周
期が長いため、トランスTに蓄積されるエネルギーが少
なくなる。
従って、インダクタンスLとコンデンサCにより平滑化
されると、出力電圧はトランジスタTrを蓄積時間だけ
くり返し駆動した場合よりも低くすることができる。
尚、第2図Cは出力が5Vの場合、Dは10v1Eは3
0Vの場合に第2のパルス制御回路から出力されるパル
スの波形である。
従って、出力電圧が高くなるにつれて、アンドグー)A
NDから出力されるパルス数が増加する。
発明の効果 以上の如く本発明によれば、パルス幅をさほどせまくし
なくても、従来に比較して、より低いB圧を得ることが
できる。
【図面の簡単な説明】
第1図は本発明の実施例を示す図、第2図はそのタイム
チャートである。 図中RBOl、R’I(: 02は整流回路、PWMI
、PWM2は第11第2のパルス幅制御回路、ANDは
アンドゲート、Trは主トランジスタである。 オフ図 才 2 図

Claims (1)

    【特許請求の範囲】
  1. 第1のパルス幅制御回路からの出力電圧と基準電圧の差
    に応じた幅のパルスにより、主トランジスタのスイッチ
    ング時間を制御することにより出力電圧を安定化すると
    ともに、第2のパルス幅制御回路からの該基準a圧に比
    例した幅のパルスにより、該第1のパルス幅制御回路出
    力が該主トランジスタに与えられる時間を制御して出力
    電圧を−エ変にする様にした安定化電源。
JP17478182A 1982-10-05 1982-10-05 出力電圧可変型スイッチング電源 Granted JPS5963978A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP17478182A JPS5963978A (ja) 1982-10-05 1982-10-05 出力電圧可変型スイッチング電源

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP17478182A JPS5963978A (ja) 1982-10-05 1982-10-05 出力電圧可変型スイッチング電源

Publications (2)

Publication Number Publication Date
JPS5963978A true JPS5963978A (ja) 1984-04-11
JPH0121700B2 JPH0121700B2 (ja) 1989-04-21

Family

ID=15984549

Family Applications (1)

Application Number Title Priority Date Filing Date
JP17478182A Granted JPS5963978A (ja) 1982-10-05 1982-10-05 出力電圧可変型スイッチング電源

Country Status (1)

Country Link
JP (1) JPS5963978A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6387188A (ja) * 1986-09-29 1988-04-18 Hitachi Ltd サ−ボモ−タのパワ−駆動部動作制御指令方法
JP2008054957A (ja) * 2006-08-31 2008-03-13 Olympia:Kk 遊技機

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6387188A (ja) * 1986-09-29 1988-04-18 Hitachi Ltd サ−ボモ−タのパワ−駆動部動作制御指令方法
JP2008054957A (ja) * 2006-08-31 2008-03-13 Olympia:Kk 遊技機

Also Published As

Publication number Publication date
JPH0121700B2 (ja) 1989-04-21

Similar Documents

Publication Publication Date Title
JPH0127677B2 (ja)
JPH0473803B2 (ja)
JPS5963978A (ja) 出力電圧可変型スイッチング電源
WO2023089985A1 (ja) 電源制御装置、電源装置
JPS62216012A (ja) 高能率安定化電源装置
JP2013084097A (ja) レギュレータ用半導体集積回路
JPS62165083A (ja) 電磁弁の駆動回路
JPS59144366A (ja) スイツチングレギユレ−タ
JPS62203211A (ja) 定電流電源
JPH01175842A (ja) 傾斜磁場発生電源装置
JPS6146187A (ja) 直流電動機の速度制御装置
JPS5836226Y2 (ja) 電源装置
JPH04255460A (ja) スイッチングレギュレータ
JPH0729743Y2 (ja) スイッチング電源装置の出力電圧検出回路
JPH0526947Y2 (ja)
JP2550135Y2 (ja) X線撮影装置の管電圧制御回路
JPS5930032B2 (ja) 定電圧制御方式
JPH0197168A (ja) Dc−dcコンバータ
JPS644304Y2 (ja)
JPH0526948Y2 (ja)
JPH01315262A (ja) スイッチング電源
JPS619167A (ja) トランジスタ駆動回路
JPS6070969A (ja) スイツチングレギユレ−タ
JPH08191169A (ja) Atc回路
JPS58116071A (ja) 高周波スイツチング直流電源