JPS5958988A - 文字放送受信機 - Google Patents

文字放送受信機

Info

Publication number
JPS5958988A
JPS5958988A JP16832982A JP16832982A JPS5958988A JP S5958988 A JPS5958988 A JP S5958988A JP 16832982 A JP16832982 A JP 16832982A JP 16832982 A JP16832982 A JP 16832982A JP S5958988 A JPS5958988 A JP S5958988A
Authority
JP
Japan
Prior art keywords
signal
buffer memory
character
multiplexed
address
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP16832982A
Other languages
English (en)
Inventor
Masutomi Oota
益富 太田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP16832982A priority Critical patent/JPS5958988A/ja
Publication of JPS5958988A publication Critical patent/JPS5958988A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/025Systems for the transmission of digital non-picture data, e.g. of text during the active part of a television frame
    • H04N7/035Circuits for the digital non-picture data signal, e.g. for slicing of the data signal, for regeneration of the data-clock signal, for error detection or correction of the data signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明はバッファメモリをn水平走査期量分(2≦n≦
12)内蔵している文字放送受信機に関するものである
昭和55年度電波技術審議会答申第4編で述べられてい
る文字放送における文字信号乞受信する方法として、文
字信号を多重可能な第10(275)Hから第21(2
84)Hまでの12H期間すべての情報をバッファメモ
リ内にとりこむ方法が一般的である。
第1図は上記方法を用いた従来技術の一実施例である。
第1図において端子9に供給される文字信号は端子10
に供給されるサンプリングクロックによってサンプリン
グされ、直列/並列信号変換部1で直列信号からビット
の並列信号に変換し、8ビット並列信号データ線1qを
介してラッチ2へ送られる。このラッチのタイミングは
フレーミングコード信号から得られるバイト単位の同期
信号端子14とサンプリングクロツク端子10乞人力し
てバイトタイミング発生部5からの出力信号のタイミン
グで行なわれる。このタイミングでラッチされたデータ
はデータ部x 12 Y 介してアドレス発生部8から
発生するアドレスによってバッファメモリ4に書き込マ
レる。このアドレス発生部8はバイトカウンタ部6とH
カウンタ部7とから構成されている。1つの文字信号は
54バイト(データ部のみ)で構成されており、バイト
カウンタ部6は1つの文字信号が送られて来るとバイト
タイミング発生部5から出力されるバイトタイミング信
号乞カウントしてアドレス発生部 タのリセットはフレーミングコードから得られルハイト
単位の同期信号で行なっている。またバッファメモリの
書き込み信号17もここから出力される。Hカウンタ部
7は水平同期信号(端子16埃クロツクとしてカウント
し、アドレスを発生させているので文字信号が重畳でき
る走査線数12本乞全でカウントすることになる。また
このカウンタは文字信号重畳部の手前におし1てHカウ
ンタクリヤ信号(端子15)により計数値0&こりセッ
トされる。つまりバッファメモリの容量としては12H
分必要となる。第1図σ〕従来技術を用いた回路をもつ
文字放送受信機で第2図の様な文字信号が多重された映
像信号を受信したとする。ここで19は第12Hに多重
された文字信号、20は第16Hに多重された文字信号
、21は第18Hに多重された文字信号、22は第20
Hに多重された文字信号、25はテレビの映像信号であ
る。
この時バッファメモリには第3図のように第10H〜第
21Hまでの12H分書き込まれることになる。しかし
ながら文字信号が重畳されているのは第2図に示すよう
に第12H9第16H1第18H1第20Hの4 H期
間のみでこのバッファメモリ内には文字信号が重畳され
ていないH期間も書き込まれており無駄なバッファメモ
リ容量を必要とした。
本発明の目的は上記した従来技術の欠点乞なくし、文字
信号が多重されたHのみの情報しかバッファメモリに書
き込まぬようにシ、バッファメモリ容量?少なくした文
字放送受信機を提供するにある。
本発明の要点は文字信号がどの水平期間に多重されてい
るか検知する信号を発生させ、この信号ヲ用いてバッフ
ァメモリのアドレス発生部をゲートしたり、信号ラッチ
のタイミングを制御することによって文字信号の多重さ
れてる水平期間の情報のみバッファメモリに書き込むこ
とができるようにしたことである。
第4図に本発明による文字放送受信機の一実施例乞示す
。どのHに文字信号が多重されているかを検知する信号
25はフリップフロップ回路24より出力される。ここ
でフリップフロップ回路240セツト信号としてフレー
ミングコード信号から得られるバイト単位の同期信号、
リセット信号としてバッファメモリのアドレス発生回路
8のアドレス信号出力から34バイトカウントしたこと
を検知する信号26ヲ使用している。この検知信号を用
いてバイトカウンタ部5のクロックであるサンプリング
クロックと論理積回路18で論理積?とることにより、
文字信号が多重されているHでしかラッチが行なわれな
くなる。またアドレス発生部8についても文字信号が多
重されているHでしかアドレスが発生せぬようになり書
き込み信号17も発生しない。今、第5図に示す文字信
号を受信したとするとどのHに文字信号が多重されてい
るか検知する信号は25で示される。第4図の回路で示
すようにラッチ2でのラッチのタイミング及びアドレス
の発生は文字多重Hである12H016H,1aH,2
0Hでしか行なわれないのでラインバッファメモリには
第6図に示すように書き込ま、れる。
第7図は文字信号が多重されているか否か検知する信号
2日乞フリップ70ツブ回路24から出力するためのタ
イミングチャートの他の他の例で、フI)ツブフロップ
回路240セット信号としてフレーミングコード信号か
ら得られるバイト単位の同期信号、リセット信号として
水平同期信号Z用いたときの例である。
尚第4図ではフリップフロップ回路24のリセット信号
トしてバッファメモリのアドレス発生回路8のアドレス
信号出力から34バイトカウントしたことを検知する信
号26と水平同期信号L/Jどちらでも入力できるよう
論理和回路27乞使用している。
以上のように本発明Z用いるとラインバッファメモリや
利用効率ン向上させることができ、第6図に示すように
文字多重Hだけバッファメモリに順序よく並らぶので、
後段に情報が読み込まれる際、不要な情報と文字信号情
報と乞切り分けることをせずに済み、情報読み込みの時
間を短縮できる。
【図面の簡単な説明】
第1図は従来の文字放送受信機におけるノくラフアメモ
リ部とその周辺回路のブロック図、第2図は文字信号が
多重された映像信号の波形図第3図は従来技術による回
路において多重Hがバッファメモリ内に書き込まれた時
の状態図、第4図は本発明の一実施例χ示すブロック図
、第5図は文字信号が多重された映像信号、文字信号が
多重されているHY検知する信号とそのセット、リセッ
ト信号?示す波形図、第6図は第6図に示す回路におい
て多重Hがバッファメモリ内に書き込まれた時の状態図
、第7図は文字信号が多重された映像信号9文字信号が
多重されているH乞検知する信号とそのセット信号。 リセット信号を示す波形図である。 18・・・論理積回路、 24・・・フリップフロップ回路。 代理人弁理士 薄 1)利 幸

Claims (1)

  1. 【特許請求の範囲】 1、 テレビジ璽ン信号に多重して送られる文字図形な
    どのディジタル情報(文字信号)を一時情報を貯わえて
    おくためのバッファメモリを内蔵している文字放送受信
    機において、ディジタル情報が多重されている水平期間
    の情報だけをバッファメモリに書き込み、多重されてい
    ない水平期間はバッファメモリへの書□き込みヲ禁止す
    るようにしたこと乞特徴とする文字放送受信機。 2、 バッファメモリのアドレス発生回路に供給されて
    いるバイト単位のクロックパルス及び水平パルスをゲー
    トする手段1設けて、ディジタル信号の先頭に附されて
    いるクロックライン信号又はフレーミングコード信号か
    ら作7た信号によって上記ゲートを開くことにより文字
    信号の多重されている水平期間のみバッファメモリに書
    き込むようにしたことヲ特徴とする請求範囲第1項記載
    の文字放送受信機。 3、 バッファメモリのアドレス発生回路のアドレス信
    号出力から所定数カウントしたこと乞検知して上記ゲー
    )を閉じるようにしたことを特徴とする請求範囲第2項
    記載の文字放送受信機。
JP16832982A 1982-09-29 1982-09-29 文字放送受信機 Pending JPS5958988A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP16832982A JPS5958988A (ja) 1982-09-29 1982-09-29 文字放送受信機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16832982A JPS5958988A (ja) 1982-09-29 1982-09-29 文字放送受信機

Publications (1)

Publication Number Publication Date
JPS5958988A true JPS5958988A (ja) 1984-04-04

Family

ID=15866021

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16832982A Pending JPS5958988A (ja) 1982-09-29 1982-09-29 文字放送受信機

Country Status (1)

Country Link
JP (1) JPS5958988A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6126386A (ja) * 1984-07-16 1986-02-05 Matsushita Electric Ind Co Ltd デ−タ信号受信装置
JPS62176382A (ja) * 1986-01-30 1987-08-03 Sharp Corp 文字放送受信回路
JPS62196988A (ja) * 1986-02-24 1987-08-31 Sharp Corp 文字放送受信回路

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6126386A (ja) * 1984-07-16 1986-02-05 Matsushita Electric Ind Co Ltd デ−タ信号受信装置
JPS62176382A (ja) * 1986-01-30 1987-08-03 Sharp Corp 文字放送受信回路
JPS62196988A (ja) * 1986-02-24 1987-08-31 Sharp Corp 文字放送受信回路

Similar Documents

Publication Publication Date Title
GB1576621A (en) Television synchronizing apparatus
JPH0759075B2 (ja) テレテキストデコ−ダ
JPS57166773A (en) Reproducing method of picture scan
JP2975796B2 (ja) 文字表示装置
KR850001444B1 (ko) 디지탈 신호 처리장치
JPS5923647A (ja) 直列デ−タ信号の変換方法および変換回路
JPH09219845A (ja) タイムコード生成回路
JPS5958988A (ja) 文字放送受信機
JPH02156294A (ja) テレテキスト復号器
JPH0332182A (ja) テレテキスト・デコーダ
US4551767A (en) Stationary-picture transmission system
US5012442A (en) Bus receiver power-up synchronization and error detection circuit
US5422727A (en) Facsimile apparatus having magnetic tape recording apparatus for data storage
JP2612004B2 (ja) 文字放送受信データの取込み回路
EP0374794A2 (en) Digital transmitting/receiving apparatus using buffer memory to eliminated effects of jitter
KR100200736B1 (ko) 마이콤 인터페이스 장치
JP2535393B2 (ja) 同期信号検出回路
JP2615004B2 (ja) 集積化順次アクセスメモリ回路
KR100268700B1 (ko) 비디오 디스크 레코더를 위한 고속 비디오 인터페이스회로
KR960015170A (ko) 영상메모리의 데이타 혼선방지회로
JPH0620297B2 (ja) デ−タ信号受信装置
SU1283782A1 (ru) Устройство дл сопр жени ЭВМ с внешними устройствами
SU1649530A1 (ru) Устройство дл отображени информации
SU1520530A1 (ru) Устройство дл сопр жени ЭВМ с каналом св зи
KR950004542Y1 (ko) 서브코드 인터페이스 회로