JPS5942330B2 - 電源制御装置 - Google Patents

電源制御装置

Info

Publication number
JPS5942330B2
JPS5942330B2 JP55016863A JP1686380A JPS5942330B2 JP S5942330 B2 JPS5942330 B2 JP S5942330B2 JP 55016863 A JP55016863 A JP 55016863A JP 1686380 A JP1686380 A JP 1686380A JP S5942330 B2 JPS5942330 B2 JP S5942330B2
Authority
JP
Japan
Prior art keywords
processing unit
central processing
information processing
processing system
control device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP55016863A
Other languages
English (en)
Other versions
JPS56114021A (en
Inventor
光春 菅野
利弘 酒井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP55016863A priority Critical patent/JPS5942330B2/ja
Publication of JPS56114021A publication Critical patent/JPS56114021A/ja
Publication of JPS5942330B2 publication Critical patent/JPS5942330B2/ja
Expired legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/28Supervision thereof, e.g. detecting power-supply failure by out of limits supervision

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)
  • Debugging And Monitoring (AREA)
  • Direct Current Feeding And Distribution (AREA)

Description

【発明の詳細な説明】 本発明はコンピュータ等情報処理システムを無人運転す
るための電源制御装置の改良に関する。
オフィスコンピュータあるいはビジネスコンピュータ等
情報処理システムの普及にともなつて、オペレータの省
力化及び夜間運転の無人化が要望されてきている。この
ため、情報処理システムの電源投入から切断までの各種
操作について、できるだけオペレータによる操作を介さ
ずに自動運転を可能とする電源制御装置が試みられてい
る。ところで、このような機能を有する情報処理システ
ムには時刻をカウントするタイマー機構と、時刻の経過
にともなつて電源投入あるいは切断を行なう電源制御機
能と、情報処理システムの異常検出を行なう機能と、オ
ペレータ介入を指示する警報機能などが具備されている
。即ち、このような情報処理システムはオペレータによ
つて常時監視運転されることなく、オペレータは情報処
理システムの処理すべき内容について必要な入力データ
の設定プリンタ紙の設定作業などを行なつたならば、あ
とはオペレータ介入を指示する警報があるまで他の作業
を行なうことが出来る。情報処理システムは電源制御機
能とタイマー機能とによつて所定の時刻に電源が投入さ
れ、予定されたジョブ内容が処理され終了すると電源が
切断される。ところで、このような情報処理システムの
監視機能は従来は情報処理システムが処理する命令によ
つてのみ起動されている。
このため、情報処理システムが電源投入後に各ハードウ
ェアーおよびソフトウェアを初期設定するいわゆるIP
L(Initialprogramload)が完了し
ていることが前提条件となつている。その結果もしも、
IPL未完了のまま、情報処理システムが停止している
と異常検出がなし得ないという難点があつた。本発明の
目的は、無人運転する情報処理システムがハードウェア
ーおよびソフトウェアを初期設定する、いわゆるIPL
において異常状態を発生しても、その異常検出を可能と
する信頼性の高い監視機能を有する電源制御装置を提供
するにある。
本発明によれば所定時刻に情報処理システムに電源を投
入および切断する電源制御装置と前記情報処理システム
の中央処理装置から監視指令を受信した時所定周期毎に
前記中央処理装置に割込信号を伝達し、所定時間以内に
前記中央処理装置から前記割込信号に対する応答信号が
返送されるか否かにより前記中央処理装置の異常を検出
する監視回路とを具備する情報処理システムにおいて、
前記情報システムに電源を投入した時点から正常な前記
中央処理装置がハードウエアおよびソフトウエアを初期
設定し終わるに充分な所定時間後に前記監視回路を起動
することにより、前記中央処理装置の初期設定段階に発
生する異常を検出する電源制御装置が得られる。以下図
面に従つて、詳細に説明する。
第1図は無人運転する従来の情報処理システムを説明す
るプロツク図である。図において、情報処理システム1
は命令を処理する中央処理装置2と、それに接続する入
出力装置群3と、中央処理装置2を監視し異常検出する
機能を有する監視回路4と、情報処理システム1を構成
する各装置の電源を投入(あるいは切断)する電源制御
装置5とから構成されている。電源制御装置5は情報処
理システム1とは独立の専用電源を有し、内蔵するタイ
マー機構の指示する時刻に情報処理システム1を電源投
入して起動し、中央処理装置2は予定のジヨブ処理が終
了の時点で監視回路4、信号線11を介して電源切断を
電源制御装置5へ指示し、電源制御装置5は制御線12
を介して各装置の電源切断を行なう。第2図は第1図の
電源制御装置を説明するプロツク図である。
図において、電源制御装置5は無人運転時に電源投入時
刻を知るためのタイマー機構6と、監視回路4と信号線
11を介して接続し、情報処理システム1の各装置と制
御線12を介して接続する制御部9と、中央処理装置2
の異常を検出するための、監視間隔と停止期間とを設定
する操作部7と、情報処理システムの異常状態とオペレ
ータ介入指示などを表示する警報表示部8とから構成さ
れている。操作部7は信号線13を介して設定値を制御
部9、タイマー機構6へ伝えタイマー機構6が所定の時
間に達すると、制御部9は制御線12を介して情報処理
システム1を構成する中央処理装置2その他の電源投入
を行ない、中央処理装置2は予定されたジヨブ処理を終
了すると監視回路4、信号線11を介して電源切断を指
示する。ここで、中央処理装置2の異常検出が監視回路
4によつて行なわれると制御部9によつて警報表示部8
へその内容がオペレータに対して警報として表示される
この警報は例えば、コンソールの打鍵要求あるいは印刷
装置などのプリンタ用紙切れなどを伝えるオペレータ介
入要求である。ところで、従来の監視回路4は中央処理
装置2のソフトウエア一が発生する監視命令によつて監
視モードになり、中央処理装置2へ割込みをかけソフト
ウエア一がそれに応答する。このとき監視回路4は応答
に要する時間をカウントして、予め設定した停止時間を
超えると異常状態として検出する。第3図は本発明の一
実施例を示す監視回路の回路接続図である。
図において、監視回路4はソフトウエア一によつて監視
モードに設定されると、その期間中は、中央処理装置2
を監視するための間隔をきめる間隔タイマー10aが監
視モード信号MNCによつて動作して論理オア・ゲート
0R1バツフア・ゲートBを通して中央処理装置2へ割
込信号1NTを送出し、フリツプ・フロツプ11をセツ
トし中央処理装置2の割込みに対する応答信号RPLが
かえるまでの時間をカウントする応答タイマー10bを
起動する。ところで、中央処理装置2が停止している等
の状態にあると応答信号RPLが応答タイマー10bの
発生する制限時間オーバーの桁上信号CRと、論理アン
ド・ゲートAとによつて異常検出信号HNGが発生する
両タイマー10a,10bは電源制御装置5の操作部7
と制御部9を介して任意時間に設定され得る。ここで、
タイマー機構6によつて電源投入時刻になつたことが知
れると、制御部9によつて電源投入シーケンスが起こさ
れる。その結果、中央処理装置2入出力装置群3に電源
が投入され、IPLによつて中央処理装置2のハードウ
エア一およびソフトウエアがすべて初期設定されたタイ
ミングで、制御部9によつてタイマー割込信号1PCが
発生し、前述の論理オア・ゲート0Rを介して中央処理
装置2へ割込みが与えられる。この結果、中央処理装置
がIPLを実施中に異常になつても監視回路がその異常
を検出することが可能となる。上記実施例に説明のよう
に、無人運転を行なう情報処理システムの異常を監視す
る監視回路を中央処理装置の処理するソフトウエア一と
、情報処理装置をタイマー機構によつて電源投入するハ
ードウエア一の発生する信号とによつて監視回路を起動
するため、中央処理装置が初期化される際に異常になつ
ても検出可能であり、無人運転の実施中に電源投入され
たまま停止しているような異常状態を防止することが出
来る。
以上本発明によつて情報処理システムを無人運転するた
めの信頼性の高い監視機能を有する電源制御装置が得ら
れる。
【図面の簡単な説明】
第1図は無人運転する従来の情報処理システムを説明す
るプロツク図、第2図は第1図の電源制御装置を説明す
るプロツク図、第3図は本発明の一実施例を示す監視回
路の回路接続図である。 1・・・・・・情報処理システム、2・・・・・・中央
処理装置、3・・・・・・入出力装置群、4・・・・・
・監視回路、5・・・・・・電源制御装置、6・・・・
・・タイマー機構、10a・・・・・・間隔タイマー、
10b・・・・・・応答タイマー 1PC・・・・・・
タイマー割込信号。

Claims (1)

    【特許請求の範囲】
  1. 1 所定時刻に情報処理システムに電源を投入および切
    断する電源制御装置と、前記情報処理システムの中央処
    理装置から監視指令を受信した時所定周期毎に前記中央
    処理装置に割込信号を伝達し、所定時間以内に前記中央
    処理装置から前記割込信号に対する応答信号が返送され
    るか否かにより前記中央処理装置の異常を検出する監視
    回路とを具備する情報処理システムにおいて、前記情報
    処理システムに電源を投入した後所定時間経過後に前記
    中央処理装置に割込信号を発生する手段と、該中央処理
    装置から返送される前記応答信号を監視する前記監視回
    路を起動させる手段を設けることを特徴とする電源制御
    装置。
JP55016863A 1980-02-14 1980-02-14 電源制御装置 Expired JPS5942330B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP55016863A JPS5942330B2 (ja) 1980-02-14 1980-02-14 電源制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP55016863A JPS5942330B2 (ja) 1980-02-14 1980-02-14 電源制御装置

Publications (2)

Publication Number Publication Date
JPS56114021A JPS56114021A (en) 1981-09-08
JPS5942330B2 true JPS5942330B2 (ja) 1984-10-15

Family

ID=11928050

Family Applications (1)

Application Number Title Priority Date Filing Date
JP55016863A Expired JPS5942330B2 (ja) 1980-02-14 1980-02-14 電源制御装置

Country Status (1)

Country Link
JP (1) JPS5942330B2 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5960524A (ja) * 1982-09-29 1984-04-06 Toshiba Corp 自動電源遮断装置
JPS5969824A (ja) * 1982-10-13 1984-04-20 Takenaka Komuten Co Ltd 計算機の無人運転システム

Also Published As

Publication number Publication date
JPS56114021A (en) 1981-09-08

Similar Documents

Publication Publication Date Title
JPS5942330B2 (ja) 電源制御装置
JPH06202764A (ja) 電源切断装置
JPH03230666A (ja) フアクシミリ装置
JPS6389941A (ja) マイクロプロセツサ応用機器の監視制御装置
JPH05233374A (ja) ウオッチドッグタイマ装置
JPH0345365A (ja) プリンタ
JP2725107B2 (ja) 割り込み装置
JP3358199B2 (ja) 入出力装置の状態検出方式
JPS5999515A (ja) 自動電源制御方式
JPH0318919A (ja) プリンタの受信制御方式
JP2814612B2 (ja) 周辺装置の限界状態報告方式
JPH11353059A (ja) 数値制御装置の電源断処理方法および装置
JPH04305758A (ja) 情報処理装置
JPH1020904A (ja) 制御状態監視装置
JPH0535460B2 (ja)
JPH0276020A (ja) 電源制御部のプログラム異常処理方式
JPS6324316A (ja) デイスプレイユニツト電源制御方式
JPH0458339A (ja) 制御用マイクロプロセッサシステム
JPH0356501B2 (ja)
JPS63208954A (ja) プログラム監視方式
JPS6340923A (ja) デ−タ処理システムにおける電源制御方式
JP2000020353A (ja) ウオッチドッグタイマ制御方式
JPS5868185A (ja) 印字器の制御装置
JPS6243717A (ja) 自動運転制御装置
JPH05224768A (ja) 計算機システムの自動立ち上げ監視機構