JPS59210756A - Fsk変調装置 - Google Patents

Fsk変調装置

Info

Publication number
JPS59210756A
JPS59210756A JP7412084A JP7412084A JPS59210756A JP S59210756 A JPS59210756 A JP S59210756A JP 7412084 A JP7412084 A JP 7412084A JP 7412084 A JP7412084 A JP 7412084A JP S59210756 A JPS59210756 A JP S59210756A
Authority
JP
Japan
Prior art keywords
counter
preset
signal
frequency dividers
frequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7412084A
Other languages
English (en)
Inventor
Koichi Inoue
光一 井上
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP7412084A priority Critical patent/JPS59210756A/ja
Publication of JPS59210756A publication Critical patent/JPS59210756A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/10Frequency-modulated carrier systems, i.e. using frequency-shift keying
    • H04L27/12Modulator circuits; Transmitter circuits
    • H04L27/122Modulator circuits; Transmitter circuits using digital generation of carrier signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明はデータ伝送におけるFSK変調装置に関するも
ので変調精度の向上をはかることを目的とするものであ
る。
従来のこの種の回路は例えば第1図に示す様に発振器1
の出力を分周器2加えて分周することによりスペース信
号用のクロックを作成して切換器5へ入力し、寸だ発振
器1からの出力を分周器3で分周することによりマーク
信号用のクロックを作成して切換器らへ入力する。一方
、発振器1かもの出力を分周器4で分周することにより
伝送レートと等しいクロックを端子9に出力し、これに
同期させて端子1oよりデータを入力して、この信号に
より切換器5を制御して、切換器5の2種の入力のうち
1種をカウンタ6の入力とし、出力をり、/A変換器7
を経てFSX変調信号を得るというものである1、シか
しこの回路においてもし、分周器2,3.4及びカウン
タ6の位相関係が狂えばFSX変調(14号のマークと
スペースの正弦波の切換れる位相が狂ったままになって
しまうという欠点がある。
本発明は分周器及びカウンタの位相関係が何らかの理由
で狂っても自動的に正しい状態に復帰し得るようにした
ものである。
第2図に1、本発明の一実施例を示すものであり、第1
図の構成と相違する点はプリセット作成回路8を伺加し
た点である。この構成においてプリセット作成回路8以
外は従来のものと同様の動作をする。この場合グリセッ
ト作成回路8はデータ10の変化を検出して分周器2,
3及びカウンタ6に信号を出力するもので、回路全体が
正常動作しているときに分周器2,3及びカウンタ6が
持つべき値をプリセットする働きをする。従って正常動
作しているときはプリセット作成回路は本回路全体に何
ら影響を与えないが一方、分周器2,3及びカウンタ6
が誤動作した場合にはデータの変化時点で強制点に正し
い値が分周器2,3、カウンタ6にはプリセットされ自
動的に正常動作に復帰することになる。
以上説明したように本発明によれば、分周器およびカウ
ンタに入力データ変化時点で正しい値かプリセットし得
るようにしているため、車載機器等ノイズが多く、電源
電圧の瞬断が生じ易い環境において、たとえ誤動作して
も正常動作への復帰させることが可能になり、信頼性を
高めることができる。
【図面の簡単な説明】 第1図は従来のFSX変調装置の構成を示すブロック図
、第2図は本発明の一実施例におけるFSK変調装置の
構成を示すブロック図である。 1・・・・発振器、2,3.4・・・・・・分周器、5
・川・・切換器、6・・・・カウンタ、7・・・・・D
/A変換器、8・・・・・プリセット作成回路、9・・
・−・データ入力用クロック出力端子、10・・・・・
データ入力端子、11− FSX変調信号出力端子。

Claims (1)

    【特許請求の範囲】
  1. 単一の信号からそれぞれマーク信号およびスペース信号
    に対応する周波数を得る2つの分周器と、データがマー
    クかスペースかにより上記2つの分周器の出力を選択し
    て出力する切換器を備え、位相連続FSK信号を得るF
    SX変調装置において、データの変化を検出し上記分周
    器にプリセット信号を供給する手段を設けたことを特徴
    とするFSK変調装置。
JP7412084A 1984-04-13 1984-04-13 Fsk変調装置 Pending JPS59210756A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7412084A JPS59210756A (ja) 1984-04-13 1984-04-13 Fsk変調装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7412084A JPS59210756A (ja) 1984-04-13 1984-04-13 Fsk変調装置

Publications (1)

Publication Number Publication Date
JPS59210756A true JPS59210756A (ja) 1984-11-29

Family

ID=13538027

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7412084A Pending JPS59210756A (ja) 1984-04-13 1984-04-13 Fsk変調装置

Country Status (1)

Country Link
JP (1) JPS59210756A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61234152A (ja) * 1985-04-09 1986-10-18 Toshiba Corp Fsk変復調器

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5140062A (ja) * 1974-10-01 1976-04-03 Kokusai Electric Co Ltd Shuhasuhenihenchokairo

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5140062A (ja) * 1974-10-01 1976-04-03 Kokusai Electric Co Ltd Shuhasuhenihenchokairo

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61234152A (ja) * 1985-04-09 1986-10-18 Toshiba Corp Fsk変復調器

Similar Documents

Publication Publication Date Title
US4339722A (en) Digital frequency multiplier
KR960012737A (ko) 순간적으로 클럭 주파수를 쉬프트하는 위상 동기 회로(pll) 시스템 클럭 발생기
KR870011522A (ko) 클럭 제어 회로
JPS6216617A (ja) Pll周波数シンセサイザ
US5982835A (en) Digital processing phase lock loop for synchronous digital micro-wave apparatus
JPS59210756A (ja) Fsk変調装置
US4215314A (en) Dephaser circuit
JPH04357713A (ja) 切換機能を有する基準信号発生回路
AU653377B2 (en) An oscillator unit with improved frequency stability
JP2604612B2 (ja) クロック生成装置
JPS6229217A (ja) クロツク分配回路
JPH0262963B2 (ja)
JPH02252316A (ja) ジッタシミュレーション機能付きpll回路
JP2927801B2 (ja) Pll回路
JPH0588051B2 (ja)
JPH05297976A (ja) クロック切替回路
JPS58155381A (ja) 演算装置
KR200158126Y1 (ko) 사설교환기에서 클럭보드의 이중화 회로
JPS6169245A (ja) 送信周波数切換装置
JPS6188318A (ja) マイクロコンピユ−タの時計機能
JPS6282722A (ja) 周波数分周回路
JPH02174421A (ja) Pll回路
JPS5964928A (ja) 集積回路
JPH0425946A (ja) 回路自己診断方式
JPH0817357B2 (ja) 位相同期回路