JPS592074A - 画像メモリへの文字書込み方式 - Google Patents

画像メモリへの文字書込み方式

Info

Publication number
JPS592074A
JPS592074A JP57110629A JP11062982A JPS592074A JP S592074 A JPS592074 A JP S592074A JP 57110629 A JP57110629 A JP 57110629A JP 11062982 A JP11062982 A JP 11062982A JP S592074 A JPS592074 A JP S592074A
Authority
JP
Japan
Prior art keywords
character
image memory
address
data
display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP57110629A
Other languages
English (en)
Other versions
JPH0323916B2 (ja
Inventor
伸一 窪田
章 佐藤
岡 安克
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP57110629A priority Critical patent/JPS592074A/ja
Publication of JPS592074A publication Critical patent/JPS592074A/ja
Publication of JPH0323916B2 publication Critical patent/JPH0323916B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (1)  発明の技術分野 本斃明は1iII像メモリへの文字書込み方式に関し、
よシ詳しくは、画面表示用のビット・マツプ・メモリや
、レーザプリンタ等の出力機器の1ペ一ジ分のパターン
バッファ等、画(線情報を保持する画像メモリへの文字
パターンの書込みにおいて、文字パターンを文字単位に
処理し、かつ画像メモリへの文字パターンの書込みをビ
ット単位に行うことによシ、文字の位置や方向を自由に
榊択できるようにした画像メモリへの文字書込み方式に
関する。
(2)  発明の背景 図面や写真等を表示するグラフィックディスプレイ装に
や画像プリンタをオフィスで用いる場合、簡単なハード
ウェアで、安価に、文字の大きさや方向を自由に変える
ことが可能な表示装置が要求される。
(3)従来技術と問題点 従来、オフィスで用いられるような簡単な表示装置にお
いては、画像メモリは手書き文字、図面、写真等のデー
タのみを格納しており、キャラクタ・ジェネレータに格
納された文字パターンのデータは画像メモリを介するこ
となく、直接に青水画面あるいは表示用紙の1ページの
所定の場所に出力されていた。このため、表示された文
字は同一の大きさでしかも同一の方向に書かれたもので
あシ、従って従来の表示装置は限定された中速にしか使
用できなかった。
(4)  発明の目的 本発明の目的は上述の従来技術における問題にかんがみ
、キャラクタージヱネレータから画像メモリに文字パタ
ーンのデータを1ピツトずつ梅込むという構想に基づき
、画像メモリへの文字書込み方式において、キャラクタ
・ジェネし一夕に格納された文字パターンのデータを、
画像メモリに、任意の方向、任意の大きさ、および任意
の位置で書込み可能にすることにある。
(5)発明の構成 上記の目的達成のための本発明の要旨は、画像出力手段
、該画像出力手段の1ペ一ジ分または1画面分をビット
マツプ状態に格納する画像メモリ、文字パターンの数値
情報を格納するキャラクタ・ジェネレータ、該キャラク
タ・ジェネレータに格納されている文字パターンの数値
情報を該画像メモリに書込ませる文字書込み回路、およ
び該キャラクタ・ジェネレータと該文字書込み回jfi
vとを制御する制御装置バを具備し、該文字書込み1I
Jl路は、該制御装置から与えられる文字の表示方向、
表示位置および表示する大きさの指示に基づいて該画像
メモリへの書込みアドレスを1ビツト毎に演算し、それ
によシ該文字パターンの数値情報を該表示方向、表示位
置および表示する大きさの指示に応じて該画像メモリに
書き込むようにしたことを特徴とする画像メモリへの文
字書込み方式にある。
(6)発明の実施例 以下、本発明の実施例を図面によって説明する。
第1図社本発明の一実施例による画像メモリへの文字書
込み方式を実施するための装置を示すブロック回路図で
ある。本実施例においては、1ワードは16ビツトで構
成されている。表示動作にオイld、CP U 1は外
部インターフェース3を介して外部装膚から1ペ一ジ分
あるいL−画面分(以下、1ペ一ジ分として説明をする
)の出力データを受取る。出力データには1ペ一ジ分の
文字コードと出力アドレスとが含1tでいる。CPU1
はプログラムメモリ5のプログラムの制御卸のFに以下
の動作を管理する。
(1)CPUIは1ペ一ジ分の文字コードを、その文字
が格納されているキャラクタ・ジェネレータのアドレス
であるC、Gアドレスに変換してC,G。
アドレス・バッファ争メモリ9にセントし、1ペ一ジ分
の文字の出力アドレスは文字出力アドレス・バッファ・
メモリ11にセットする。出力アドレスはこの文字の表
示位置の先幀アドレス、表示方向、および表示する文字
の大きさを指定する1Hにセットし終るとc P U 
1 r、tマイクロプロセッサ17に起動割込み■をか
ける。マイクロプロセッサ17は以後1ペ一ジ分のデー
タをCPUIと独立して処理する。
(2)マイクロプロセラ−+j 17 i’ C,Gア
ドレス・バッファ・メモリ11にセットされているC、
Gアドレスの先頭アドレスを読出してC,Gアドレス・
レジスタ13にセットし、それによりキャラクタ拳ジエ
ネレーク7から1ワード(16ビツト)のデータを読出
して、レジスタA15にセットする。レジスタA15に
セットされた1ワードのデータは文字の横方向の1ラス
ク走査線分である。
(3)マイクロプロセッサ17はレジスタA15にセッ
トされた1ワードのデータを自己の内部レジスタに取り
込む。文字書込用マイクロプロセッサ17としては、サ
イクルタイム10D+1秒程度の高速のプロセッサを用
いる。18は文字4込用マイクロプロセッサ17を制御
するプログラムメモリである。
(4)  マイクロプロセッサ17は文字出力アドレス
令バッファ・メモリ11に格納されている出力アドレス
を読出し、文字の表示位置の先頭アドレスX。およびy
o4x方向アドレスレジスタ19およびY方向アドレス
レジスタ21にそれぞれセットする。文字の表示方向お
工ひ表示する文字の大きさを指定する情報は文字書込用
マイクロプロセッサ17の内部レジスタに取り込み、保
持する。
(5)文字貴込用マイクロプロセッサ17に取込まれて
いる1ワードのデータの最上位ビットのデータを1ビツ
トテータレジスタ23にセットする。
1ビツトテータレジスタ2ろにセットされたデータは、
画像メモリ25の、X方向アドレスレジスタ19および
Y方向アドレスレジスタ21によって指定されたアドレ
ス(Xo、 yo)に書込まれる。
(6)文字<1%込用マイクロプロセッサ17け、文字
の表示方向および表示すべき文字の大きさの情報を参照
して次の貴込みアドレスx、、y、を計算し、再びX方
向アドレスレジスタ19およびY方向アドレスレジスタ
21に格納する。例えば文字な横方向に表示する場合で
、大きさは標準サイズの場合、次の書込みアドレスはX
、=Xo+1゜Yt:=Yoとなり、文字縦方向に標準
サイズで表示する場合はX、=Xo、 Y、=Yo+ 
1となる。
(7)文字書込用マイクロプロセッサ17に書込まれて
いる1ワードのデータの最上位ビットの次の位のビット
データを1ビツトデータレジスタ23にセットする。こ
のデータは画像メモリ23のアドレス(Xl + Yl
 )に書込まれる。
(8)以下、(5)から(7)tでの動作と同様の動作
を繰返し、文字書込用マイクロプロセッサ17に取込ま
れた1ワードのデータのすべてのビットが画像メモリ2
5に書込まれると、文字書込用マイクロプロセッサ17
は、画像メモリ25上の次のラスク走査線における文字
の表示位置の先頭アドレスX。1. YoI をそれぞ
れX方向アドレスレジスタ19およびY方向アドレスレ
ジ′スタ21にセツユする。
(9)マイクロプロセッサ17はC,Gアドレスをプラ
ス1してC,Gアドレスレジスタ13にセットし、それ
によシキャラクタ・ジェネレータ7からの次の1ワード
のデータをレジスタAにセットする。
以下、上記(3)から(8)までの動作と同様の動作を
実行する。
以上の動作を繰り返すことにより1文字分の書込みが終
了すると、マイクロプロセッサ17社次に表示すべき1
文字分の情報を上記(2)〜(9)の動作と同様にして
処理し、以下同様の動作を行なう。
こうして、画像メモリ25には表示パネルの一画面また
は出力用紙の1ペ一ジ分のデータがビットマツプ状に格
納される。なお、写真、図面等の文字以外のデータは図
示しない他の周知の手段で画像メモリに格納される。
@2図は第1図に示したキャラクタ・ジェネレータ7に
格納されている文字のデータと、仁の文字のデータを画
像メモリ25に書込んだ様子を示す図である。同図にお
いて、キャラクタジェネレータ7に格納されている文字
Aのデータは、ワードW。、W4.W2.・・・の各々
を構成する16ビツトのデータからなっている。例えば
ワードW。はデータD0〜D15からなっている。図に
おいて文字の存在するビットは”1”、文字の存在しな
いビットは”0″を表わしている。画像メモリ25には
横方向に表示する場合と縦方向に表示する場合の2つの
場合の書込みデータが示されている。
上側に示される文字Aは横方向に表示する場合であ勺、
書込みアドレスは(XO”0 ) +  (X6 +’
 v Yg ) v =・v  (X6 + 15 v
 Yg ) r  (Xo + XOI1 )、  (
XOI1. XOI1 )、−、(XOI15゜y、+
i)、・・・と変化して書込みが行なわれる。
丁側に示される文字入は縦方向に表示する場合であり、
喜込みアドレスは(XOI Yo)、  (X□+Yg
 + 1 )e ・・−(X6* Yg + 15 )
 、(XOI1.Yo)。
(XOI1 t XOI1 ) 、 ・l  (XOI
1.XOI15 ) 。
・・・と変化して書込みが行われることがわかる。なお
、第2肉の画像メモリ25は、表示される一画面貫たは
出カブリント用紙−員に対応する表現にしてあり、物理
的な格納位置を示すものではない。
表示文字の大きさの制御部も、文字書込用マイクロプロ
セッサ17において出力アドレスを適切に計算すること
によ#)可能であることは明らかである。例えばキャラ
クタジェネレータ7の1ビットのデータを2ビツトのア
ドレスで画像メモリに格納すれば標準の大きさの4倍と
なり、キャラクタ・ジェネレータ7の2ピツトのデータ
を1ビツトのアドレスで画像メモリに格納すtlはイ倍
になる。
なお、1ワードは16ビツトに限ることなく、32ビツ
ト等他のビット構成でも本発明の適用範囲に入る。実施
例では文字横這み回路をマイクロプロセッサを用いたプ
ログラム制御方式で構成したが、同様の機能を集積回路
(jC)を用いたランダムロジックで構成することも、
もちろん可能であシ、その方がよシ茜速の処理を実現で
きる。
(力 発明の詳細 な説明したように、本発明によれば、キャラクタ・ジェ
ネレータから画像メモリに文字パターンのデータを1ビ
ツトずつ鴫込むことにより、画像メモリへの文字書込み
方式において、構造が部片で安価なハードウェアを用い
て、キャラクタ−ジェネレータに格納された文字パター
ンのデータを画像メモリに、任意の方向、任意の大きさ
、および任意の位置で書込むことができ、従って画像イ
モリを用いた表示装悄゛に、任意の大きさ、方向、およ
び位−で文字を表示することができるため、オフィス用
表示装置に極めて有用である。
【図面の簡単な説明】
第1図は本発明の一実施例による画像メモリへの文字書
込方式を実施するための装置゛を示すブロック同略図、
第2図は第1図に示したキャラクタジェネレータに格納
されている文字のデータと、この文字のデータを画像メ
モリに書込んだ様子を示す図である。 1・・・中央処理装儂゛、3・・・外部インターフェー
ス、5・・・プログラムメモリ、7・・・キャラクタ・
ジェネレータ、9・・・C,G、アドレス・バップアー
メそり、11・・・文字出力アドレス・バッファ・メモ
リ、15°゛C,G、アドレス・レジスタ、15・・・
レジスタA117・・・文字書込用マイクロプロセッサ
、19・・・X方向アドレス・レジスタ、21・・・Y
方向アドレス・レジスタ、25・・・1ピクト・データ
Φレジスタ、25・・・画像メモリ。

Claims (1)

    【特許請求の範囲】
  1. 1、画像出力手段、該画像出力手段の1ペ一ジ分または
    1画面分をビットマツプ状態に格納する画像メモリ、文
    字パターンの数値情報を格納するキャラクタ・ジェネレ
    ータ、核キャラクタ・ジェネレータに格納されている文
    字パターンの数値清報を該画像メモリに四込ませる文字
    書込み回路、および該キャラクタ・ジェネレータと該文
    字書込み回路とを制御する制御装置i!?を具備し、該
    文字書込み回、路は、該制御装置から与えられる文字の
    表示方向、表示位置および表示する大きさの指示に基づ
    いて該画像メモリへの得込みアドレスを1ビツト毎に演
    算し、それによシ該文字パターンの数値情報を該表示方
    向、表示位置および表示する大きさの指示に応じて該画
    像メモリに書き込むようにしたことを特徴とする画像メ
    モリへの文字書込み方式。
JP57110629A 1982-06-29 1982-06-29 画像メモリへの文字書込み方式 Granted JPS592074A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57110629A JPS592074A (ja) 1982-06-29 1982-06-29 画像メモリへの文字書込み方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57110629A JPS592074A (ja) 1982-06-29 1982-06-29 画像メモリへの文字書込み方式

Publications (2)

Publication Number Publication Date
JPS592074A true JPS592074A (ja) 1984-01-07
JPH0323916B2 JPH0323916B2 (ja) 1991-03-29

Family

ID=14540605

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57110629A Granted JPS592074A (ja) 1982-06-29 1982-06-29 画像メモリへの文字書込み方式

Country Status (1)

Country Link
JP (1) JPS592074A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6338987A (ja) * 1986-08-05 1988-02-19 富士ゼロックス株式会社 文字発生装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55161279A (en) * 1979-06-01 1980-12-15 Casio Computer Co Ltd Converter for vertical horizontal writing of character pattern

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55161279A (en) * 1979-06-01 1980-12-15 Casio Computer Co Ltd Converter for vertical horizontal writing of character pattern

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6338987A (ja) * 1986-08-05 1988-02-19 富士ゼロックス株式会社 文字発生装置

Also Published As

Publication number Publication date
JPH0323916B2 (ja) 1991-03-29

Similar Documents

Publication Publication Date Title
JPS62166391A (ja) カ−ソル制御装置
JPS63163889A (ja) 画像処理装置
JPS592074A (ja) 画像メモリへの文字書込み方式
JPH01290448A (ja) 文字発生装置
JP2773458B2 (ja) ベクトル制御装置
JPS61158384A (ja) 文字処理装置
JP2829051B2 (ja) 文字表示方式
JPS6242189A (ja) パタ−ン書込装置
JPS5945567A (ja) メモリ書き込み制御回路
JPS61160791A (ja) 表示装置
KR970000273B1 (ko) 퍼스널 컴퓨터에서의 한글처리장치
JPS62293288A (ja) 文字パタ−ン転送方式
JPS59140484A (ja) グラフイツク文字パタ−ン生成装置
JPH0728990A (ja) グラフィックスメモリアクセス回路
JPS61200581A (ja) ビツトマツプ表示制御方式
JPS59116782A (ja) 文字信号等発生装置
JPH051491B2 (ja)
JPS61239288A (ja) 文字パタ−ン発生方式
JPS63243990A (ja) 文字転送方式
JPS5838988A (ja) 図形発生装置
JPS61193189A (ja) 文字図形表示装置
JPS58205186A (ja) 表示装置
JPS61213884A (ja) 図形文字発生装置
JPS58166441A (ja) デイスプレイ装置
KR910017317A (ko) 그래픽 표출 시스템의 스크린에서 소정 1도트 표출 처리방법