JPS59205649A - 演算制御方式 - Google Patents
演算制御方式Info
- Publication number
- JPS59205649A JPS59205649A JP58080133A JP8013383A JPS59205649A JP S59205649 A JPS59205649 A JP S59205649A JP 58080133 A JP58080133 A JP 58080133A JP 8013383 A JP8013383 A JP 8013383A JP S59205649 A JPS59205649 A JP S59205649A
- Authority
- JP
- Japan
- Prior art keywords
- register
- memory
- immediate data
- contents
- microprogram
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Executing Machine-Instructions (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔発明の利用分野〕
本発明はイミデートデータを多用するマイクロプログラ
ムに好適な演算側t11方式に関するものである。
ムに好適な演算側t11方式に関するものである。
従来から、マイクロプログラムでイミデートデータを使
用する場合には、イミデートデータが記憶されているメ
モリをマイクロプロゲラムチ直接指定する(直接アクセ
スする)が、マイクo フ。
用する場合には、イミデートデータが記憶されているメ
モリをマイクロプロゲラムチ直接指定する(直接アクセ
スする)が、マイクo フ。
グラムのフィールドの1部をイミデートデータに割り当
てることにより行なっていた。従って、関数プログラム
等のようにイミデートデータを多く用いるプログラムで
はステップ数が増加する欠点があり、マイクロプログラ
ムを格納するメモリ容量を大きくする必要があった。
てることにより行なっていた。従って、関数プログラム
等のようにイミデートデータを多く用いるプログラムで
はステップ数が増加する欠点があり、マイクロプログラ
ムを格納するメモリ容量を大きくする必要があった。
本発明の目的は、上記の欠点に鑑み、イミデートデーグ
を多用するマイクロプログラムのステップ数を削減した
演算制御方式を提供することにある。
を多用するマイクロプログラムのステップ数を削減した
演算制御方式を提供することにある。
本発明は、マイクロプログラムよバイミデートデータが
記憶されているメモリから必要なデータを出力させて演
算処理をするシステムの演算処理方式において、前記メ
モリに対して間接アクセスを行tx、つと共に保持内容
を順次インクリメントする機能を有するイミデートデー
タインデックスレジスタ(単にインデックスレジスタと
称す)を設け、マイクロプログラムがロードされている
レジスタのソースレジスタ指定フィールドから直接前記
メモリにアクセスすると共に指定フィールドの内容(ア
ドレス)をインデックスレジスタにロードし、次回から
はインデックスレジスタの保持内容をインクリメントし
た後、このインデックスレジスタから間接的に前記メモ
リにアクセスする動作を必要な回数だけ繰り返すことに
ょシ、前記メモリから必要なデータを次々と出力させる
ことによって、上記目的を達成するものである。
記憶されているメモリから必要なデータを出力させて演
算処理をするシステムの演算処理方式において、前記メ
モリに対して間接アクセスを行tx、つと共に保持内容
を順次インクリメントする機能を有するイミデートデー
タインデックスレジスタ(単にインデックスレジスタと
称す)を設け、マイクロプログラムがロードされている
レジスタのソースレジスタ指定フィールドから直接前記
メモリにアクセスすると共に指定フィールドの内容(ア
ドレス)をインデックスレジスタにロードし、次回から
はインデックスレジスタの保持内容をインクリメントし
た後、このインデックスレジスタから間接的に前記メモ
リにアクセスする動作を必要な回数だけ繰り返すことに
ょシ、前記メモリから必要なデータを次々と出力させる
ことによって、上記目的を達成するものである。
以下本発明の演算制御方式の一実施例を図面に従って説
明する。第1図は本発明の演算制御方式を適用した演算
制御装置の一実施例を示す構成図である。マイクロプロ
グラムがロードされるレジスタ100の1部分には、ソ
ースレジスタ指定フィールド110、イミデートデータ
インデックスレジスタ10を制御するコマンドフィール
ド120が設けられている。ソースレジスタ指定フィー
ル)′110かもはメモリ200のアドレスがイミデー
トデータインデックスレジスタ(単にインデックスレジ
スタと略称する)10に出力されている。インデックス
レジスタ10は、メモリ200をアクセスすると共に保
持した内容をインクリメントする機能を有するものであ
る。コマンドフィールド120ハコマンrをデコード回
路20に出力する。デフ−1回路2o[は信号線21.
22によってインデックスレジスタ10に接続されてい
る。信号fgA2xけソースレジスタ指定フィールド1
10の内容をインデックスシミ2スタ10にローrする
コマンドをデコード回路20が受けた時アクティブとな
る。信号線22はインデックスレジスタlOの内容をイ
ンクリメントするコマンドをデコード回路20が受けた
時アクティブとなる。
明する。第1図は本発明の演算制御方式を適用した演算
制御装置の一実施例を示す構成図である。マイクロプロ
グラムがロードされるレジスタ100の1部分には、ソ
ースレジスタ指定フィールド110、イミデートデータ
インデックスレジスタ10を制御するコマンドフィール
ド120が設けられている。ソースレジスタ指定フィー
ル)′110かもはメモリ200のアドレスがイミデー
トデータインデックスレジスタ(単にインデックスレジ
スタと略称する)10に出力されている。インデックス
レジスタ10は、メモリ200をアクセスすると共に保
持した内容をインクリメントする機能を有するものであ
る。コマンドフィールド120ハコマンrをデコード回
路20に出力する。デフ−1回路2o[は信号線21.
22によってインデックスレジスタ10に接続されてい
る。信号fgA2xけソースレジスタ指定フィールド1
10の内容をインデックスシミ2スタ10にローrする
コマンドをデコード回路20が受けた時アクティブとな
る。信号線22はインデックスレジスタlOの内容をイ
ンクリメントするコマンドをデコード回路20が受けた
時アクティブとなる。
インデックスレジスタ10が出力するアドレスはマルチ
プレクサ30のA入力に入力される。マルチプレクサ3
00B入力にはソースレジスタ指定フィールド110か
らのアドレスが直接入力される。マルチプレクサ30の
出力信号はイミデートデータが記憶されているメモリ2
00に入力されている。ソースレジスタ1旨足フィール
ド110からのアドレスはデフ−1回路40及びワーキ
ングレジスタ等のレジスタファイル300に入力されて
いる。デコード回路40Fi信号線41によりマルチプ
レクサ30に接続されている。このデコード回路40は
指定フィールド110の内容をデコードし、インデック
スレジスタ10によりメモリ200がアクセスされる間
接指定の時に信号線41をアクティブにする。信号線4
1がアクティブとなるとマルチプレクサ30はA入力か
らの信号を選択して出力するように動作する。メモり
200及びレジスタファイル300 Fiそれぞれ出力
データを出力用ドライバ210,310を通してソース
パス400に送出する。ソースパス400は出力された
データを図示されない演算部に送る。
プレクサ30のA入力に入力される。マルチプレクサ3
00B入力にはソースレジスタ指定フィールド110か
らのアドレスが直接入力される。マルチプレクサ30の
出力信号はイミデートデータが記憶されているメモリ2
00に入力されている。ソースレジスタ1旨足フィール
ド110からのアドレスはデフ−1回路40及びワーキ
ングレジスタ等のレジスタファイル300に入力されて
いる。デコード回路40Fi信号線41によりマルチプ
レクサ30に接続されている。このデコード回路40は
指定フィールド110の内容をデコードし、インデック
スレジスタ10によりメモリ200がアクセスされる間
接指定の時に信号線41をアクティブにする。信号線4
1がアクティブとなるとマルチプレクサ30はA入力か
らの信号を選択して出力するように動作する。メモり
200及びレジスタファイル300 Fiそれぞれ出力
データを出力用ドライバ210,310を通してソース
パス400に送出する。ソースパス400は出力された
データを図示されない演算部に送る。
次に本実施例の動作について説明する。通常のマイクロ
プログラムの処理においては、ソースレジスタ指定フィ
ールド110の直接指定によりレジスタファイル300
がアクセスされる。叉、イミデートデータを使用する時
も、マルチプレクサのB入力を経由して直接メモリ20
0にソースレジスタ指定フィールド110のアドレスが
送出されメモリ200がアクセスされ、マイクロプログ
ラムの動作は従来通りである。なお、通常マルチプレク
サ30はB入力を出力するように切替っている。
プログラムの処理においては、ソースレジスタ指定フィ
ールド110の直接指定によりレジスタファイル300
がアクセスされる。叉、イミデートデータを使用する時
も、マルチプレクサのB入力を経由して直接メモリ20
0にソースレジスタ指定フィールド110のアドレスが
送出されメモリ200がアクセスされ、マイクロプログ
ラムの動作は従来通りである。なお、通常マルチプレク
サ30はB入力を出力するように切替っている。
ところで、本実施例では以下に示すような展開式を処理
する時に従来と異なる動作を行なうものである。
する時に従来と異なる動作を行なうものである。
ao+aIx2+a2x’−1・”・”)−an−1x
2m−1>+anx”n= aQ +x2(aI+X2
(a2+・・””+x2(an−1+anxす) )−
(1)(1)式に示すような展υ;J式を処理する従来
の動作は第2図に示すマイクロプログラムの動作フロー
チャートに示す如くである。即ち、ステップ301にて
ソースレジスタ指定フィール)’IIOカアrレス“A
”を出力して直接メモリ200をアクセスすると、メ
モリ200からソースパス400にaBが出力される。
2m−1>+anx”n= aQ +x2(aI+X2
(a2+・・””+x2(an−1+anxす) )−
(1)(1)式に示すような展υ;J式を処理する従来
の動作は第2図に示すマイクロプログラムの動作フロー
チャートに示す如くである。即ち、ステップ301にて
ソースレジスタ指定フィール)’IIOカアrレス“A
”を出力して直接メモリ200をアクセスすると、メ
モリ200からソースパス400にaBが出力される。
なお、第3図fdイミデートデータメモリ200の構成
を示した模式図で、アドレスh、h+x。
を示した模式図で、アドレスh、h+x。
・・・A+nにイミデートデータanr a n−1・
・・aOが記憶されている。ソースパス400上にan
が出力されると図示されない演多1部でN+−anXX
2が演算される。次のステップ302ではソースレジス
タ指定フィールrnoがアドレス“A+1”を出力して
メモリ200をアクセスすると、メモリ200からan
−1カソースパス400に出力される。図示されない演
Ω部ではN←a n −r + Nが実行される。他の
ステップも同様の15す作が行なわイする。
・・aOが記憶されている。ソースパス400上にan
が出力されると図示されない演多1部でN+−anXX
2が演算される。次のステップ302ではソースレジス
タ指定フィールrnoがアドレス“A+1”を出力して
メモリ200をアクセスすると、メモリ200からan
−1カソースパス400に出力される。図示されない演
Ω部ではN←a n −r + Nが実行される。他の
ステップも同様の15す作が行なわイする。
このように従来の処理ではメモリ200の内容をソース
レジスタ指定フィールド110の内容で直接指定してい
るため、イミデートデータがかわれば別のステップが必
要となる。このため、(1)式を処理しようとするとマ
・イクロプログラムのステップ数は膨大な数となる。即
ち、ステップ数はnに比例し、この処理をサブルーチン
化することは不能となる。
レジスタ指定フィールド110の内容で直接指定してい
るため、イミデートデータがかわれば別のステップが必
要となる。このため、(1)式を処理しようとするとマ
・イクロプログラムのステップ数は膨大な数となる。即
ち、ステップ数はnに比例し、この処理をサブルーチン
化することは不能となる。
そこで、本実施例では、第4図のマイクロプログラムの
動作フローチャートで示すような処理を行なうことによ
り、(1式の処理を数ステップで済ますことができる。
動作フローチャートで示すような処理を行なうことによ
り、(1式の処理を数ステップで済ますことができる。
イミデートデータメモリ200のアドレスとその内容は
第3図に示したようにストアしておく。まず、ステップ
501でソースレジスタ指定フィールド110からアド
レス゛′A#を出力し、マルチプレクサ30のB入力を
経由してメモリ200にアクセスする。このため、メモ
リ200はデータaneンースパス400へ出力する。
第3図に示したようにストアしておく。まず、ステップ
501でソースレジスタ指定フィールド110からアド
レス゛′A#を出力し、マルチプレクサ30のB入力を
経由してメモリ200にアクセスする。このため、メモ
リ200はデータaneンースパス400へ出力する。
これと同RKコマンPフィールy12oにおいては、指
定フィールド110の内容をインデックスレジスタ10
にロードするコマンドをデコード回路加に出力する。
定フィールド110の内容をインデックスレジスタ10
にロードするコマンドをデコード回路加に出力する。
デコード回路20ではこのコマン¥をデコードして信号
線21をアクティブとする。信号線21がアクティブと
なるとインデックスレジスタ10は指定フィールド11
0の内容(アドレスA)をロードする。
線21をアクティブとする。信号線21がアクティブと
なるとインデックスレジスタ10は指定フィールド11
0の内容(アドレスA)をロードする。
ステップ502では、N←NXX”の演算を図示されな
い演算部で実行するのと同時に、コマンrフィールド1
20からインデックスレジスタ10の内容を+1インク
リメントするコマンPをデコード回路加に出力する。デ
フ−1回路20はこのコマンドをデコードして信号線n
をアクティブにする。このため、インデックスレジスタ
10は七′の内容を+1インクリメントする。従って、
インデックスレジスタ10の内容はAからA+1になる
。
い演算部で実行するのと同時に、コマンrフィールド1
20からインデックスレジスタ10の内容を+1インク
リメントするコマンPをデコード回路加に出力する。デ
フ−1回路20はこのコマンドをデコードして信号線n
をアクティブにする。このため、インデックスレジスタ
10は七′の内容を+1インクリメントする。従って、
インデックスレジスタ10の内容はAからA+1になる
。
ステップ503では、メモリ200に対するアドレスの
指定は指定フィールド110からの直接指定でなくイン
デックスレジスタ10からの間接指定となる。即チ、ソ
ースレジスタ110の出力全テコ−2回路40でデコー
ドして間接指定であると判断されると、信号線41がア
クティブとなり、マルチプレクt30を切替えてA入力
が出力されるようにする。
指定は指定フィールド110からの直接指定でなくイン
デックスレジスタ10からの間接指定となる。即チ、ソ
ースレジスタ110の出力全テコ−2回路40でデコー
ドして間接指定であると判断されると、信号線41がア
クティブとなり、マルチプレクt30を切替えてA入力
が出力されるようにする。
この結果、インデックスレジスタ10カ“A+1”を出
力してマルチプレクサ300八入力を通してメモリ20
0をアクセスする。メモリ200はan−+tソースパ
ス400に出力し、N←an−1+Nの演算カ実行され
る。ステップ504で計算が終了したか否かを判断し、
終了するまでステップ502〜503を繰返し実行(こ
こではN回”) L、+1)式で示した展開式の計算を
行なう。なお、第4図のステップ503における工はイ
ンデックスレジスタ10によりメモリ200から出力さ
れるイミデートデータを総称したものでおる。
力してマルチプレクサ300八入力を通してメモリ20
0をアクセスする。メモリ200はan−+tソースパ
ス400に出力し、N←an−1+Nの演算カ実行され
る。ステップ504で計算が終了したか否かを判断し、
終了するまでステップ502〜503を繰返し実行(こ
こではN回”) L、+1)式で示した展開式の計算を
行なう。なお、第4図のステップ503における工はイ
ンデックスレジスタ10によりメモリ200から出力さ
れるイミデートデータを総称したものでおる。
本実施例によれば、当初、指定フィールド110からメ
モリ200に直接アクセスする以外は、保持内容を順次
インクリメントする機能を有するインデックスレジスタ
10によりメモリ200を間接的にアクセスすることに
より、処理する計算式の項数に関係なく第4図に示す如
くマイクロプログラムのステップを数ステップとし、ス
テップ数を大幅に削減することができる。このため、処
理を容易にサブルーチン化することができる。更に、マ
イクロプログラムを格納するメモリの容量を小さくする
ことができる。
モリ200に直接アクセスする以外は、保持内容を順次
インクリメントする機能を有するインデックスレジスタ
10によりメモリ200を間接的にアクセスすることに
より、処理する計算式の項数に関係なく第4図に示す如
くマイクロプログラムのステップを数ステップとし、ス
テップ数を大幅に削減することができる。このため、処
理を容易にサブルーチン化することができる。更に、マ
イクロプログラムを格納するメモリの容量を小さくする
ことができる。
以上記述した如く、本発明の演算制御方式によれば、当
初ソースレジスタ指定フィールドによりイミデートデー
タメモリに直接アクセスする際に、ソースレジスタ指定
フィールドから出力されるアドレスをインデックスレジ
スタにロードしておき、次回からはこのインデックスレ
ジスターが保持アドレスf ti 次インクリメントし
てイミデートデータメモリを間接的にアクセスすること
により、イミデートデータ?使用するマイクロプログラ
ムのステップ数を大幅Vこ削減し得ろ効果がある。
初ソースレジスタ指定フィールドによりイミデートデー
タメモリに直接アクセスする際に、ソースレジスタ指定
フィールドから出力されるアドレスをインデックスレジ
スタにロードしておき、次回からはこのインデックスレ
ジスターが保持アドレスf ti 次インクリメントし
てイミデートデータメモリを間接的にアクセスすること
により、イミデートデータ?使用するマイクロプログラ
ムのステップ数を大幅Vこ削減し得ろ効果がある。
541図は本発明の演算制御方式を過用した演算制御装
置の一実施例を示す構成図、第2図は従来のマイクロプ
ログラムの動作フローチャート図、第3図は第1図に示
したイミデートデータメモリの構成例を示した模式図、
第41は本実施例のマイクロプログラムの動作フローチ
ャート図である。 10・・・イミデートデータインデックスレジスタ、加
、40・・・テコ−1回路、刀・・・マルチプレクサ、
100・−・レジスタ、110・・・ソースレジスタ指
定フィールド、120・・・コマンドフィールド、20
0・・・メモリ、300・・・レジスタファイル、40
0・・・ソースパス 代理人 弁理士 則 近 惣 佑(ほか1名)
置の一実施例を示す構成図、第2図は従来のマイクロプ
ログラムの動作フローチャート図、第3図は第1図に示
したイミデートデータメモリの構成例を示した模式図、
第41は本実施例のマイクロプログラムの動作フローチ
ャート図である。 10・・・イミデートデータインデックスレジスタ、加
、40・・・テコ−1回路、刀・・・マルチプレクサ、
100・−・レジスタ、110・・・ソースレジスタ指
定フィールド、120・・・コマンドフィールド、20
0・・・メモリ、300・・・レジスタファイル、40
0・・・ソースパス 代理人 弁理士 則 近 惣 佑(ほか1名)
Claims (1)
- 【特許請求の範囲】 マイクロプログラムにより、イミデートデータが記憶さ
れているイミデートデータメモリから必要なデータを出
力させて演算処理をするシステムの演算制御方式におい
て、イミデートデータメモリに対してアクセスを行なう
と共に保持内容を順次インクリメントする機能を持った
イミデートデータインデックスレジスタを設け、初めは
マイク゛ ロブログラムがローrされろレジスタからア
ドレスを出力して直接イミデートデータメモリにアクセ
スすると共に出力したアドレスを上記インデックスレジ
スタにロードし、次からはマイクロf。 グラムがローPされるレジスタからのコマンPにより上
記インデックスレジスタがその保持内容をインクリメン
トした後、保持内容をイミデートデータメモリに出力し
て間接的なアクセスをする動作を必要な回数繰返し、上
記イミデートデータメモリから必要なデータを順次出方
させることを特徴とする演算制御方式。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58080133A JPS59205649A (ja) | 1983-05-10 | 1983-05-10 | 演算制御方式 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58080133A JPS59205649A (ja) | 1983-05-10 | 1983-05-10 | 演算制御方式 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS59205649A true JPS59205649A (ja) | 1984-11-21 |
Family
ID=13709737
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP58080133A Pending JPS59205649A (ja) | 1983-05-10 | 1983-05-10 | 演算制御方式 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS59205649A (ja) |
-
1983
- 1983-05-10 JP JP58080133A patent/JPS59205649A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5852265B2 (ja) | デ−タ処理装置 | |
JPH0223892B2 (ja) | ||
JPS59205649A (ja) | 演算制御方式 | |
JPH01261758A (ja) | コンピュータ装置 | |
JPS58105363A (ja) | 記憶装置 | |
JPS5913060B2 (ja) | 主記憶装置の記憶容量検出方式 | |
JPH05257807A (ja) | キャッシュメモリ制御装置 | |
JPH0333934A (ja) | レジスタ退避復帰方式 | |
JP2845746B2 (ja) | マイクロプログラム制御装置 | |
JP3251764B2 (ja) | 入出力バッファ制御装置 | |
JPS617954A (ja) | 主メモリの読み出し方式 | |
JPS60181859A (ja) | 集合チヤネルの制御方式 | |
JPS61147333A (ja) | レジスタセレクト回路 | |
JPS60142450A (ja) | 記憶システム | |
JPS6229813B2 (ja) | ||
JP2005196426A (ja) | 制御装置 | |
JPH05334074A (ja) | マイクロプロセッサ | |
JPH03129532A (ja) | マイクロシーケンス回路 | |
JPS6126701B2 (ja) | ||
JPH09198302A (ja) | 主記憶制御回路及び主記憶装置 | |
JPH11176165A (ja) | シーケンシャルアクセス型半導体メモリ装置 | |
JPH0375956A (ja) | シングルチップマイクロコンピュータ | |
JPH0154729B2 (ja) | ||
JPH03158943A (ja) | バッファ記憶・転送方式 | |
JPH03182949A (ja) | 計算機システムにおける主記憶装置の診断方式 |