JPS5917623A - プリント基板の実装状態検知装置 - Google Patents
プリント基板の実装状態検知装置Info
- Publication number
- JPS5917623A JPS5917623A JP57128116A JP12811682A JPS5917623A JP S5917623 A JPS5917623 A JP S5917623A JP 57128116 A JP57128116 A JP 57128116A JP 12811682 A JP12811682 A JP 12811682A JP S5917623 A JPS5917623 A JP S5917623A
- Authority
- JP
- Japan
- Prior art keywords
- printed board
- address
- printed circuit
- circuit board
- board
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09B—EDUCATIONAL OR DEMONSTRATION APPLIANCES; APPLIANCES FOR TEACHING, OR COMMUNICATING WITH, THE BLIND, DEAF OR MUTE; MODELS; PLANETARIA; GLOBES; MAPS; DIAGRAMS
- G09B29/00—Maps; Plans; Charts; Diagrams, e.g. route diagram
- G09B29/001—Planning boards
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Mathematical Physics (AREA)
- Business, Economics & Management (AREA)
- Educational Administration (AREA)
- Educational Technology (AREA)
- General Engineering & Computer Science (AREA)
- Monitoring And Testing Of Exchanges (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
本発明は、機器の制御部が搭載されたマザーボードに挿
入して使用されるプリント基板の実装状態検知装置に関
するものである。
入して使用されるプリント基板の実装状態検知装置に関
するものである。
従来例えば、電子交換機の制御部が搭載された2ページ
マザーボード(図示せず)にトランクを形成する一枚或
はそれ以上枚数のプリント基板を装着して使用するに際
して、動作中に前記トランクを引抜いた場合に、未実装
のところに制御信号が伝送されることになり、エラー或
いは交換動作の未実施が発生するか、或いは前記制御部
に対し、該当トランクの使用を禁止する命令を入力して
やる不便があった。
はそれ以上枚数のプリント基板を装着して使用するに際
して、動作中に前記トランクを引抜いた場合に、未実装
のところに制御信号が伝送されることになり、エラー或
いは交換動作の未実施が発生するか、或いは前記制御部
に対し、該当トランクの使用を禁止する命令を入力して
やる不便があった。
本発明は、上記従来の欠点を除去したものであって、以
下その一実施例により図面と共に説明する。
下その一実施例により図面と共に説明する。
1はマイコン等で構成された制御部、2はプリント基板
で前記制御部1に対し被制御部を形成している。3は前
記プリント基板20番号に相当するアドレス番号の入力
端子、4は前記アドレス番号を設定するだめの設定回路
で、高電位(+5V)を複数個のプルアップ抵抗R1と
一端がアークに接続された同数のスイッチ回路により構
成されている。6はアドレスコンパレータ、6はインバ
ータ、7は検出信号の出力端子、8は制御信号の入カ端
3ページ 子、R2はプルダウン抵抗である。
で前記制御部1に対し被制御部を形成している。3は前
記プリント基板20番号に相当するアドレス番号の入力
端子、4は前記アドレス番号を設定するだめの設定回路
で、高電位(+5V)を複数個のプルアップ抵抗R1と
一端がアークに接続された同数のスイッチ回路により構
成されている。6はアドレスコンパレータ、6はインバ
ータ、7は検出信号の出力端子、8は制御信号の入カ端
3ページ 子、R2はプルダウン抵抗である。
次に動作を説明する。プリント基板2が実装状態で制御
部1より前記プリント基板2のアドレス番号を定期的に
送出し、これと、設定回路4によりあらかじめ設定した
アドレス番号とをアドレスコンパレータ5により照合す
れば実装状態では両者が一致するので、「H」レベルの
出力を得る。
部1より前記プリント基板2のアドレス番号を定期的に
送出し、これと、設定回路4によりあらかじめ設定した
アドレス番号とをアドレスコンパレータ5により照合す
れば実装状態では両者が一致するので、「H」レベルの
出力を得る。
これをインバータ6により反転して、出力端子7より制
御部1側にrLJレベルを出力する。一方プリント基板
2が、非実装の状態では、アドレスコンバータ5での一
致は得られないので、出力は無く、従って出力端子7の
出力レベルは高電位が抵抗R2によりプルアップされて
rHJレベルとなる。プリント基板2の実装、非実装を
出力端子了を介して制御部1が検出することによりプリ
ント基板2の入力端子8への制御信号を禁止する等の処
置によりトランクを自動的に閉塞することが出来る。
御部1側にrLJレベルを出力する。一方プリント基板
2が、非実装の状態では、アドレスコンバータ5での一
致は得られないので、出力は無く、従って出力端子7の
出力レベルは高電位が抵抗R2によりプルアップされて
rHJレベルとなる。プリント基板2の実装、非実装を
出力端子了を介して制御部1が検出することによりプリ
ント基板2の入力端子8への制御信号を禁止する等の処
置によりトランクを自動的に閉塞することが出来る。
なお」1記した実施例では、プリント基板2が一枚の場
合について説明1.だが、複数のプリン1基板について
も、それぞれ別のアドレス番号を付与することにより容
易に実装状態を検知できることは言うまでもない。
合について説明1.だが、複数のプリン1基板について
も、それぞれ別のアドレス番号を付与することにより容
易に実装状態を検知できることは言うまでもない。
以上説明したように本発明によれば、制御部の搭載され
たマザーボードに接続された被制御部を形成するプリン
1基板の実装状態を制御部側で容易に自動検知できる利
点を有する。
たマザーボードに接続された被制御部を形成するプリン
1基板の実装状態を制御部側で容易に自動検知できる利
点を有する。
図は本発明の一実施例になるプリント基板の実装状態検
知装置のブロック図である。 1・・・・制御部、2・・・・・・プリント基板、4・
・・・・・ア+−”vス番号の設定回路% 5・・・・
・・アドレスコンパレータ、6 ・・・・インバータ。
知装置のブロック図である。 1・・・・制御部、2・・・・・・プリント基板、4・
・・・・・ア+−”vス番号の設定回路% 5・・・・
・・アドレスコンパレータ、6 ・・・・インバータ。
Claims (1)
- 制御部が搭載されたマザーボードと、前記マザーボード
に挿入され、それぞれアドレス番号を有する少くとも一
枚のプリント基板と、前記プリント基板上に設けたアド
レス番号設定手段と、前記アドレス番号を前記制御部か
ら入力して、これと前記アドレス番号設定手段により設
定されたアドレス番号と照合し、両者が一致すれば前記
プリント基板の実装検知信号として、また不一致であれ
ば非実装検知信号として、それぞれ前記制御部に入力す
るアドレスコンパレータとを偏見たプリント基板の実装
状態検知装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57128116A JPS5917623A (ja) | 1982-07-21 | 1982-07-21 | プリント基板の実装状態検知装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57128116A JPS5917623A (ja) | 1982-07-21 | 1982-07-21 | プリント基板の実装状態検知装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS5917623A true JPS5917623A (ja) | 1984-01-28 |
Family
ID=14976768
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP57128116A Pending JPS5917623A (ja) | 1982-07-21 | 1982-07-21 | プリント基板の実装状態検知装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5917623A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5610593A (en) * | 1993-08-05 | 1997-03-11 | Fujitsu Limited | Communication controller and communication control method |
US6489890B1 (en) * | 1998-06-16 | 2002-12-03 | Fujitsu Limited | Security device |
US10960597B2 (en) | 2016-06-24 | 2021-03-30 | Toray Industries, Inc. | Biaxially oriented thermoplastic resin film |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5461813A (en) * | 1977-10-27 | 1979-05-18 | Fujitsu Ltd | Inspection system for mounting state of equipment inside switchboard |
JPS5531320A (en) * | 1978-08-29 | 1980-03-05 | Oki Electric Ind Co Ltd | Package draw-out information system |
JPS5776625A (en) * | 1980-10-31 | 1982-05-13 | Nec Corp | Queuing control system |
-
1982
- 1982-07-21 JP JP57128116A patent/JPS5917623A/ja active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5461813A (en) * | 1977-10-27 | 1979-05-18 | Fujitsu Ltd | Inspection system for mounting state of equipment inside switchboard |
JPS5531320A (en) * | 1978-08-29 | 1980-03-05 | Oki Electric Ind Co Ltd | Package draw-out information system |
JPS5776625A (en) * | 1980-10-31 | 1982-05-13 | Nec Corp | Queuing control system |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5610593A (en) * | 1993-08-05 | 1997-03-11 | Fujitsu Limited | Communication controller and communication control method |
US6489890B1 (en) * | 1998-06-16 | 2002-12-03 | Fujitsu Limited | Security device |
US10960597B2 (en) | 2016-06-24 | 2021-03-30 | Toray Industries, Inc. | Biaxially oriented thermoplastic resin film |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU97112632A (ru) | Компьютерная система, имеющая шинный интерфейс | |
JPH02100416A (ja) | 電子装置 | |
JPS5917623A (ja) | プリント基板の実装状態検知装置 | |
JPS57153348A (en) | Control circuit for microcomputer | |
JPH05189005A (ja) | 切替制御装置 | |
JP2000244369A (ja) | 伝送装置 | |
JPH0755012Y2 (ja) | アドレス設定構造 | |
JP2864861B2 (ja) | 応答信号制御回路 | |
JP2002366505A (ja) | 実装位置検出方法及び装置 | |
JP2940018B2 (ja) | 実装位置検出方式 | |
JP2600969Y2 (ja) | 中央処理装置のリセット回路 | |
JPH04317110A (ja) | 電子機器 | |
JPH0426914Y2 (ja) | ||
JPH01219918A (ja) | 電子機器 | |
JPS61147362A (ja) | ワンチツプ・マイクロコンピユ−タのモ−ド設定方式 | |
JPS6116646U (ja) | ノイズ保護回路 | |
JPS61234415A (ja) | 基板実装形コンピユ−タユニツト | |
JPS57163878A (en) | Test signal generating circuit for integrated circuit | |
JP3348688B2 (ja) | 不要警報抑圧回路 | |
JP2503600Y2 (ja) | ユニットの自動切替機構 | |
JPH05152710A (ja) | プリント配線板の面付け構造 | |
JPS63146133A (ja) | 割込制御回路 | |
JPS6472216A (en) | Method for preventing malfunction at attachment/ detachment of hot line of printed circuit board | |
JPH0615884A (ja) | プリンタ | |
JPS6055420A (ja) | 電源制御方式 |