JPS59164B2 - 位相分割回路 - Google Patents

位相分割回路

Info

Publication number
JPS59164B2
JPS59164B2 JP10918277A JP10918277A JPS59164B2 JP S59164 B2 JPS59164 B2 JP S59164B2 JP 10918277 A JP10918277 A JP 10918277A JP 10918277 A JP10918277 A JP 10918277A JP S59164 B2 JPS59164 B2 JP S59164B2
Authority
JP
Japan
Prior art keywords
transistor
circuit
emitter
coupling
resistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP10918277A
Other languages
English (en)
Other versions
JPS5442966A (en
Inventor
光伸 岩淵
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Denshi KK
Original Assignee
Hitachi Denshi KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Denshi KK filed Critical Hitachi Denshi KK
Priority to JP10918277A priority Critical patent/JPS59164B2/ja
Publication of JPS5442966A publication Critical patent/JPS5442966A/ja
Publication of JPS59164B2 publication Critical patent/JPS59164B2/ja
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45179Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
    • H03F3/45197Pl types
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/26Push-pull amplifiers; Phase-splitters therefor
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45496Indexing scheme relating to differential amplifiers the CSC comprising one or more extra resistors

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Description

【発明の詳細な説明】 本発明はオシロスコープの偏向増幅器などに用いられる
位相分割回路に関するものである。
従来のこの種の回路を第1図に示し説明すると、図にお
いて、INは入力信号が印加される入力端子、0UT1
(ri出力端子、0UT2は出力端子0UT1 に得ら
れる出力信号と逆相の出力信号が得られる出力端子であ
る。
Qlはベースに入力信号が供給される第1のトランジス
タ、Q2は第1のトランジスタQ1 と同一導電形であ
って、かつベースが直流電位に接続された第2のトラン
ジスタである。
そして、これらのトランジスタQ1 +Q2はコレク
タを出力端子とするように構成されている。
〜は第1および第2のトランジスタQ1.Q2のエミッ
タ間に接続された抵抗で、この抵抗R8は第1、第2の
トランジスタQ1.Q2のエミッタ間を結合する結合回
路を構成している。
Rは一端が前記結合回路に接続され、他端が電源に接続
された抵抗、←)■は電源の負極側である。
このような構成の位相分割回路において、入力端子IN
から出力端子0UT1および0UT2への伝達コンダク
タンスをそれぞれ、Fm1 、 gm2 とすれば、
これらは近似的に次式で表わされる。
ここで、RF、<Rであれば、gm1キgm2となり、
周知のように位相分割回路として動作する。
しかしながら、このような回路をポータプル形オシロス
コープのような消費電力の少ないことが必要な機器に用
いるときには、電源電圧が極力小さいことが望まれるた
め、抵抗Rの値は抵抗R8の値に比して十分大きくはで
きない。
このため抵抗Rに起因して平衡度が悪化するという欠点
があった。
まだ、偏向直線性を良好にするために、第1および第2
のトランジスタQ1 、Q2のエミツ夕動作点電流に反
比例するエミッタ内部抵抗は、抵抗REに比して十分小
さいことが必要であるから、抵抗R0を小さくすること
は制約されている。
第2図はトランジスタのコレクタ出力インピーダンスの
大きいことを利用して第1図における抵抗Rに起因する
平衡度の悪化を改善する回路の一例を示すものである。
第2図において第1図と同一符号のものは相当部分を示
し、Q3は第1および第2のトランジスタQ1 、Q2
と同一導電形の第3のトランジスタで、そのコレクタ
は第1および第2のトランジスタQl 、Q2 のエ
ミッタ間に接続された2つの抵抗RF、/2とR0/2
との接続点に接続され、エミッタは抵抗R3を介して電
源の負極側に)■に接続され、ベースは接地と電源の負
極側←)V間に直列接続された抵抗R1,R2の接続点
に接続されている。
このような構成の回路において、第1のトランジスタQ
1 のベースに入力信号を供給すれば、この入力信号は
第1および第2のトランジスタQ1゜Q2で分割され、
出力端子0UT1,0UT2にはそれぞれ位相の異なっ
た出力信号が得られる。
しかしながら、このような回路においては、図に示すす
べての抵抗が第1および第2のトランジスタQi 、Q
2の動作点電流とその安定度にほぼ比例的に関係するた
めに精度の制約が厳しくなるという欠点がある。
また、抵抗R3の両端電圧は、第1図に示す抵抗Rの両
端電圧の数分の1としなければならないために、トラン
ジスタのベース・エミッタ間電圧VBF、のばらつきや
温度変化ノ影響を第1図に示す回路に比して数倍受は易
くなる 。
という欠点がある。
本発明は以上の点に鑑み、このような問題を解決すると
共にかかる欠点を除去すべくなされたもので、その第1
の目的は広帯域で平衡度のよい位相分割回路を提供する
ことにあり、第2の目的は 、安定度のよい位相分割回
路を提供することである。
このような目的を達成するために、本発明は第1図に示
す位相分割回路に、入力信号をインピーダンス素子を介
して第2のトランジスタのエミッタに加える結合回路を
付加するようにしたもので、4以下、図面に基づき本発
明の実施例を詳細に説明する。
第3図は本発明による位相分割回路の一実施例を示す回
路図である。
第3図において第1図と同一部分には同一符号を付して
説明を省略する。
ここで、第1図と異なる点は、入力端子INに印加され
る入力信号をインピーダンス素子を介して第2のトラン
ジスタQ2のエミッタに加える結合回路を付加したこと
にある。
Q4は第1および第2のトランジスタQ1.Q2 と
同一導電形の第4のトランジスタ、RFおよびR4は抵
抗である。
ここで、第4のトランジスタQ4はPN接合によるレベ
ルシフト回路を構成スル。
そして、第1のトランジスタQ1のコレクタは出力端子
OUT 1に接続され、エミッタは廷抗R8を介して第
2のトランジスタQ2のエミッタに接続されると共に、
抵抗Rを介して電源の負極側←)■に接続され、第1の
トランジスタQ1のベースは入力端子INに接続されて
いる。
また、第2のトランジスタQ2のコレクタは出力端子0
UT2に接続され、エミッタは抵抗Rを介して電源の負
極側←)■に接続され、ベースは直流電位(接地)に接
続されている。
また、第4のトランジスタQ4のコレクタは電源の正極
側(−1−)■に接続され、エミッタは抵抗式を介して
第2のトランジスタQ2のエミッタに接続されると共に
、抵抗R4を介して電源の負極側←)■に接続され、第
4のトランジスタQ4のベースは入力端子INに接続さ
れている。
つぎにこの第3図に示す実施例の動作を説明する。
まず、入力端子INから出力端子0UT1への伝達コン
ダクタンス1m1は第1図と同じにとなり、一方出力端
子0UT2への伝達コンダクタンスは第4のトランジス
タQ4 と抵抗RFによるフィードフォワード回路によ
って次のようになる。
したがって抵抗R2の抵抗値と抵抗Rの抵抗値をRF二
Rに設定することにより、位相分割回路として動作し、
不平衡成分はほとんど無視できるようにされる。
また、本実施例においては、フィードフォワード回路を
構成する第4のトランジスタQ4および抵抗RFは本質
的に広帯域特性を持っているため、補償は十分広帯域に
行なわれると共に、抵抗RFに直列まだは並列にリアク
タンス素子を付加することにより、補償の周波数特性を
より精密に設定することも可能であり、安定度のよい位
相分割回路を実現することができる。
以上の説明から明らかなように、本発明によれば、複雑
な手段を用いることなく簡単な回路構成によって、広帯
域で平衡度がよく、かつ安定度のよい位相分割回路を提
供することができるので、実用上の効果は極めて犬であ
る。
また、トランジスタのベース・エミッタ間電圧のばらつ
き率周囲温度の変化の影響を受けることが少ないという
点においても極めて有効である。
このように本発明によれば従来のこの種の回路に比して
多大の効果があり、位相分割回路としては独自のもので
あシ、例えばオシロスコープの偏向増幅器等に用いて顕
著な効果を発揮する。
【図面の簡単な説明】
第1図および第2図は従来の位相分割回路の例を示す回
路図、第3図は本発明による位相分割回路の一実施例を
示す回路図である。 Ql、Q2.Q4・・・・・・トランジスタ、R]、、
、R2RF・・・・・・抵抗。

Claims (1)

  1. 【特許請求の範囲】 1 ベースに入力信号が供給される第1のトランジスタ
    と、この第1のトランジスタと同一導電形であってかつ
    ベースが直流電位に接続された第2のトランジスタと、
    この第1および第2のトランジスタのエミッタ間を結合
    する結合回路と、この結合回路と前記第1のトランジス
    タのエミッタの接続点と電源との間および前記結合回路
    と前記第2のトランジスタのエミッタの接続点と前記電
    源との間にそれぞれ接続された第1および第2の抵抗と
    を含み、前記第1および第2のトランジスタの各コレク
    タを出力端子とする位相分割回路において、前記入力信
    号を前記第1および第2の抵抗の抵抗値と等しい値を有
    するインピーダンス素子を介して前記第2のトランジス
    タのエミッタに加える結合回路を付加したことを特徴と
    する位相分割回路。 2 人力信号をインピーダンス素子を介して第2のトラ
    ンジスタのエミッタに加える結合回路は、1個のPN接
    合によるレベルシフト回路を含み、前記インピーダンス
    素子は抵抗器であることを特徴とする特許請求の範囲第
    1項記載の位相分割回路。
JP10918277A 1977-09-10 1977-09-10 位相分割回路 Expired JPS59164B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10918277A JPS59164B2 (ja) 1977-09-10 1977-09-10 位相分割回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10918277A JPS59164B2 (ja) 1977-09-10 1977-09-10 位相分割回路

Publications (2)

Publication Number Publication Date
JPS5442966A JPS5442966A (en) 1979-04-05
JPS59164B2 true JPS59164B2 (ja) 1984-01-05

Family

ID=14503718

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10918277A Expired JPS59164B2 (ja) 1977-09-10 1977-09-10 位相分割回路

Country Status (1)

Country Link
JP (1) JPS59164B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060032270A (ko) * 2004-10-11 2006-04-17 아바고테크놀로지스코리아 주식회사 능동 위상 보상기를 이용한 도허티 증폭기

Also Published As

Publication number Publication date
JPS5442966A (en) 1979-04-05

Similar Documents

Publication Publication Date Title
JPS5990412A (ja) 双方向性定電流駆動回路
ATE82095T1 (de) Oszillatorschaltung und quadratur netzwerk fuer radioempfaenger.
JPS59164B2 (ja) 位相分割回路
JPH0770935B2 (ja) 差動電流増幅回路
JP2710507B2 (ja) 増幅回路
JPS6022391B2 (ja) 電流2乗回路
US4335359A (en) Monolithically integrable lowpass filter circuit
JPH0287810A (ja) 差動増幅回路
JPH0821832B2 (ja) ジャイレータ回路を用いたリアクタンス回路
JP2504075B2 (ja) トランジスタ増幅器
JPS6115622Y2 (ja)
JPH0671190B2 (ja) 集積可変容量性リアクタンス回路
JPH0422477Y2 (ja)
SU566304A1 (ru) Дифференциальный усилитель
JPS58171105A (ja) 振幅変調器
JPS6130327Y2 (ja)
JPH0425210A (ja) 出力電圧制御回路
JPS584327Y2 (ja) 増幅回路
JPH0339928Y2 (ja)
JPS61140210A (ja) 信号処理回路
JPH032985Y2 (ja)
KR940004744B1 (ko) 가변임피던스회로
JPS5941636Y2 (ja) Cmos発振回路
JPH0526814Y2 (ja)
JPH04369112A (ja) 主信号通路とハイパスフィルター特性の補助的な信号通路を有するノイズ減衰回路