JPS5914894B2 - セラミツクパツケ−ジ - Google Patents

セラミツクパツケ−ジ

Info

Publication number
JPS5914894B2
JPS5914894B2 JP9412478A JP9412478A JPS5914894B2 JP S5914894 B2 JPS5914894 B2 JP S5914894B2 JP 9412478 A JP9412478 A JP 9412478A JP 9412478 A JP9412478 A JP 9412478A JP S5914894 B2 JPS5914894 B2 JP S5914894B2
Authority
JP
Japan
Prior art keywords
ceramic package
metal layer
conductive metal
leadless
groove
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP9412478A
Other languages
English (en)
Other versions
JPS5521154A (en
Inventor
剛 鈴木
道生 浅井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NGK Insulators Ltd
Original Assignee
NGK Insulators Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NGK Insulators Ltd filed Critical NGK Insulators Ltd
Priority to JP9412478A priority Critical patent/JPS5914894B2/ja
Publication of JPS5521154A publication Critical patent/JPS5521154A/ja
Publication of JPS5914894B2 publication Critical patent/JPS5914894B2/ja
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched

Landscapes

  • Lead Frames For Integrated Circuits (AREA)

Description

【発明の詳細な説明】 10本発明は、内部に電子部品素子を装着したセラミッ
クパッケージの改良に関するものである。
電子部品素子用セラミックパッケージとしては、回路基
板との接続用端子として金属製リードピンを設けたもの
が知られているが、金属リードピン15がセラミックパ
ッケージ本体に比較して大きく小型化できないことおよ
びリードピンの数が多くなるとパッケージ本体の寸法が
大きくなる結果、リードピンのないものに比し電子部品
素子とリードピンを接続するリード線およびリードピン
自体をク0 含む導出部が長くなわ性能が劣化すること
、故障の発生し易い接続点が多く信頼性が低いことなど
いくたの欠点を有していた。また、これらの欠点を解決
したセラミックパッケージとして金属リードピンを用い
ずにセラミックパッケージ本体に印25刷法等で導電性
金属層を形成して外部電極パッドとなし、回路基板に直
接接続できるようにしたチップキャリアと称されるリー
ドレスタイプのものが知られておυ、小型化でき、リー
ド線が短くなつて性能が向上し、接続点が減少して信頼
性が高30い。しかしながら、このパッケージにおいて
は、パッケージ外形を小型化することを主目的としてい
る結果、隣接する外部電極パッド間隔が小さくな沙、こ
とにパッケージ外形寸法を大きくすること35なく、多
くの端子を有する高集積度の電子部品素子を収容したい
場合には、外部電極パッド間隔をさらに狭める必要があ
るので漏洩距離が短くなつて電気特性が悪くなる。
また、パツケージをハンダ付け等で回路基板上の所要パ
ターンに接続する際に、パツケージもしくは回路基板上
の汚れ、異物等の付着でリーク不良を発生したり、・・
ンダ材のブリツジによる電極間シヨートを生じる恐れが
多くなる。本発明は以上の欠点をなくするためになされ
たもので、キヤビテイを有しキヤビテイの内部に電子部
品を装着したリードレスセラミツクパツケージにおいて
、キヤビテイより導出されて他の回路基板の導体部と接
続する導電性金属層をセラミツクパツケージ本体の開口
端の四方に導出するとともに、導電金属層の複数の外部
電極パツドを、各外部電極パツド間に溝を設けてセラミ
ツクパツケージ本体の開口端面と同一平面上に配設した
りードレスセラミツクパツケージである。
以下、その実施例を図面について説明する。
第1,第2図に示すように、パツケージ本体1はセラミ
ツク例えばアルミナで形成され、キヤビテイ2および開
口端面3を有し、開口端面3と同一平面上にはキヤビテ
イ2から導電性金属層4が導出され、外部電極パツド4
aとするとともにそれらの側方に各々溝6が設けられて
訃り、キヤビテイ2内面の導電性金属層5には電子部品
素子7例えば半導体1Cチツプが装着され、この電子部
品素子7から対応する導電性金属層4に導線8が接続さ
れている。な卦、キヤピテイ2の上面はセラミツク製の
蓋9で低融点ガラス等を用いて装着され、キヤビテイ2
内部の電子部品素子7が密封されている。このパツケー
ジを回路基板に接続配線するには、開口端面3が下にな
るようにパツケージを反転させ、あらかじめ回路基板土
に設けた対応するパターンと外部電極パツドをハンダ付
け等の方法で接続、固着する。第3図、第4図に示す例
においては、このようなリードレスセラミツクパツケー
ジを前記実施例のように反転させることなく回路基板上
に実装できるようにしたもので、開口端面3まで導出さ
れた導電性金属層4がパツケージ本体1の裏面10にま
で延び、パツケージ本体1の裏面10にある導電性金属
層4を回路基板に接続するための外部電極パツド4bと
なし、その側方に溝6を設けたものである。
必要によつては外部電極パツド4bの内方端部にも溝6
aを設けてよい。つぎに第5図に示す例に}いては、前
記の実施例と同様パツケージ本体1の裏面10にまで導
電性金属層4を延ばしたセラミツクパツケージにおいて
、セラミツクパツケージ本体1の開口端面3から裏面1
0にまで延びた導電性金属層4のキヤツプシールする場
合のキヤツプ封着部分より外部の全長に沿つて溝6を設
けたものである。
さらに、第6図、第7図に示すように、導電性金属層4
がセラミツク積層構造による内部配M4′.多層印刷配
線(図示せず)、スルーホール配線4″等によりセラミ
ツクパツケージ本体1を貫通して設けられたものにも本
発明の特徴とする構成は適用でき、セラミツクパツケー
ジ本体1の内部から導出された導電性金属層4゛,4″
と接続する外部の導電性金属層4の底面部分を外部電極
パツド4bとなし所定部分の側方に溝6を設けることが
できる。
な卦、電子部品素子を装着したあとのパツケージのシー
ル方法は、実施例に説明したセラミツクキヤツプによる
ハーメチツクシールの他にも封着部分に適当な処理を施
せば金属製キヤツプを使用してもよく、電子部品素子の
パツケージに要求される信頼性の程度によつては、樹脂
ポツテイング等の簡易的なシールを施したものにも全く
同様な構成が適用できることはもちろんである。
このようにして構成されたリードレスセラミツクパツケ
ージは、セラミツクパツケージ本体上の導電性金属層の
所定部分の側方に溝を設け外部電極パツドとなし、回路
基板の対応するパターンに直接ハンダなどで接続できる
ので、パツケージおよびパツケージを実装した回路基板
も小型化でき、リード線とリードピンとの接続点が減少
して信頼性が向上する。
さらに、導電性金属層の所定部分の側方に溝を設けてあ
るので、隣接する導電性金属層間の漏洩距離が高低差に
より長くなつて絶縁不良を生じる訃それがなく、電気特
性が改善される。したがつて、多端子を有する高集積度
の電子部品素子を収容する場合も性能を悪化されること
なく小型化が可能である。また、パツケージを・・ンダ
付け等で回路基板上の所要パターンに接続する際にリー
ク不良を発生したり、・・ンダ材のブリツジによる電極
間シヨートを生じる恐れが少くなり、容易かつ確実に接
続できる。
さらに、回路基板上に本発明のパツケージの溝と嵌合す
る凸部を形成して卦けば回路基板に接続する際の位置決
めに利用できる。
以上述べたように、本発明は従来の電子部品素子を装着
したリードレスセラミツクパツケージの問題点を一掃し
たものであり、高集積度な多端子を有する電子部品素子
を装着する場合にも外部電極パツド間隔を狭めることが
可能なゆえ、パツケージ全体サイズの縮小が実現できる
ので電子部品の高密度実装に用いるパツケージとしてき
わめて有益であり、実用的価値極めて大なるものである
【図面の簡単な説明】
第1図は本発明の一実施例を示す斜視図、第2図は第1
図のセラミツクパツケージをセラミツク製の蓋で密封完
成した切断端面図、第3図はパツケージ裏面まで導電性
金属層を延ばしたパツケージの実施例の切断端面図、第
4図A,bは第3図のものの裏からみた斜視図、第5図
は開口端面から裏面まで至る導電性金属層の全長に沿つ
て溝を設けた実施例の一部斜視図、第6図、第7図はセ
ラミツクパツケージ本体を貫通して設けられた導電性金
属層が外部の導電性金属層に接続されたものの実施例の
切断端面図である。 1・・・・・・パツケージ本体、2・・・・・・キヤビ
テイ、3・・・・・・開口端面、4,4″,4″・・・
・・・導電性金属層、4a,4b・・・・・・外部電極
パツド、5・・・・・・導電性金属層、6・・・・・・
溝、6a・・・・・・溝、7・・・・・・電子部品素子
、8・・・・・・導線、9・・・・・・蓋、10・・・
・・・裏面。

Claims (1)

  1. 【特許請求の範囲】 1 キャビティを有しキャビティの内部に電子部品素子
    を装着したリードレスセラミックパッケージにおいて、
    該キャビティより導出されて他の回路基板の導体部と接
    続する導電性金属層をセラミックパッケージ本体の開口
    端面の四方に導出すると共に、導電性金属層の複数の外
    部電極パッドを、各外部電極パッド間に溝を設けて、セ
    ラミックパッケージ本体の開口端面と同一平面上に配設
    したことを特徴とするリードレスセラミックパッケージ
    。 2 キャビティより導出される開口端面の導電性金属層
    の側方に溝を設けた特許請求の範囲第1項記載のリード
    レスセラミックパッケージ。 3 開口端面からセラミックパッケージ本体の裏面にま
    で延びた導電性金属層のセラミックパッケージ本体の裏
    面にある導電性金属層の側方に溝を設けた特許請求の範
    囲第1項記載のリードレスセラミックパッケージ。 4 開口端面からセラミックパッケージ本体の裏面にま
    で延びた導電性金属層の全長に沿つて溝を設けた特許請
    求の範囲第1項記載のリードレスセラミックパッケージ
    。 5 セラミックパッケージ本体を貫通して設けられた導
    電性金属層と接続する外部の導電性金属層の所定部分の
    側方に溝を設けた特許請求の範囲第1項記載のリードレ
    スセラミックパッケージ。
JP9412478A 1978-08-03 1978-08-03 セラミツクパツケ−ジ Expired JPS5914894B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9412478A JPS5914894B2 (ja) 1978-08-03 1978-08-03 セラミツクパツケ−ジ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9412478A JPS5914894B2 (ja) 1978-08-03 1978-08-03 セラミツクパツケ−ジ

Publications (2)

Publication Number Publication Date
JPS5521154A JPS5521154A (en) 1980-02-15
JPS5914894B2 true JPS5914894B2 (ja) 1984-04-06

Family

ID=14101663

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9412478A Expired JPS5914894B2 (ja) 1978-08-03 1978-08-03 セラミツクパツケ−ジ

Country Status (1)

Country Link
JP (1) JPS5914894B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0248554Y2 (ja) * 1984-02-23 1990-12-19

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5559746A (en) * 1978-10-27 1980-05-06 Hitachi Ltd Semiconductor device and its mounting circuit device
DE3011730C2 (de) * 1980-03-26 1982-05-27 Siemens AG, 1000 Berlin und 8000 München Gehäuse für elektrische Bauelemente, Bauelementegruppen oder integrierte Schaltungen
JPS59501564A (ja) * 1982-08-10 1984-08-30 ダウテイ・エレクトロニク・コンポーネンツ・リミテツド 電気回路ユニツト
JPS59229840A (ja) * 1983-05-30 1984-12-24 Rohm Co Ltd 半導体装置
JPH03116949A (ja) * 1989-09-29 1991-05-17 Enplas Corp Icパッケージ及びicパッケージ用ケースの製造方法
KR100431315B1 (ko) * 1997-06-26 2004-10-06 주식회사 하이닉스반도체 반도체패키지및그제조방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0248554Y2 (ja) * 1984-02-23 1990-12-19

Also Published As

Publication number Publication date
JPS5521154A (en) 1980-02-15

Similar Documents

Publication Publication Date Title
US6028358A (en) Package for a semiconductor device and a semiconductor device
US6376906B1 (en) Mounting structure of semiconductor element
US4608592A (en) Semiconductor device provided with a package for a semiconductor element having a plurality of electrodes to be applied with substantially same voltage
US4038488A (en) Multilayer ceramic multi-chip, dual in-line packaging assembly
US5563446A (en) Surface mount peripheral leaded and ball grid array package
US5227583A (en) Ceramic package and method for making same
KR920001690A (ko) 수지봉지형 반도체장치
US4839713A (en) Package structure for semiconductor device
CN105814687A (zh) 半导体封装及其安装结构
JPH01261849A (ja) 半導体装置の製造方法
KR100326834B1 (ko) 와이어본딩반도체장치및반도체패키지
JPS5914894B2 (ja) セラミツクパツケ−ジ
US6627986B2 (en) Substrate for semiconductor device and semiconductor device fabrication using the same
JPH0342496B2 (ja)
JP3632024B2 (ja) チップパッケージ及びその製造方法
JPH0239097B2 (ja)
JPH0645504A (ja) 半導体装置
JP2524482B2 (ja) Qfp構造半導体装置
JP2722451B2 (ja) 半導体装置
JPH0517709B2 (ja)
JP2002359340A (ja) 多層回路基板
JPS58105546A (ja) 半導体パツケ−ジング方法
JP2840293B2 (ja) Tab用テープ及びこれを用いた半導体装置
JPH07106503A (ja) 半導体装置用パッケージおよび半導体装置
JPH08279593A (ja) 高密度実装を可能にした半導体装置