JPS59148939A - 端末装置の制御方式 - Google Patents

端末装置の制御方式

Info

Publication number
JPS59148939A
JPS59148939A JP2273583A JP2273583A JPS59148939A JP S59148939 A JPS59148939 A JP S59148939A JP 2273583 A JP2273583 A JP 2273583A JP 2273583 A JP2273583 A JP 2273583A JP S59148939 A JPS59148939 A JP S59148939A
Authority
JP
Japan
Prior art keywords
processing
program
display
operator
terminal device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2273583A
Other languages
English (en)
Inventor
Akira Matsukawa
亮 松川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP2273583A priority Critical patent/JPS59148939A/ja
Publication of JPS59148939A publication Critical patent/JPS59148939A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の利用分野〕 本発明は2種類のプログラム処理を並行して行うような
端末装置に好適なディスプレイ表示制御方式に関する。
〔従来技術〕
従来の端末装置は、第1図に示すように4の・ディスプ
レイ装置で表示すべき情報を格納した・5のi報工11
7が、1の端末装置内にディスプ11゜レイ1画面分の
大きさに相当する容量しかない。
ために、例えば2のプログラム処理1でオフラ。
イン間合せ処理を行うべく4.5のディスプレ。
イ装置を専有した場合、その処理が終了するま。
で3のプログラム処理2のローカル処理側では、4.5
のディスプレイ装置を使用できず待状態となっていたの
で、実質の並行処理がなされずプログラム制御が複雑な
わシに、端末装置のスループットが向上しない欠点があ
った。
〔発明の目的〕
本発明の目的は、プログラム処理間でのディスプレイ装
置の競合による端末装置のスループットの低下を極力お
さえることにより、より伺・加価値の高い端末装置を提
供することにある。゛〔発明の概要〕 本発明では、ディスプレイ画面に表示すべき情報をプロ
グラムでアクセスできる主記憶装置上に2面設け、それ
ぞれを2つのプログラム処・理に独立に割り当てること
により競合をなくすことができ、また、そのためのプロ
グラム制御1.。
を容易に作成することができる。
〔発明の実施例〕
以下、本発明の一実施例を第2図と第6図に。
より説明する。第2図は、本発明の一実施例を、示す端
末装置の構成概念図である。1の端末装)蓄水体内には
、6のプログラムを翻訳し演嘗実。
行するための演算制御装置、7のプログラムや。
データを格納し実行するための主記憶装置、8の別の端
末装置とか計算機と交信するための回。
線制御装置があり、端末装置の周辺には、4の処理結果
を操作者に伝達するためのディスプレイ装置、9の操作
者がデータを入力するためのキーボード装置、10のプ
ログラムやブータラ格・納する外部記憶装置がある。さ
らに7の主記憶装置上に、5のディスプレイ画面に表示
すべき情報エリアを2面設け(1面分の容量はディスプ
レイ画面の大きさに相当する)、11のプログラム処理
用エリアを設ける。ここで、11のプロ。
グラム処理用エリアに8の回線制御装置を制御し、相手
装置と交信を行うオンライン処理と、jl。
10の外部記憶装置へデータを入出力を行うローカル処
理と2種類のプログラム処理を格納する。
乙の演算制御装置がこの2種類のプログラム処。
理を並行して実行する場合、それぞれの処理に5のディ
スプレイ画面に表示すべき情報エリア2面分を独立に割
り当てる。例えば、操作者が、4のディスプレイ装置と
9のキーボード装置を用いてオンライン間合せ処理を行
っている時に、ローカル処理から入力催促が来た場合、
画面情報切換信号(例えばワンタ、2チキー操作)によ
、 3 。
リオンライン処理側の状態を変更することなく、ディス
プレイ画面情報エリアをローカル処理側・に切り換える
。そして操作者は、ローカル処理・に対シて4のディス
プレイ装置と9のキーボー。
ド装置を用いて入力催促に対する回答を返すことにより
ローカル処理を続行させた後、再び画。
面情報切換信号によりオンライン間合せ処理を。
続行することができる。第3図は、画面情報切。
換機構概念図である。5の主記憶装置上のディスプレイ
画面表示情報エリアは、14のデータツク、、。
スラインを介して、乙の演算制御装置と、12の。
ディスプレイ制御装置の相方からアクセスされる。また
、12のディスプレイ制御装置内には、。
13の表示情報転送アドレス制御機構があり、プログラ
ムからの画面情報切換信号により、5のディスプレイ表
示情報エリアを切換えることができる。つまり、11の
主記憶装置内のプログラムは、画面切換機構を意識する
ことなく、容易に作成可能である。
〔発明の効果〕
、 4 。
本発明によれば、2種類のプログラム処理を。
並行して実行させる場合、一方のプログラム処・理で操
作者と対話中に、他方からの入力催促側。
込みに迅速に応じることができるので、端末装。
置のヌル−プツトを向上させる効果と、この機能を実現
するためのプログラム制御を容易にで。
きる効果がある。
【図面の簡単な説明】
第1図は、従来のティヌプレイ表示制御概念図、第2図
は本発明の一実施例を示す端末装置1.。 の構成概念図、第3図は画面情報切換機構概念。 図である。 1・・・端末装置本体、   2・・プログラム処理1
.6・・・プログラム処理2.4・・・ディスプレイ装
置、5・・・ディスプレイ表示情報エリア、6・・・演
算制御装置、  7・・・主記憶装置、8・・・回線制
御装置、   9・・・キーボード装置、10・・・外
部記憶装置、  11・・・プログラム処理用エリア、 12・・・ディスプレイ制御装置、 13・・・表示情報転送アドレス制御機構、    。 14・・・データバスライン。 ・ 7 ・ 第 / 図 第 2 図 /θ      /θ 第3図

Claims (1)

  1. 【特許請求の範囲】 1、 操作者がデータを入力するためのキーボード装置
    と、処理結果を操作者に伝達するための一ディスプレイ
    装置き、プログラムやブータラ格納する外部記憶装置と
    、プログラムやデータを・格納し実行するための主記憶
    装置と、プログラムを翻訳し演算実行するための演算制
    御装置と。 別の端末装置とか計算機と交信するための回線制御装置
    から成る端末装置において、ディスプ。 レイ画面に表示すべき情報をプログラムでアク。 セスできる主記憶装置上に2面設け、その1面。 をディスプレイ装置に表示し、残る1面はその。 まま情報として保持しプログラムからの画面情−報切換
    信号によって、上記の逆の使い方も可能としたことによ
    シ、オンライン端末装置の機能の途中にローカルのプロ
    グラム処理を行うような2種類の用途を実現するための
    プログラム制御を容易にしたことを特徴とする端末装置
    の制御方式。
JP2273583A 1983-02-16 1983-02-16 端末装置の制御方式 Pending JPS59148939A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2273583A JPS59148939A (ja) 1983-02-16 1983-02-16 端末装置の制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2273583A JPS59148939A (ja) 1983-02-16 1983-02-16 端末装置の制御方式

Publications (1)

Publication Number Publication Date
JPS59148939A true JPS59148939A (ja) 1984-08-25

Family

ID=12090984

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2273583A Pending JPS59148939A (ja) 1983-02-16 1983-02-16 端末装置の制御方式

Country Status (1)

Country Link
JP (1) JPS59148939A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62290952A (ja) * 1986-06-11 1987-12-17 インタ−ナショナル ビジネス マシ−ンズ コ−ポレ−ション 表示端末装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5329034A (en) * 1976-08-31 1978-03-17 Toshiba Corp Display area switching unit
JPS57182825A (en) * 1981-05-08 1982-11-10 Nec Corp Display terminal device for computer
JPS57182824A (en) * 1981-05-08 1982-11-10 Nec Corp Display terminal device for computer

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5329034A (en) * 1976-08-31 1978-03-17 Toshiba Corp Display area switching unit
JPS57182825A (en) * 1981-05-08 1982-11-10 Nec Corp Display terminal device for computer
JPS57182824A (en) * 1981-05-08 1982-11-10 Nec Corp Display terminal device for computer

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62290952A (ja) * 1986-06-11 1987-12-17 インタ−ナショナル ビジネス マシ−ンズ コ−ポレ−ション 表示端末装置

Similar Documents

Publication Publication Date Title
JPS59148939A (ja) 端末装置の制御方式
JPH02128250A (ja) 情報処理装置のアクセス制御回路
JPS60173631A (ja) 制御プログラム切換え方式
JPH0895895A (ja) 情報処理装置におけるシリアルポートi/o機器の制御装置
JPH03225551A (ja) 入出力装置アクセス制御方式
JPS61251943A (ja) デ−タ処理装置
JPH0724146A (ja) ゲーム用カートリッジ及びこれを用いた電子装置
JPS58181134A (ja) デ−タ転送回路
JPS59225454A (ja) オペランドフエツチ制御方式
CA1209273A (en) High-speed auxiliary computer plug-in units
JPS60250450A (ja) メモリエリア切換回路
JPS5994145A (ja) パツチ制御回路を有する端末制御装置
JPH08106432A (ja) Dma制御回路
JPH0261749A (ja) データ転送装置
JPS63648A (ja) メモリコントロ−ル方法
JPH02110633A (ja) Cpu装置
JPS62107304A (ja) プログラマブルコントロ−ラ
JPH01199259A (ja) 仮想端末管理装置
JPH06110828A (ja) メモリ制御装置
JPS581223A (ja) シ−ケンスコントロ−ラの周辺装置
JPH0444150A (ja) ラップトップコンピュータシステム
JPH07129524A (ja) 二重化システムの高速切替装置
JPH0291741A (ja) アドレスバスの切換制御方式
JPS63200202A (ja) プログラマブルコントロ−ラ
JPH11120340A (ja) 画像処理装置