JPS5913283A - 画像表示装置 - Google Patents

画像表示装置

Info

Publication number
JPS5913283A
JPS5913283A JP57123169A JP12316982A JPS5913283A JP S5913283 A JPS5913283 A JP S5913283A JP 57123169 A JP57123169 A JP 57123169A JP 12316982 A JP12316982 A JP 12316982A JP S5913283 A JPS5913283 A JP S5913283A
Authority
JP
Japan
Prior art keywords
data
image
dot
circuit
refresh
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57123169A
Other languages
English (en)
Inventor
堀井 貴司
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Electric Works Co Ltd
Original Assignee
Matsushita Electric Works Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Works Ltd filed Critical Matsushita Electric Works Ltd
Priority to JP57123169A priority Critical patent/JPS5913283A/ja
Publication of JPS5913283A publication Critical patent/JPS5913283A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は画像表示装置に関するものであり、その目的と
するところはデータ書込み速度が早くかつキャラクタパ
ターンの重ね書きができ、表示パターンの変更が容易に
できる画像表示装置を提供することにある。
一般に、この種の画像表示装置は第1図のよう忙ブラウ
ン管のような2次元画像を表示する表示部(3)の画面
を8×8ドツトの大きさの小区画間に分割し、各小区画
IXIに1g2図に示すような文字。
記号1図形などの+ヤラクタパターンを表示するように
なっている。この表示部1B)に表示すべき表示パター
ンの画像データは中央制御装置から送られ、表示部(3
)に表示される2次元画像の一画面分のドツトデータ(
ドツトの明暗を示すデータ)がリフレッシュメ℃りに記
憶される。
ところで、上記リフレッシュメtす”のデータ書込みを
ドツト単位で行なうと、データ書込み速度が遅くなる上
、データ書込みを制御する中央制御装置の負担が大きく
なるという不都合がある。
そこで、従来中セラクタジェネレータを用いて中セラク
タ単位すなわち、8×8ドツトの単位でデータ書込^が
行なわれていた。しかしながら、このような従来例にお
いて、画像データのアドレスデータによって指定される
リフレッシュメ七りの所定アドレスに画像データの中セ
ラクタデータに基いて+セラクタジエネし−5で発生さ
れたドツトデータを書込むと、該アドレスに記憶されて
いたドツトゲータが消失することになって、いままで表
示されていた十セラクタパターンが消えてしまい中セラ
クタパターンの重t2書きができないという欠点があっ
た。例えば、第3図(alのような図形を表示する場合
において、まず最初に、横線(2)を表示するための中
セラクタパターン(第2図(clを発生する中セラクタ
データを+セラクタジェネレータに順次入力し、続いて
縦線(鵬を表示させるための+セラクタパターン(第2
図(d))を発生する中ヤラクタデータを士セラクタジ
ェネレータに順次入力してリフレッシュメ七りにドツト
データを中セラクタ単位で書込んだ場合、横線囚と縦線
(131との交点部(0に表示される士セラクタパター
ンは、@3図(blに示すように、後で入力された中ヤ
ラクタデータに対応するパターンとなり、結果的に横線
(Δ1が交点部(Qで不連続になるという欠点があった
。このような欠点を解消するKは、交点部(CI K第
2図(elのような十字パターンを表示すれば良いこと
になるが、交点部(0のアドレスを求めそのアドレスに
十字パターンを表示するための牛セラクタデータを書込
むという煩しい操作が必要であり、表示パターンの変更
が容易にできないという問題があった。未発明はt記の
点に鑑みて為されたものである。
以下、実施例について図を用いて説明する。4@4図は
本発明−実施例を示すもので、Illは士Pララクタジ
エネレータであり、中央制御装置(図示せず)から送ら
れる画像データの中セラクタデータ(Dc)Kて8X8
ドツトよりなる+セラクタパターンを表示するためのド
ツトデータ(Da)を発生する。121 fi画像デー
タのアドレスデータ(Da)に基いた所定アトしスに士
セラクタジェネレータ+11から出力されるドツトデー
タ(Dd)が中央制御装置から送られる書込み制御4N
号(VW)に基いて書込ま丸るリフレッシュメ℃りであ
り、2次元画像の一画面分のドツトゲータ(Da)が記
憶される。131はリフレッシュメモ1月21から読出
されたドツトデータ((D(1)に基いて2次元画像を
表示するブラウン管のような表示部である。(4)は画
像データのアトしスイータ(Da)tcて指定されるリ
フレッシュメモリ+21の所定アドレス力島ら読出され
たドットヂ・−タ(Da’)をラッチするラッチ回路、
+51[オア回路であり、オア回路1111 if大入
力れた画像データの中セラクタデータ(DC)K対応し
て+セラクタジェネレータ1凰1から出力されるドツト
ゲータ(Da)とラッチ回路14)にラッチされている
ドツトデータ(Da’)との論理和演算を行ない合成ド
ツトデータ(Dd’ )を作成する。
この合成ドツトデータ(Dd”)がリフレッシュメ℃す
121の所定アドレスに吉込まれ、表示部(31の画面
の該所定アドレスに対応する位置には前の士ヤラクタパ
ターン尤に今回の士セラクタパターンが重ね書きされた
合成パターンが表示される。図中(IO)は中央制御装
置から送出される画像データの中セラクタデータ(Dc
)が送られるデータバス、(9)は画像遅延させた所定
のタイ三ンジ信号を形成する遅延回路である。
以、下、実施例の動作をgg5図のタイムチャートを用
いて説明する。いま、中央制御装置からキャラクタ。デ
ータ(Dc)およびアドレスデータ(Da)よりな″る
画像ゲータが送られた後、書込み制御48号(vw)が
送られてくる。この書込み制aJ信’j)(Vw)はリ
フレッシュメ℃す12)の続出し端子(RD)に入力さ
れているので、アドレスデータ(Da)Kて指定された
リフレッシュメ七り12)の所定アドレスからドツトデ
ータ(Daりが続出され、遅延回路17)から出力さノ
lるう、フチ15号(V’W?)の立上りでラッチ回路
+41にラッチされる。オア回路15)では今回新fこ
に送られた十Fラクタデータ(Dd)に対応して中セラ
クタジェネレータ111から出力されるドツトデータ(
Dd)とラッチ回路14)にラッチされているドツトデ
ータ(led)との論理和演算を行ない合成ドツトデー
タ(Dd“)t−作成する。リフレッシュメモリ121
の書込み端子(WR)には遅延回路(6)から出力され
る書込み信号(VwJが入力されており、上記合成ドツ
トデータ(Dd″)は書込み信号(Vws)の立とりで
アドレスデータ(Da)にて指定される所定アドレスに
書込まれる。遅延回路(8)から出力されるレダイ信号
(READY)は中央制御装置に返送され、レデイイ―
号(READY)の立上りで画像表示装置が待機状態に
なったことを示すことKなる。すなわち、通常の書込み
制御他j)(Vw)により設定される書込み期間中にリ
フレッシュメ七り直重からのドツトデータの続出しおよ
びリフレッシュメ七り(2)への合成ド・ソトヂータ(
Da’ )の書込みを実行するのは無理があるので、遅
延回路(8)にて設定される一定時間だけ中央制御装置
に’WAIT’  をかけるようになっている。
本発明Ifit述のように、中央制御装置から送られる
画像データの中セラクタデータにてドツトデータを発生
する士ヤラクタジエネし一タと、該画像データのアドレ
スデータに基いた所定アドレスに士セラクタジェネレー
タから出力されるドツトデータが中央制御装置から送ら
れる書込み制御信号に基いて書込まれ一画面分のドツト
データが記憶されるリフレッシュメ七りと、リフレッシ
ュメ℃りから続出されたドツトデータに基いて2次元画
像を表示する表示部とで構成される画像表示装置におい
て、画像データのアドレスデータにて指定されるリフレ
ッシュメ℃りの所定アトしスから読出されたドツトデー
タをラッチするラッチ回路を設けるとともに、画像デー
タの中ヤラクタデータに対応して中ヤラクタジエネレー
タから出力されるドツトデータと上記ラッチ回路にラッ
チされているドツトデータとの論理和演算を行なうオア
回路を設け、オア回路から出方される合成ドツトデータ
をリフレッシュメ七りの該所定アドレスに書込むように
したものであり、リフし゛ソシュメLりのドツトデータ
に中ヤラクタ単位で四込むようにしているので、データ
書込み速度が早く、しかも、リフレッシュメモリの所定
アドレスから読出された現在表示されている中セラクタ
パターンに対応するドツトデータと中ヤラクタヂータか
ら出力さhる新たVC表示すべき中セラクタパターンに
対応するドツトパターンを合成してリフレッシュメ七り
Vc書込むようになっているので、中セラクタパターン
の重ね醤きができ、表示パターンの変更が容易にてきる
という利点がある。
【図面の簡単な説明】
第1図1a) (blは本発明に係る画像表示装置の表
示例を示す図、第2図(al〜(elは同との士セラク
タパター′ンの具体例を示す図、第3図(al (bl
は従来例の問題点を示す図、第4図は本発明一実施例の
ブロック回路図、第5図は同上の動作を示すタイムチャ
ートである。 111は士ヤラクタジエネレータ1.21Viリフレッ
シュメ℃す、(31は表示部1.4Hdラッチ回路、+
51 L/iオア回路である。 代理人 弁理士  石 1)長 七

Claims (1)

    【特許請求の範囲】
  1. +11  中央制御装置から送られる画像データのキャ
    ラクタデータにてドツトデータを発生する牛セラクタジ
    エネし一夕と、咳画像プータのアドレスデータに基いた
    所定アドレスに士セラクタジエネし−5から出力される
    ド・ソトデータが中央制御装置から送られる書込み制御
    信号に基いて書込まれ一画面分のドツトデータが記憶さ
    れるリフレッシュメtりと、リフレッシシユメ℃りから
    続出されたドツトデータに基いて2次元画像を表示する
    表示部とで構成される画像表示装置において、画像フ゛
    −タのアドレスデータにて指定されるリフレッシュメ℃
    りの所定アドレスから続出されたドツトデータをラッチ
    するラッチ回路を設けるとともに1画像データのキャラ
    クタデータに対応して+ヤラクタジエネレータから出力
    されるドツトデータと上記ラッチ、回路にラッチされて
    いるドツトデータとの論理和演算を行なうオア回路を設
    け、オア回路から出力される合成ドツト苧−夕をリフレ
    ッシュメモリの該所定アドレスに書込むようにして成る
    画像表示装置。
JP57123169A 1982-07-15 1982-07-15 画像表示装置 Pending JPS5913283A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57123169A JPS5913283A (ja) 1982-07-15 1982-07-15 画像表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57123169A JPS5913283A (ja) 1982-07-15 1982-07-15 画像表示装置

Publications (1)

Publication Number Publication Date
JPS5913283A true JPS5913283A (ja) 1984-01-24

Family

ID=14853886

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57123169A Pending JPS5913283A (ja) 1982-07-15 1982-07-15 画像表示装置

Country Status (1)

Country Link
JP (1) JPS5913283A (ja)

Similar Documents

Publication Publication Date Title
JPS6049391A (ja) ラスタ走査表示システム
JPS582874A (ja) フルグラフィックディスプレイ装置の画面構成変更回路
JPS5913283A (ja) 画像表示装置
US4988985A (en) Method and apparatus for a self-clearing copy mode in a frame-buffer memory
JPH06149533A (ja) 表示領域外セグメントの描画処理を削減したセグメント高速描画方式
JPS6218595A (ja) 表示装置
JPS60118888A (ja) ビデオ表示発生装置用の水平平滑化スクローリングシステム及び方法
JPS60101590A (ja) 表示装置
JPS6362750B2 (ja)
JPH0443594B2 (ja)
JPS6333782A (ja) グラフイツク・デイスプレイの制御装置
JPS5913285A (ja) 画像表示装置
JPS6011891A (ja) 表示装置制御方式
JPS6242280A (ja) グラフイツクデイスプレイ装置
JPS5913284A (ja) 画像表示装置
JPS606988A (ja) 画像表示装置
JPS58187989A (ja) 表示メモリ回路
JPH0561630A (ja) 画像表示装置のマルチウインドウ表示方法
JPS60129786A (ja) 画像メモリ装置
Fulton An experience with plasma panels
JPS6159391A (ja) 静止画移動回路
JPS59231984A (ja) 表示装置
JPH07311567A (ja) 画像出力方法及び装置
JPS60195588A (ja) 表示制御装置
JPS58118694A (ja) キヤラクタデイスプレイのリフレツシユメモリへ書き込む方法