JPS5852703A - 数値制御装置 - Google Patents

数値制御装置

Info

Publication number
JPS5852703A
JPS5852703A JP15126381A JP15126381A JPS5852703A JP S5852703 A JPS5852703 A JP S5852703A JP 15126381 A JP15126381 A JP 15126381A JP 15126381 A JP15126381 A JP 15126381A JP S5852703 A JPS5852703 A JP S5852703A
Authority
JP
Japan
Prior art keywords
memory
program
numerical control
utility
read
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP15126381A
Other languages
English (en)
Inventor
Osamu Sugawara
菅原 制
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP15126381A priority Critical patent/JPS5852703A/ja
Publication of JPS5852703A publication Critical patent/JPS5852703A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B19/00Programme-control systems
    • G05B19/02Programme-control systems electric
    • G05B19/18Numerical control [NC], i.e. automatically operating machines, in particular machine tools, e.g. in a manufacturing environment, so as to execute positioning, movement or co-ordinated operations by means of programme data in numerical form
    • G05B19/414Structure of the control system, e.g. common controller or multiprocessor systems, interface to servo, programmable interface controller
    • G05B19/4142Structure of the control system, e.g. common controller or multiprocessor systems, interface to servo, programmable interface controller characterised by the use of a microprocessor

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Human Computer Interaction (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Automation & Control Theory (AREA)
  • Numerical Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 この発明はコンピュータを内戚した数値制御装置に係り
、特に数値データに基づいて移動制御を行う電値制御プ
ログラムのサポートヲする?フラインユーティリティー
能を備えた数値制御装置に関するものである。
従来、この種の装置として第1図に示すものがあった。
図において、(1)は紙テープまたは磁気カセットテー
プなどの入力テープで、このテープ(1)Kuオフライ
ンユーティリティプログラムが記録されている。(2)
は上記入力テープ(1)の信号が入力される入力装置、
(3)は中央処理装置(以下CPUという)、(4)は
オペレータコンソーlしで、このコンソー/I/(4)
!lcは(3RTまたはプリンタおよびキーボードが設
けられている。(5)はメモリで、このメモリ(5)に
は数値制御プログラムが格納さfしている。(6)は移
動指令等を出力する出力回路である。
次に、この装置の動f′F:について説明する。
まス、オペレータがオペレータコンソール(4)にオイ
テ、入力テープ(1)の始動を指示すると、この入力テ
ープ(1)に記録されているオフラインユーティリティ
プログラムの内容が入力装置(2)に入力され、さらに
この内容はメモリ(5)の空き領域に格納される。この
オフラインユーティリティプログラムは数値制御装置各
部の機能を診断するために用いられたり、あるいはメモ
リ(5)の内容を調べたり、その内容を書き換えたρ、
さらにレジスタの内容を表示したシするなどに用いられ
る。
ところで、従来の数値制御装置は入力チー7°(1)に
記録されているオフラインユーティリティプログラムを
入力装置(2)を介してメモリ(5)の空き領域に格納
するように構成されているので1例えば入力装置(2)
が故障した場合、上記オフラインユーティリティプログ
ラムが診断機能を有しているのにかかわらず、このプロ
グラム信号がCP U (3)まで到達することができ
なくなってその機能を発揮することかで直ない。さらに
、オフラインユーティリティプログラムをメモリ(5)
に格納するための操作が繁雑で時間が長くかかるという
欠点のあるものであった。
この発明は上記のような従来の欠点を除去するためにな
されたもので、オフラインユーティリティプログラムが
格納された読出し専用メモリ(ROM)を数値制御装置
本体内に設けることにより、メモリに対する上記プログ
ラムを格納することなしに直接オフフィンユーティリテ
ィプログラムをCPUに取込んで、ユーティリティ機能
を実行することができる数値制御装置を提供することを
目的としている。
以下、この発明の一実施例f第2図について説明する。
この図において、第1図と同一符号は同一または相当部
分を示し、(7)はオフラインユーティリティプログラ
ムを格納している読出し専用メモリ(ROM)で、この
読出し専用メモリ(7)はCP U (3)と電気的に
接続されている。また、オペレータコンソー1v(4)
11上記胱出し専用メモリ(7)とメモリ(5)とのい
ずれか一方がCP U (3)と接続されるように切換
える切換え手段を有している。
次に、この発明による読出し専用メモリが配設された数
値制御装置の動作について説明する。
数値制御装置の本来機能である数値データに基づく数値
制御処理はメモリ(5)に格納されているプログラムで
実行し、オフラインユーティリティは続出し専用メモリ
(1)に格納されているプログラムで実行する。これら
の切換えはオペレータコンソール(4)におけるオペレ
ータの操f¥にようて指示すればよい。
このように構成することにより、l出し専用メモリ(7
)に格納されているオフラインユーティリティプログラ
ムはオペレータコンソー/I/(4)Kおける切換え操
作でCP U (3)と接続でき、その操作が極めて容
易になるとともに、従来装置のように入力袋@ (2)
 ?介して一旦、メモリ(5)の空き領域に格納され、
これがOP U (3)に取込まれるという長い経路を
とることがなくなり、直接読出し専用メモリ(7)から
CPU(3)K取込まれるので、それだけ操作時間が短
くなって装置を効率的に利用することができる。もちろ
ん、この装置iiにおりては例えば入力装置(2)など
が故障してもオフリインユーティリティプログラムがC
P U (3)に出力されることばいうまでもない。
また、上記実施例ではオフリインユーティリティプログ
ラム′f読出し専用メモリに格納して持うているが、こ
れがコアメモリであっても同様の効果を奏する。
以上のようにこの発明は、オフフィンユーティリティプ
ログラムが格納された読出し専用メモリを直接CPUと
電気的に接続されるようにしたので、ローディング操作
が容易VCなるとともに、入力装置などの故障に関係な
く常にオフフィンユーティリティによるサービスを受け
ることができる効果がある。
【図面の簡単な説明】
第1図は従来の数値制御装置を示すブロック図、処2図
はこの発明の一実施例によるオフラインユーティリティ
プログラムを格納したメモリが配設された数値制御装置
のブロック図である。 図において同一符号は同一または相当部分を示し、(2
)ti入力装置、(3)はCPU、(5)は数値制御プ
ロクラムf格tAfるメモリ、(4)はオペレータコン
ソール、 (6)は出力回路、(7)はオフラインユー
ティリティプログラムが格納されたメモリである。 代理人 葛野信−

Claims (2)

    【特許請求の範囲】
  1. (1)中央処理装置ど、この中央処理装置と電気的に接
    続され、数値制御ブレグラムを格納する第1のメモリと
    、上記中央処理装置と電気的に接続され、オフラインユ
    ーティリティグログクムが格納されたダ(2のメモリと
    、上記中央処理装置に対し、易1のメモリと一瞬2のメ
    モリとの接続を切換える切換装置とを備えた数値制御装
    置。
  2. (2)第2のメモリは、読出し専用メモリであることを
    特徴とする特許請求の範囲第1項に記載の数値制御装置
JP15126381A 1981-09-24 1981-09-24 数値制御装置 Pending JPS5852703A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15126381A JPS5852703A (ja) 1981-09-24 1981-09-24 数値制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15126381A JPS5852703A (ja) 1981-09-24 1981-09-24 数値制御装置

Publications (1)

Publication Number Publication Date
JPS5852703A true JPS5852703A (ja) 1983-03-29

Family

ID=15514833

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15126381A Pending JPS5852703A (ja) 1981-09-24 1981-09-24 数値制御装置

Country Status (1)

Country Link
JP (1) JPS5852703A (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5486887A (en) * 1977-12-22 1979-07-10 Toyoda Mach Works Ltd Numerical controller

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5486887A (en) * 1977-12-22 1979-07-10 Toyoda Mach Works Ltd Numerical controller

Similar Documents

Publication Publication Date Title
EP0056060B1 (en) Data processing system
JPS5852703A (ja) 数値制御装置
JP2918019B2 (ja) シングルチップマイクロプロセッサのテスト回路
JPS5839343A (ja) 複数システムの初動装置
JPH0218729B2 (ja)
JP2610912B2 (ja) 入出力制御システム
JPS59149509A (ja) プログラマブルコントロ−ラ
JPH0384639A (ja) 情報処理装置用自己診断装置
JPS59114637A (ja) デ−タ処理装置
JPH0585927B2 (ja)
JPS5914054A (ja) 予備コンソ−ル切替制御方式
JP2659115B2 (ja) シーケンスコントローラ
JPH06161832A (ja) トレース制御装置
JPS5850046A (ja) 情報処理装置
JPS5913060B2 (ja) 主記憶装置の記憶容量検出方式
JP2760027B2 (ja) I/o装置
JPS63138434A (ja) 周辺装置の自己診断回路
JP2506591B2 (ja) 補助処理装置
JP2743607B2 (ja) データフロー計算機の演算モジュール
JPS58221405A (ja) プログラマブル・コントロ−ラ
JPH02220143A (ja) パーソナルコンピュータシステム
JPH01111239A (ja) エラー表示方式
JPH01311331A (ja) 情報処理装置
JPS59167764A (ja) メモリアクセス方式
KR19980017737A (ko) 프로그램형 제어기의 비트 연산 처리방법 및 그 장치