KR19980017737A - 프로그램형 제어기의 비트 연산 처리방법 및 그 장치 - Google Patents

프로그램형 제어기의 비트 연산 처리방법 및 그 장치 Download PDF

Info

Publication number
KR19980017737A
KR19980017737A KR1019960037553A KR19960037553A KR19980017737A KR 19980017737 A KR19980017737 A KR 19980017737A KR 1019960037553 A KR1019960037553 A KR 1019960037553A KR 19960037553 A KR19960037553 A KR 19960037553A KR 19980017737 A KR19980017737 A KR 19980017737A
Authority
KR
South Korea
Prior art keywords
data
bit
duplicated
programmable controller
storing
Prior art date
Application number
KR1019960037553A
Other languages
English (en)
Other versions
KR100216045B1 (ko
Inventor
장래혁
권욱현
구경훈
민춘기
송승환
이희영
Original Assignee
차동해
주식회사 포스콘
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 차동해, 주식회사 포스콘 filed Critical 차동해
Priority to KR1019960037553A priority Critical patent/KR100216045B1/ko
Publication of KR19980017737A publication Critical patent/KR19980017737A/ko
Application granted granted Critical
Publication of KR100216045B1 publication Critical patent/KR100216045B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/38Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computational Mathematics (AREA)
  • Computing Systems (AREA)
  • Mathematical Analysis (AREA)
  • Mathematical Optimization (AREA)
  • Pure & Applied Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Programmable Controllers (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

본 발명은 1 비트의 데이터를 1 바이트 영역에 저장하는 프로그램형 제어기에서 1 비트의 데이터를 1바이트 영역에 중복하여 저장하고, 중복된 데이터로부터 과반수 법칙에 의하여 데이터를 수정하는 투표부를 도입하여 메모리를 효율적으로 활용할 수 있을 뿐 만 아니라, 데이터의 결함을 수정할 수 있는 프로그램형 제어기의 비트 연산 처리 방법 및 그 장치를 제공한다.

Description

프로그램형 제어기의 비트 연산 처리방법 및 그 장치.
제 1 도는 본 발명에 의한 비트 연산 처리 장치의 일실시예의 구성도이다.
* 도면의 주요한 부분에 대한 부호의 설명 *
10 : 데이터 메모리20 : 투표부
30 : 마이크로프로세서
본 발명은 비트 타입 데이터를 바이트 단위로 저장하게 되는 프로그램형 제어기에서의 비트 연산 방법 및 장치에 관한 것으로서, 특히 데이터를 중복하여 저장함에 의하여 데이터의 결함에 의한 연산의 오동작을 방지할 수 있는 프로그램형 제어기의 비트 연산 방법 및 장치에 관한 것이다.
종래의 프로그램형 제어기는 메모리를 절약하기 위하여 비트 타입으로 데이터를 저장하는 것이 일반적이었다. 그러나, 비트 타입 어드레싱을 구현하기 위하여 일반적인 프로세서를 사용하는 경우 처리 시간이 길어지는 단점이 있었다. 현대의 컴퓨터 기술에 의하여 메모리 용량이 확장되므로 근래에는 하나의 비트를 하나의 바이트에 저장하는 방법을 많이 사용하는 추세이다.
본 발명의 목적은 하나의 비트를 하나의 바이트에 저장하는 프로그램형 제어기에서 하나의 바이트에 하나의 비트를 중복하여 저장하여 데이터의 결함에 대하여 보다 안정한 프로그램형 제어기의 비트 연산 방법 및 그 장치를 제공하는데 있다.
상기한 바와 같은 본 발명의 목적은 1비트의 데이터를 1바이트 영역에 저장하는 프로그램형 제어기의 비트 연산 처리 방법에 있어서, 1비트의 데이터를 1바이트 영역에 중복하여 저장하는 제 1단계; 상기 제 1단계에서 저장된 데이터를 사용하여 비트 연산을 수행하기 위하여 상기 중복 저장된 데이터 중 과반수 법칙에 의하여 선택된 데이터에 의하여 중복된 데이터를 수정하는 제 2단계; 상기 제 2단계에서 구해진 중복된 데이터를 사용하여 각비트 별로 연산을 중복하여 수행하여 중복된 데이터로서 연산 결과를 얻는 제 3단계; 및 상기 중복된 연산 결과의 데이터 중 과반수 법칙에 의하여 선택된 데이터에 의하여 중복된 연산 결과의 데이터를 수정하여 저장하는 제 4단계를 포함하는 비트 연산 처리 방법에 의하여 달성된다.
또한, 상기한 바와 같은 본 발명의 목적은 1비트의 데이터를 데이터 메모리의 1바이트 영역에 저장하는 프로그램형 제어기의 비트 연산 처리 장치에 있어서, 상기 데이터 메모리의 각 바이트는 1비트의 데이터를 중복하여 저장하고 있는 데이터 메모리이며, 상기 비트 연산 처리 장치는 상기 데이터 메모리의 각 바이트의 중복된 데이터 중 과반수 법칙에 의하여 선택된 데이터에 의하여 중복된 데이터를 수정하여 출력하는 제 1투표부; 상기 제1투표부에 의하여 출력되는 중복 데이터를 사용하여 비트 연산을 중복 수행하는 마이크로프로세서; 및 상기 마이크로프로세서에 의한 연산 결과 중복된 데이터를 입력 받아서 중복된 데이터 중 과반수 법칙에 의하여 선택된 데이터에 의하여 중복된 데이터를 수정하는 제 2투표부를 포함하는 비트 연산 처리 장치에 의하여 달성된다.
이하에서는 첨부된 도면을 참조하면서 본 발명의 바람직한 일실시예를 상세하게 설명한다.
제 1도는 본 발명에 의한 프로그램형 제어기의 비트 연산 장치의 일실시예를 나타내는 도면이다.
한 비트의 데이터는 데이터 메모리(10)의 한 바이트의 영역에 저장된다. 즉, 0 또는 1의 한 비트의 데이터가 데이터 메모리(10)의 각 어드레스에 해당하는 한 바이트에 저장된다. 제 1도에 도시된 바와 같은 본 발명의 바람직한 일실시예에서는 한 바이트의 8비트중 5개의 비트에 한 비트의 데이터를 중복하여 저장한다.
예를 들어, 제 1도에서 보이는 바와 같이, 어드레스 '0000H'에 '1'를 저장하는 경우, 본 발명의 일실시예에 따르면 8비트 중 3비트를 남겨두고 나머지 5비트에 '1'를 중복하여 '11111'을 저장한다. 어드레스 '0000H'을 '0'을 저장하는 경우에도 마찬가지로 '00000'을 저장한다.
연산 수행시 데이터 메모리(10)로부터 읽혀지는 데이터는 마이크로프로세서(30)로 입력되기 전에, 투표부(voting)을 거친다.
투표부(20)에서는 데이터 메모리(10)로부터 읽혀지는 데이터 중 중복회수가 많은 데이터를 선택하여 마이크로 프로세서(30)로 출력한다. 상기한 바와 같은 작용에 의하면, 만약 데이터 메모리(10)에 오류가 생기거나, 읽어내는 과정에서 오류가 생겨서 중복되어 저장된 데이터 중 일부에 결함이 생기는 경우에도 과반수 법칙에 의하여 올바른 데이터로 수정하여 마이크로 프로세서(30)로 출력하게 된다.
본 발명의 일실시예에서와 같이, 1비트의 데이터를 5번 중복하여 저장하는 경우, 투표부(20)에서는 5비트의 데이터 중에서 '1' 또는 '0'의 개수가 3보다 큰 것을 선택하여 5비트의 데이터를 수정하여 출력한다.
예를 들어 중복 저장된 '11111' 데이터에 결함이 생겨서 '11101'이 되는 경우에도 투표부(20)는 '11101' 데이터를 '11111' 데이터로 고쳐서 마이크로프로세서(30)로 전달한다.
일반적으로 저장된 데이터에 생길 수 있는 결함은 과반수를 넘지는 않을 것이므로, 상기한 바와 같은 본 발명에 의한 방법은 대부분의 경우 타당한 결과를 준다.
마이크로프로세서(30)는 중복된 5비트의 데이터를 입력 받아서 5비트에 대한 연산을 동시에 수행한다.
마이크로프로세서(30)에 의한 연상이 끝난 후, 연산 결과를 데이터 메모리(10)에 기록하는 때에도 투표부(2)를 거친다. 이는 마이크로프로세서(30)의 연산시 오류가 발생하거나 어떠한 순간적인 노이즈에 의하여 연산결과에 결합이 발생하는 경우에도 과반수 법칙에 의하여 이를 수정하여 출력하게 한다.
본 발명은 1 비트의 데이터를 1 바이트 영역에 저장하는 경우, 1 비트의 데이터를 중복하여 저장함에 의하여 낭비되는 나머지 비트의 영역을 활용할 수 있는 장점이 있다.
이상에서 설명한 바와 같이, 본 발명은 1 비트의 데이터를 1 바이트 영역에 저장하는 프로그램형 제어기에서 1 비트의 데이터를 1 바이트 영역에 중복하여 저장하고, 중복된 데이터로부터 과반수 법칙에 의하여 데이터를 수정하는 투표부를 도입하여 메모리를 효율적으로 활용할 수 있을 뿐 만 아니라. 데이터의 결함을 수정할 수 있는 프로그램형 제어기의 비트 연산 처리 방법 및 그 장치를 제공한다.

Claims (2)

1비트의 데이터를 1바이트 영역에 저장하는 프로그램형 제어기의 비트 연산 처리 방법에 있어서,
1비트의 데이터를 1바이트 영역에 중복하여 저장하는 제 1 단계;
상기 제 1단계에서 저장된 데이터를 사용하여 비트 연산을 수행하기 위하여 상기 중복 저장된 데이터 중 과반수 법칙에 의하여 선택된 데이터에 의하여 중복된 데이터를 수정하는 제 2 단계;
상기 제 2단계에서 구해진 중복된 데이터를 사용하여 각 비트 별로 연산을 중복하여 수행하여 중복된 데이터로서 연산 결과를 얻는 제 3단계; 및
상기 중복된 연산 결과의 데이터 중 과반수 법칙에 의하여 선택된 데이터에 의하여 중복된 연산 결과의 데이터를 수정하여 저장하는 제 4단계를 포함하는 비트 연산 처리 방법.
1비트의 데이터를 데이터 메모리의 1바이트 영역에 저장하는 프로그램형 제어기의 비트 연산 처리 장치에 있어서,
상기 데이터 메모리의 각 바이트는 1비트의 데이터를 중복하여 저장하고 있는 데이터 메모리이며,
상기 비트 연산 처리 장치는 상기 데이터 메모리의 각 바이트의 중복 된 데이터 중 과반수 법칙에 의하여 선택된 데이터에 의하여 중복된 데이터를 수정하여 출력하는 제 1투표부;
상기 제 1투표부에 의하여 출력되는 중복 데이터를 사용하여 비트 연산을 중복 수행하는 마이크로프로세서; 및
상기 마이크로세서에 의한 연산 결과 중복된 데이터를 입력 받아서 중복된 데이터 중 과반수 법칙에 의하여 선택된 데이터에 의하여 중복된 데이터를 수정하는 제 2투표부를 포함하는 비트 연산 처리 장치.
KR1019960037553A 1996-08-31 1996-08-31 프로그램형 제어기의 비트 연산 처리방법 및 그 장치 KR100216045B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960037553A KR100216045B1 (ko) 1996-08-31 1996-08-31 프로그램형 제어기의 비트 연산 처리방법 및 그 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960037553A KR100216045B1 (ko) 1996-08-31 1996-08-31 프로그램형 제어기의 비트 연산 처리방법 및 그 장치

Publications (2)

Publication Number Publication Date
KR19980017737A true KR19980017737A (ko) 1998-06-05
KR100216045B1 KR100216045B1 (ko) 1999-08-16

Family

ID=19472289

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960037553A KR100216045B1 (ko) 1996-08-31 1996-08-31 프로그램형 제어기의 비트 연산 처리방법 및 그 장치

Country Status (1)

Country Link
KR (1) KR100216045B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100648178B1 (ko) * 2003-05-16 2006-11-24 아주대학교산학협력단 프로그램가능한 프로세서에서의 비트조작 연산회로 및 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100648178B1 (ko) * 2003-05-16 2006-11-24 아주대학교산학협력단 프로그램가능한 프로세서에서의 비트조작 연산회로 및 방법

Also Published As

Publication number Publication date
KR100216045B1 (ko) 1999-08-16

Similar Documents

Publication Publication Date Title
EP0173515B1 (en) Error recovery system in a data processor having a control storage
KR20060103317A (ko) 프로세서 유닛의 적어도 두 개의 운영 모드 간의 절환을위한 방법 및 장치
KR19980017737A (ko) 프로그램형 제어기의 비트 연산 처리방법 및 그 장치
JP2001290710A (ja) データエラー検出装置
US5430852A (en) Control transfer method in system with multiple arithmetic units each with independent microprogram control by transferring start address and branch condition codes
JP4135413B2 (ja) メモリチェックシステムおよびメモリチェック方法、信号処理装置および信号処理装置のメモリチェック方法、ならびに、メモリチェックプログラム
JP2690910B2 (ja) 制御記憶装置
JPH02207355A (ja) メモリ読出し方式
KR100229325B1 (ko) 콘벌루션 인터리버
JPH04341998A (ja) メモリ回路
JP2575424B2 (ja) プログラマブルコントローラ
JPH05334196A (ja) メモリ多重化システムにおけるメモリ管理方式
JPS5816349A (ja) メモリ拡張代替方式
JPS6180342A (ja) メモリ制御装置
KR100284044B1 (ko) 연관 관계를 갖는 기능 기기들의 이상 동작 복구 방법
JPH04257030A (ja) 読み出し専用メモリパッチ方式
JPH0136137B2 (ko)
JPS63276126A (ja) 命令デコ−ド回路
JPH0573437A (ja) メモリパリテイ回路
JPH0199144A (ja) Romデータ保証方式
JPH0226252B2 (ko)
JPH0520215A (ja) 情報処理装置
JPH01134798A (ja) メモリ制御装置
JPS6142304B2 (ko)
JPH06203591A (ja) 半導体記憶装置

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130503

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20140402

Year of fee payment: 16

FPAY Annual fee payment

Payment date: 20150417

Year of fee payment: 17