JPS58162156A - 搬送波非同期検出回路 - Google Patents

搬送波非同期検出回路

Info

Publication number
JPS58162156A
JPS58162156A JP57045882A JP4588282A JPS58162156A JP S58162156 A JPS58162156 A JP S58162156A JP 57045882 A JP57045882 A JP 57045882A JP 4588282 A JP4588282 A JP 4588282A JP S58162156 A JPS58162156 A JP S58162156A
Authority
JP
Japan
Prior art keywords
circuit
phase
output
voltage
input signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57045882A
Other languages
English (en)
Inventor
Masahiro Nakajima
中「あ」 正博
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP57045882A priority Critical patent/JPS58162156A/ja
Publication of JPS58162156A publication Critical patent/JPS58162156A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/22Demodulator circuits; Receiver circuits
    • H04L27/227Demodulator circuits; Receiver circuits using coherent demodulation
    • H04L27/2271Demodulator circuits; Receiver circuits using coherent demodulation wherein the carrier recovery circuit uses only the demodulated signals
    • H04L27/2273Demodulator circuits; Receiver circuits using coherent demodulation wherein the carrier recovery circuit uses only the demodulated signals associated with quadrature demodulation, e.g. Costas loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明はN値ディジタル無線通信方式の受信機における
搬送波非同期検出回路に関するものである。
従来の搬送波非同期検出回路は、搬送波非同期回路網、
特に電圧制御発振器を制御する自動位相制御回路(AP
C回路)のインピーダンスを監視することにより成し得
ている。この従来の構成ではクロック周波数と搬送波周
波数との比が小さいディジタル通信方式やNの値の大き
いN値ディジタル通信において擬似引込み現象により搬
送周波数以外の周波数に同期した場合搬送波非同期状態
を検出することができない欠点を有している。
本発明の目的は、擬似引込現象の存在するシステムにお
いても搬送波同期回路における非同期状態を確実に検出
する澱送波非同期検出回路を提供することにある。
本発明によれば外部電圧により制御される電圧制御発振
器と、前記電圧制御発振器の出力を90゜移相する90
°移相器と、前記電圧制御発振器の出力と位相比較すべ
き外部入力信号とを位相検波する第1の位相検波器と、
前記90″移相器の出力と前記外部入力信号とを位相検
波する第2の位相検波器と、前記第1および第2の位相
検波器の出力より前記外部入力信号と前記電圧制御発振
器との位相差を検出する位相誤差電圧発生回路と、前記
第1および第2の位相検波器の出力により前記外部入力
信号と前記電圧制御発振器との周波数差を検出する周波
数差検出回路と、前記周波数差検出回路の出力電圧を判
定するレベル判定回路と、前記外部入力信号の有無監視
する回路と、前記レベル判定回路の出力信号と前記監視
回路の出力信号との論理和を行う論理和回路とからなる
ことを特徴とする搬送波非同期検出回路が得られる。
以下図面に従って詳細に説明する。第1図は、従来の搬
送波非同期検出回路のブロック図である。
第1図において、電圧制御発振器lの出力は2分されそ
の一方は90°移相器2を介して他方はそのまま第1及
び第2の位相検波器3及び4に供給され基準となる外部
入力信号101をそれぞれ位相検波する。位相検波器の
出力信号102及び103は位相誤差電圧発生回路5に
導かれ基準となる入力信号101の位相と、電圧制御発
振器lの位相の差に対応する出力電圧(APC軍圧)1
04があられれる。との出力電圧104で電圧制御発振
器1を制御することにより入力信号101の位相に電圧
制御発振器10位相を同期させることができる。本回路
構成は従来よりよく知られているN値位相復調器の搬送
波同期回路である。一方位相誤差電圧発生回路5の出力
電圧104は、インピーダンス検出回路6に導か扛る。
インピーダンス検出回路6は出力電圧104を与える回
路網のインピーダンスを監視するものである。入力信号
101と電圧制御発振器1が非同期状態にある時すなわ
ち搬送波同期回路が非同期状態のとき出力電圧104を
支える回路網のインピーダンスは高インピーダンスとな
り一方同期状態の時は低インピーダンスになる。この出
力電圧104を支える回路網のインピーダンスの状態を
監視することにより搬送波非同期状態信号105を得る
ことができる。
この搬送波非同期検出回路は擬似引込み現象により搬送
周波数以外の周波数に同期した場合にも出力電圧104
を支える回路網のインピーダンスは、低インピーダンス
になp非同期状態を検出できない欠A’に有している。
第2図は従来の回路の欠点を取除いた本発明のブロック
図である。第2図において、lは電圧制御発振器、2は
90°移相器、3及び4は位相検波器、5は位相誤差電
圧発生回路で従来技術で構成されるN値位相復調器の搬
送波同期回路である。
前記搬送波同期回路の位相検波器3及び4の出力信号1
02及び103は基準となる入力信号101の周波数と
電圧制御発振器2の周波数を検出する周波数差検出回路
(かけ算回路)7に入力されると同時に基準となる入力
信号101の有無(より 5− 簡単には出力信号102,103の有無)及び搬送波同
期回路、周波数差検出回路7等の内部回路の障害検出が
可能な障害検出回路8に入力される。
この障害検出回路としては、たとえば特願52−970
48に開示された回路を用いることができる。
周波数差検出回路7の出力信号106は電圧制御発振器
1を制御すると共に予め定められたしきい値で判定され
るレベル判定回路9に入力される。
出力信号106は入力信号101の周波数と電圧制御発
振器10周波数との周波数差に応じた電圧として検出さ
れる。すなわち、入力信号1010角周波数がω1、電
圧制御発振器lの角周波数ω雪におりで擬似引込み現象
により仮の同期状態になった時周波数差検出回路7の出
力信号106にはその角周波数差△ω(=ω1−ω2)
に応じた電圧Kd(oc△ω)があられれる。逆に正規
の同期状態になった時は出力信号106にはその角周波
数差△ω=0の為電圧は生じない。それ故・出力信号1
06にあられれるこの電圧Kdを予め定められたしきい
値で判定することによシ周波数差の有無 6− すなわち搬送波同期/非同期の判定が可能になる。
レベル判定回路9の出力信号108と障害検出回路8の
出力信号107と論理和回路IOを通して搬送波非同期
状態信号105を得ることができる。
また1、2,3,4.7 で構成される回路は従来より
知られている自動周波数制御回路(A F 0M路)を
構成するものである。
以上説明した様に本発明による搬送波非同期検出回路は
擬似引込み現象により搬送周波数以外の周波数に同期し
た場合も確実に非同期状態を検出する回路となるもので
ある。
【図面の簡単な説明】
第1図は従来の搬送波非同期検出回路のブロック図例、
第2図は本発明の回路のブロック図例である。 なお図において、1・・・・・・電圧制御発振器、2・
・・・・・90°移相器、3.4・・・・・・位相検波
器、5・・・・・・位相誤差電圧発生回路、6・・・・
・・インピーダンス検出回路、7・・・・・・周波数差
検出回路、8・・・・・・障害検出回路、9・・・・・
・レベル判定回路、10・・・・・・論理和回路である
。 第11 /1.+5 第 2閉

Claims (1)

    【特許請求の範囲】
  1. 外部電圧より制御される電圧制御発振器と、前記電圧制
    御発振器の出力を90°移相する90°移相器と、前記
    電圧制御発振器の出力と位相比較すべき外部入力信号と
    を位相検波する第1の位相検波器と、前記90°移相器
    の出力と前記外部入力信号とを位相検波する第2の位相
    検波器と、前記第1および第2の位相検波器の出力より
    前記外部入力信号と前記電圧制御発振器との位相差を検
    出する位相誤差電圧発生回路と、前記第1および第2の
    位相検波器の出力により前記外部入力信号と前記電圧制
    御発振器との周波数差を検出する周波数差検出回路と、
    前記周波数差検出回路の出力電圧を判定するレベル判定
    回路と、前記外部入力信号の有無を監視する監視回路と
    前記レベル判定回路の出力信号と前記監視回路の出力信
    号との論理和を行う論理和回路とからなることを特徴と
    する搬送波非同期検出回路。
JP57045882A 1982-03-23 1982-03-23 搬送波非同期検出回路 Pending JPS58162156A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57045882A JPS58162156A (ja) 1982-03-23 1982-03-23 搬送波非同期検出回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57045882A JPS58162156A (ja) 1982-03-23 1982-03-23 搬送波非同期検出回路

Publications (1)

Publication Number Publication Date
JPS58162156A true JPS58162156A (ja) 1983-09-26

Family

ID=12731598

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57045882A Pending JPS58162156A (ja) 1982-03-23 1982-03-23 搬送波非同期検出回路

Country Status (1)

Country Link
JP (1) JPS58162156A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02249330A (ja) * 1989-03-22 1990-10-05 Sony Corp コスタスループ型復調器の疑似ロック検出回路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02249330A (ja) * 1989-03-22 1990-10-05 Sony Corp コスタスループ型復調器の疑似ロック検出回路

Similar Documents

Publication Publication Date Title
US5719508A (en) Loss of lock detector for master timing generator
US4091410A (en) Frequency and phase lock loop synchronous detecting system having a pair of phase lock conditions
JPS63286043A (ja) 復調装置
JPS54117671A (en) Carrier wave reproducing circuit
JPS6361808B2 (ja)
JPS58162156A (ja) 搬送波非同期検出回路
JPH0588023B2 (ja)
JPS6348928A (ja) 網同期用クロツク制御方式
US5652532A (en) Frequency difference detection apparatus
KR960007407B1 (ko) 스테레오와 듀얼 음성인식 시스템
JPS58194450A (ja) 復調装置
JPS60189326A (ja) 位相同期回路
EP0221476B1 (en) Television interference-compensation apparatus for phase and amplitude compensation
JP2972714B2 (ja) クロック信号抽出回路及びそれを用いたpcm信号復調回路
JPH02141147A (ja) 搬送波同期回路
JPS59225617A (ja) 位相同期回路
JPH0447837A (ja) 自動周波数制御方式
JP2504800B2 (ja) Fm受信機
JPH04271634A (ja) インターフェイス回路
JPH05347557A (ja) 位相固定ループを含む回路
JPH0453467B2 (ja)
JP2722921B2 (ja) ヒットレス回線切替装置
JPH05236042A (ja) 誤同期防止装置
JPH02170648A (ja) 同期検出回路
JPH04247719A (ja) フェーズ・ロックド・ループ状態検出回路