KR960007407B1 - 스테레오와 듀얼 음성인식 시스템 - Google Patents
스테레오와 듀얼 음성인식 시스템 Download PDFInfo
- Publication number
- KR960007407B1 KR960007407B1 KR1019930003753A KR930003753A KR960007407B1 KR 960007407 B1 KR960007407 B1 KR 960007407B1 KR 1019930003753 A KR1019930003753 A KR 1019930003753A KR 930003753 A KR930003753 A KR 930003753A KR 960007407 B1 KR960007407 B1 KR 960007407B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- output
- phase
- controlled oscillator
- detection means
- Prior art date
Links
- 230000009977 dual effect Effects 0.000 title claims abstract description 19
- 238000001914 filtration Methods 0.000 claims abstract description 12
- 239000000969 carrier Substances 0.000 claims abstract description 5
- 238000001514 detection method Methods 0.000 claims description 23
- 238000010586 diagram Methods 0.000 description 4
- 230000001360 synchronised effect Effects 0.000 description 2
- 238000012790 confirmation Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04S—STEREOPHONIC SYSTEMS
- H04S1/00—Two-channel systems
- H04S1/002—Non-adaptive circuits, e.g. manually adjustable or static, for enhancing the sound image or the spatial distribution
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04H—BROADCAST COMMUNICATION
- H04H20/00—Arrangements for broadcast or for distribution combined with broadcast
- H04H20/86—Arrangements characterised by the broadcast information itself
- H04H20/88—Stereophonic broadcast systems
-
- G—PHYSICS
- G10—MUSICAL INSTRUMENTS; ACOUSTICS
- G10L—SPEECH ANALYSIS TECHNIQUES OR SPEECH SYNTHESIS; SPEECH RECOGNITION; SPEECH OR VOICE PROCESSING TECHNIQUES; SPEECH OR AUDIO CODING OR DECODING
- G10L19/00—Speech or audio signals analysis-synthesis techniques for redundancy reduction, e.g. in vocoders; Coding or decoding of speech or audio signals, using source filter models or psychoacoustic analysis
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/06—Receivers
- H04B1/16—Circuits
- H04B1/1646—Circuits adapted for the reception of stereophonic signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/60—Receiver circuitry for the reception of television signals according to analogue transmission standards for the sound signals
- H04N5/607—Receiver circuitry for the reception of television signals according to analogue transmission standards for the sound signals for more than one sound signal, e.g. stereo, multilanguages
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Multimedia (AREA)
- Computer Networks & Wireless Communication (AREA)
- Physics & Mathematics (AREA)
- Acoustics & Sound (AREA)
- Computational Linguistics (AREA)
- Health & Medical Sciences (AREA)
- Audiology, Speech & Language Pathology (AREA)
- Human Computer Interaction (AREA)
- Stereo-Broadcasting Methods (AREA)
Abstract
내용 없음.
Description
제1도는 종래의 스테레오와 듀얼 음성 인식시스템의 블럭도를 나타내는 것이다.
제2도는 본 발명의 스테레오와 듀얼 음성 인식시스템의 블럭도를 나타내는 것이다.
본 발명은 두개의 반송파를 사용하는 방송방식의 스테레오와 듀얼음성을 인식하기 위한 시스템에 관한 것이다.
종래의 두개의 반송파를 사용하는 방송방식의 스테레오와 듀얼음성을 인식하기 위한 회로의 구성은 복잡하여 집적화시에 칩면적을 많이 차지한다는 단점이 있었다. 또한 상기와 같은 문제점을 해결하기 위하여 회로를 간략화 할 경우에 스테레오와 듀얼 음성의 인식 동작시에 오류가 발생한다는 문제점이 있었다.
제1도는 종래의 스테레오와 듀얼 음성을 인식하기 위한 스테레오와 듀얼 음성 인식 시스템의 블럭도를 나타내는 것이다.
제1도에 있어서, 제 2 중간 주파수 신호를 입력하여 FM검파하기 위한 FM검파 수단(10), 상기 FM검파 수단(10)의 출력신호를 입력하여 대역 통과필터링을 수행하기 위한 대역 통과 필터(11), 상기 대역 통과 필터(11)이 출력신호를 입력하여 포락선을 검출하기 위한 포락선 검출수단(12), 상기 포락선 검출수단(12)의 출력신호를 입력하여 소정 주파수로 위상 동기를 맞추기 위한 위상 검출수단(13), 저역 통과 필터(14), 및 전압 제어발진기(15)로 구성된 위상 동기 루프, 상기 위상 동기 루프의 출력신호를 입력하여 90도 위상 쉬프트하기 위한 90도 위상 쉬프트 수단(16), 상기 포락선 검출수단(17), 상기 포락선 검출수단(12)의 출력신호를 입력하여 상기 소정 주파수와 다른 주파수로 위상 동기를 맞추기 위한 위상 검출수단(18), 저역 통과 필터(19), 및 전압 제어 발진기(20)로 구성된 위상 동기 루프, 상기 포락선 검출수단(12)의 출력신호와 상기 90도 위상 쉬프트 수단(21), 상기 포락선 검출수단(12)의 출력신호와 상기 90도 위상 쉬프트 수단(21)의 출력신호를 입력하여 위상을 검출하기 위한 위상 검출수단(22), 위상 검출 수단(22)의 출력신호 및 위상 검출수단(17)의 출력신호 크기르 비교하여 모드 선택신호를 출력하기 위한 비교수단(23)으로 구성되어 있다.
상기 전압 제어 발진기(15)는 약 150Hz의 주파수를 발생하고 상기 전압 제어 발진기(20)은 약 276Hz의주파수를 발생하여 스테레오와 듀얼음성의 동기를 맞추게 된다.
따라서, 종래의 스테레오와 듀얼 음성을 인식하기 위한 회로는 그 구성이 복잡하고 집적화하기가 어려운 문제점이 있었다.
본 발명의 목적은 회로 구성이 간단하고 집적화하기가 용이한 스테레오와 듀얼음성 인식 시스템을 제공하는데 있다.
이와같은 목적을 달성하기 위한 제 1 음성신호에 의해서 변조되는 제 1 음성 캐리어와 스테레오-듀얼 음성 확신신호에 의해서 변조되는 파이롯트 신호에 의해서 변조되는 제 2 음성 캐리어를 가지는 음성신호를 처리하기 위한 처리부를 구비한 본 발명에 의한 스테레오와 듀얼 음성을 인식하기 위한 시스템에 있어서, 상기 처리부는 상기 음성 캐리어들 중에서 제 2 중간 주파수 신호를 FM검파하기 위한 FM검파수단과, 상기 FM검파수단의 출력을 입력하여 상기 파일롯트 신호를 검출하기 위한 대역통과 필터와, 상기 검출된 파일롯트 신호의 포락선을 검출하기 위한 포락선 검출수단과, 제 1 제어전압에 응답하는 제 1 전압제어 발진기, 상기 제 1 전압 제어 발진기의출력신호와 상기 포락선 검출수단의 출력을 입력하여 위상을 비교하는 제 1 비교 위상 검출수단 및 상기 제 1 비교 위상 검출수단의 출력을 저역 통과 필터링하여 상기 제 1 제어전압 및 결정된 제 1 직류 레벨로 출력하는 제 1 저역통과 필터로 구성된 제 1 위상 동기루프와, 제 2 제어전압 및 결정된 제 1 직류 레벨로 출력하는 제 1 저역통과 필터로 구성된 제 1 위상 동기루프와, 제 2 제어전압에 응답하는 제 2 전압 제어 발진기, 소정 주파수를 가진 기준신호와 상기 제 2 전압 제어 발진기로 부터 나온 신호와를 비교하는 제 2 비교 위상 검출수단 및 상기 제 2 비교 위상 검출수단의 출력을 저역 통과 필터링하여 상기 제 2 제어전압 및 결정된 제 2 직류 레벨로 출력하는 제 2 저역 통과 필터로 구성된 제 2 위상 동기 루프 및 상기 제 1 및 상기 제 2 직류 레ㅔㄹ을 비교하여 모드 선택신호를 출력하는 비교수단으로 구성되는 것이 바람직하다.
첨부된 도면을 참고로 하여 본 발명의 스테레오와 듀얼 음성 인식하기 위한 스테레오와 듀얼 음성 인식 시스템을 설명하면 다음과 같다.
제2도는 본 발명의 스테레오와 듀얼 음성 인식 시스템의 블럭도를 나타내는 것이다.
제2도에 있어서, 제 2 중간 주파수 증폭된 신호를 입력하여 FM검파하기 위한 FM검파 수단(100), 상기 FM검파된 신호를 입력하여 대역통과 필터링을 수행하기 위한 대역 통과 필터(101),상기 대역 통과 필터(101)의 출력신호를 입력하여 포락선을 검출하기 위한 포락선검출수단(102), 제 1 주파수로 로크하기 위한 신호를 발생하는 전압 제어발진기(103), 상기 전압 제어발진기(103)의 출력신호와 상기 포락선 검출수단(102)의 출력신호를 입력하여 위상을 비교하기 위한 비교 위상 검출수단(104), 상기 비교 위상 검출수단(104)의 출력신호를 저역 통과 필터링하기 위한 저역 통과 필터(105), 제 2 주파수로 로크하기 위한 신호를 발생하는 전압 제어발진기(106), 소정 주파수의 기준신호와 상기 전압 제어발진기(106)의 출력신호를 저역 통과 필터링하기 위한 저역 통과 필터(108), 상기 저역 통과 필터(105)와 상기 저역 통과 필터(108)의출력신호의 크기를 비교하기 위한 비교수단(109)로 구성되어 있다.
사이 구성에 따른 동작은 다음과 같다.
FM검파 수단(100)은 제 2 중간 주파수 신호를 입력하여 FM검파한다. 제 1 중간 주파수 신호에는 반송파가 없고, 제 2 중간 주파수 신호는 외국어 및 스테레오를 구분시키기 위해 파일롯트 신호를 실고 있다. 즉, 제 2 중간 주파수 신호는 반송파가 있다. 대역 통과 필터(101)는 상기 FM검파된 신호를 입력하여 대역 통과 필터링을 수행한다. 포락선 검출수단(102)은 상기 대역 통과 필터링된 신호를 입력하여 포락선을 검출한다.
전압 제어 발진기(103)는 210Hz의 주파수를 발생한다. 비교 위상 검출수단(104)은 상기 전압 제어 발진기(103)의 출력 주파수와 포락선 검출된 신호의 위상을 비교한다. 저역 통과 필터(105)는 상기 위상 비교된 신호의고주파 성분을 제거하고 저주파 성분만 통과 시킨다. 이와 같은 동작을 수행하여 210Hz주파수 동기를 맞추게 된다. 전압 제어 발진기(106)는 소정의 주파수를 발생한다. 비교 위상 검출수단(107)은 210Hz의 기준신호와 전압 제어 발진기(106)의주파수를 입력하여 위상을 비교한다. 저역 통과 필터(108)는 상기 비교 위상 검출수단(107)의 출력신호를 입력하여 저역 통과 필터링을 수행한다. 비교수단(109)은 입력한 상기 저역 통과 필터(105,108)의 출력신호를 비교하여 스테레오 모드 인지 듀얼 모드인지를 판단하는 모드 선택신호를 출력한다. 즉, 기준되는 210Hz의 동기된 상태의 DC레벨을 기준으로 현재 입력되는 방송신호의 DC레벨이 변하므로 확인 신호를 판단할 수가 있게 된다.
즉, 본 발명의스테레오와 듀얼 음성 인식 시스템은 전압 제어 발진기의 레벨을 일정하게 유지하여 사용하게 되어 있던 것을 기준신호로 IC내부에 위상 동기 루프를 만들어 일정한 전압 제어 발진기의 DC레벨을 유지하게 하여 외부 조정단을 없앨수가 있으며 그 회로구성이 훨씬 간단하여 칩 면적을 줄일 수가 있으며, 입력신호가 불완전 할 때도 동작성의 오류를 줄일 수 있다.
Claims (2)
- 제1음성신호에 의해서 변조되는 제 1 음성 캐리어와 스테레오-듀얼 음성 확신신호에 의해서 변조되는 파이롯트 신호에 의해서 변조되는 제 2 음성 캐리어를 가지는 음성신호를 처리하기 위한 처리부를 구비한 스테레오와 듀얼 음성을 인식하기 위한 시스템에 잇어서, 상기 처리부가 상기 음성 캐리어들 중에서 제 2 중간 주파수 신호를 FM검파하기 위한 FM검파수단; 상기 FM검파수단의 출력을 입력하여 상기 파일롯트 신호를 검출하기 위한 대역 통과 필터; 상기 검출된 파일롯트 신호의 포락선을 검출하기 위한 포락선 검출수단; 제 1 제어전압에 응답하는 제 1 전압제어 발진기, 상기 제 1 전압 제어 발진기의 출력신호와 상기 포락선 검출수단의 출력을 입력하여 위상을 비교하는 제 1 비교 위상 검출수단 및 상기 제 1 비교 위상 검출수단의 출력을 저역 통과 필터링하여 상기 제 1 제어전압 및 결정된 제 1 직류레벨로 출력하는 제 1 저역통과 필터로 구성된 제 1 위상 동기 루프; 제 2 제어전압에 응답하는 제 2 전압 제어 발진기, 소정 주파수를 가진 기준신호와 상기 제 2 전압 제어 발진기를 부터 나온 신호와를 비교하는 제 2 비교 위상 검출수단 및 상기 제 2 비교 위상 검출수단의 출력을 저역통과필터링하여 상기 제 2 제어전압 및 결정된 제 2 직류 레벨로 출력하는 제 2 저역 통과 필터로 구성된 제 2 위상 동기 루프; 및 상기 제 1 및 상기 제 2 직류 레벨을 비교하여 모드 선택 신호를 출력하는 비교수단을 구비하는 것을 특징으로 하는 스테레오와 듀얼 음성 인식 시스템.
- 제1항에 있어서, 상기 기준신호는 약 210Hz의 주파수를 가지는 것을 특징으로 하는 스테레오와 듀얼 음성 인식 시스템.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019930003753A KR960007407B1 (ko) | 1993-03-12 | 1993-03-12 | 스테레오와 듀얼 음성인식 시스템 |
US08/206,183 US5432855A (en) | 1993-03-12 | 1994-03-07 | Stereo and dual audio signal identifying system |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019930003753A KR960007407B1 (ko) | 1993-03-12 | 1993-03-12 | 스테레오와 듀얼 음성인식 시스템 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940023311A KR940023311A (ko) | 1994-10-22 |
KR960007407B1 true KR960007407B1 (ko) | 1996-05-31 |
Family
ID=19352053
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019930003753A KR960007407B1 (ko) | 1993-03-12 | 1993-03-12 | 스테레오와 듀얼 음성인식 시스템 |
Country Status (2)
Country | Link |
---|---|
US (1) | US5432855A (ko) |
KR (1) | KR960007407B1 (ko) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3966523B2 (ja) * | 1997-10-20 | 2007-08-29 | 富士通株式会社 | 自動周波数制御回路及び自動周波数制御方法 |
EP0936744B1 (de) * | 1998-02-12 | 2004-09-22 | Micronas GmbH | Trägererzeugungseinrichtung für einen digitalen Demodulator von MPX-Signalen |
DE10052557A1 (de) * | 2000-10-24 | 2002-04-25 | Philips Corp Intellectual Pty | Schaltungsanordnung zur Gewinnung eines Stereohifsträgers und eines RDS-Trägers |
US7512395B2 (en) * | 2006-01-31 | 2009-03-31 | International Business Machines Corporation | Receiver and integrated AM-FM/IQ demodulators for gigabit-rate data detection |
CN101420564A (zh) * | 2008-12-02 | 2009-04-29 | 北京中星微电子有限公司 | 一种音频制式识别电路及终端 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5750145A (en) * | 1980-09-10 | 1982-03-24 | Toshiba Corp | Detection circuit for stereo identifying signal |
US4602379A (en) * | 1984-04-30 | 1986-07-22 | Motorola, Inc. | Dual indicator circuit for tuning and stereo signals |
DE69020598T2 (de) * | 1989-02-17 | 1996-04-04 | Matsushita Electric Ind Co Ltd | Tuner zur Abstimmung auf ausgewählte Stationen. |
US4970474A (en) * | 1989-08-14 | 1990-11-13 | Delco Electronics Corporation | Analog/digital phase locked loop |
JPH04176279A (ja) * | 1990-11-09 | 1992-06-23 | Sony Corp | ステレオ/モノラル判別装置 |
-
1993
- 1993-03-12 KR KR1019930003753A patent/KR960007407B1/ko not_active IP Right Cessation
-
1994
- 1994-03-07 US US08/206,183 patent/US5432855A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
US5432855A (en) | 1995-07-11 |
KR940023311A (ko) | 1994-10-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR960007407B1 (ko) | 스테레오와 듀얼 음성인식 시스템 | |
KR100299611B1 (ko) | 위상동기루프회로 | |
JPS6124380A (ja) | テレビ音声多重信号検波用pll回路 | |
SU1103356A1 (ru) | Система частотно-фазовой синхронизации | |
JPH06164381A (ja) | Pllの同期はずれ検出回路 | |
GB2197554A (en) | FM multiplex broadcast receiver | |
JP2504800B2 (ja) | Fm受信機 | |
JPS63133741A (ja) | 雑音信号電圧検出方式 | |
JPS59202736A (ja) | 位相同期回路 | |
KR100217157B1 (ko) | 홀드오버기능을 갖는 아날로그 위상동기루프회로 | |
JPH06261013A (ja) | ステレオとデュアル音声認識回路 | |
JPH0417571B2 (ko) | ||
JPH01314483A (ja) | テレビジョン信号受信装置 | |
KR100228664B1 (ko) | 영상신호 유무판별장치 | |
KR0183733B1 (ko) | 위상동기루프 회로의 동기유지범위 측정장치 | |
SU1241503A1 (ru) | Стереодекодер | |
JPH0292033A (ja) | マルチパス検出回路 | |
SU332580A1 (ru) | Устройство для выработки первичного ; индицирующего сигнала в системе фазовокр автоподстройки частоты | |
JPS60198410A (ja) | 回転信号検出回路 | |
KR100283407B1 (ko) | 파일러트 신호 검출회로 | |
JPH08195893A (ja) | 同期分離回路 | |
JPS60158725A (ja) | クロツク再生回路の同期外れ検出方式 | |
JPS58127433A (ja) | 位相同期回路 | |
JPH02196526A (ja) | マルチパスによる受信妨害検出回路 | |
JPS58162156A (ja) | 搬送波非同期検出回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20110429 Year of fee payment: 16 |
|
LAPS | Lapse due to unpaid annual fee |