SU1241503A1 - Стереодекодер - Google Patents
Стереодекодер Download PDFInfo
- Publication number
- SU1241503A1 SU1241503A1 SU853854196A SU3854196A SU1241503A1 SU 1241503 A1 SU1241503 A1 SU 1241503A1 SU 853854196 A SU853854196 A SU 853854196A SU 3854196 A SU3854196 A SU 3854196A SU 1241503 A1 SU1241503 A1 SU 1241503A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- frequency
- signal
- multiplier
- Prior art date
Links
Abstract
Изобретение относитс к радиотехнике . Расшир ютс функциональные возможности за счет обеспечени автоматического переключени на декодирование сигнала стереовещани с пилот-тоном . Устр-во содержит три перемножител 1, 4 и 22, три ФНЧ 2, 5 и 25, усилитель посто нного тока 3, два пороговых блока (ПБ) 6 и 26, три блока частотной коррекции 7, 8 и 9, в ход к ее четыре ключа 10, 11, 12 и 13, стерео- детектор 14, три делител частоты 15, 16 и 17, фазовращатель 18, управл емый генератор 19, два коммутатора 20 и 21, два амплитудных детектора (АД) 23 и 24 и логический блок 27. При поступлении на вход устр-ва комплексного стереосигнала системы с пилот-тоном на выходе перемножител 22 образуютс биени сигнала пилот-тона, содержащегос в спектре входного сигнала , и сигнала с выхода делител частоты 17, частота которого близка к частоте пилот-тона. Сигнал биений детектируетс АД 24 и через ФНЧ 25 поступает на вход ПБ 26. При превышении порога срабатывани ПБ 26 на его выходе по вл етс высокий уровень напр жени , свидетельствукмций о на- пичии на входе устр-ва комплексного ffttjTffd (Л
Description
1241503
стереосигнала системы с пилот-то- ров 20, 21, перемножител 22, АД 23-, ном.. Цель достигаетс введением де- 24, ФНЧ 25, ПБ 26 и логического бло- лительной частоты 16, 17, коммутато- ка 27. 1 ил.
1
Изобретение относитс к радиотехнике и может быть использовано в радиовещательной приемной и измерительной стереофонической аппаратуре в системах стереофонического радио- вещани с пол рной модул цией и пилот-тоном .
Целью изобретени вл етс расширение функциональных возможностей за счет обеспечени автоматического переключени на декодирование сигнал стереовещани с пилот-тоном или на декодирование сигнала стереовещани
с пол рной модул цией.
На чертеже приведена структурна электрическа схема стереодекодера.
Стереодекодер содержит первый перемножитель 1, первый фильтр 2 нижни частот, усилитель 3 посто нного тока второй перёмножитель 4, второй фильтр 5 нижних частот, первый поро- говьй блок 6, первый, второй и третий блоки 7, 8 и 9 частотной коррекции , первый 10, второй 11, третий 12 и четвертый 13 ключи, стерео- детектор 14, первьй 15, второй 16 и третий 17 делители частоты, фазовращатель 18, управл емый генератор 19, первьш и второй коммутаторы 20 и 21, третий перемножитель 22, первьй и второй амплитудные детекторы 23 и 24, третий фильтр 25 нижних частот, второй пороговьй блок 26 и логический блок 27.
Стереодекодер работает следующим образом.
При по влении на входе стереодекодера КСС cиcтe ы с пол рной модул цией он через замкнутьй первый ключ 1 поступает на вход стереодетектора 14 а также на первые входы первого, второго и третьего перемножителей 1, 4 и 22. На второй вход второго перемножител 4 с выхода первого делител 15 поступает сигнал, частота кото рого близка к 4acTote поднесущей в системе с пол рной модул цией (31,
5
0
0
5
0 5
5
25 кГц). Этот сигнал образует на выходе второго перемножител 4 биени с сигналом поднесущей, содержащимс в спектре входного КСС. Сигнал биений детектируетс первым амплитудным детектором 23 и через второй фильтр 5 поступает на вход первого порогового блока 6. При превышении порога срабатывани порогового блока 6 на его выходе по вл етс высокий уровень напр жени , свидетельствующий о наличии на входе стереодекодера КСС системы с пол рной модул цией. При этом на втором выходе 2 логического блока 27 по вл етс сигнал управлени , размыкающий первьй, второй и третий ключи 10, 11, 12 и соедин ющий с помощью первого коммутатора 20 выход первого делител 15 со входом фазовращател 18, замыка кольцо ФАПЧ на частоте 31, 25 кГц. Одновременно с помощью второго коммутатора 21 выход первого делител частоты 15 соедин етс со входом четвертого ключа 13,-который замыкаетс сигналом с первого выхода в логического бло-. ка 27. Кольцо ФАПЧ входит в синхронизм со входным сигналом поднесущей, и на управл ющем входе стереодетектора 14 по вл етс синхронньй и синфаз-, ньй сигнал частотой 31, 25 кГц, с по- Мощью которого осуществл етс декодирование . После достижени кольцом ФАПЧ синхронизма на частоте подне- на выходе второго перемножител 4 биени прекращаютс , так как имеетс совпадение частот и фаз перемножаемых сигналов, -а именно сигнала поднесущей с выхода первого блока 7 частотной коррекции и сигнала с выхода первого делител 15 частоты. Дл поддержани сигнала высокого уровн на выходе первого порогового блока 6 необходимо, чтобы посто нна составл юща выходного сигнала второго перемножител 4, по вл юща с при достижении кольцом ФАПЧ синхронизма,
передавалась через первьш амплитудный детектор 23 и второй фильтр 5 к входу первого порогового блока 6, т.е. первый амплитудный детектор 23 должен пропускать посто нную состав- л ющую.
При по влении на входе стереодеко дера КСС системы с пилот-тоном, он через первьй блок 7 поступает на первые входы первого, второго и третьего перемножителей 1, 4 и 22. На другой вход третьего перемножител 22 с выхода третьего делител 17 поступает сигнал с частотой, близкой к частоте пилот-тона 19 кГц. Этот сигнал образует на выходе третьего перемножител 22 биени с сигналом пилот-тона, содержащемс в спектре входного КСС. Сигнал биений детектируетс вторым амплитудным детекто- ром 24 и через третий фильтр 25 поступает на вход второго порогового блока 26, при превьшении порога срабатывани которого на его выходе по вл етс высокий уровень напр жени , свидетельствующий о наличии на входе стереодекодера КСС системы с пилот- тоном. При этом на втором выходе г логического блока 27 по вл етс сигнал управлени , замыкающий первый, второй и третий ключи 10, 11 и 12 и соедин ющий с помощью первого коммутатора 20 выход третьего делител 17 частоты со входом фазовращател 18, замыка кольцо ФАЛЧ, на час тоте 19 кГц. Одновременно с помощью второго коммутатора 21 выход второго делител 16 частоты соедин етс со входом четвертого ключа 13, который замыкаетс сигналом первого .выхо да В логического блока 27. Кольцо ФАПЧ входит в синхронизм со входным сигналом пилот-тона, и на управл ющем входе стереодетектора 14 по вл етс синхронный и синфазный сигнал частотой 38 кГц, с помощью которого осуществл етс декодирование. После достижени кольцом ФАПЧ синхронизма на частоте пилот-тона на выходе треть его перемножител 22 биени прекра- щаютс , так как имеетс совпадение частот и фаз перемножаемых сигналов (сигнала пилот-тона с выхода ключа 10 и сигнала с выхода третьего делител 17 частоты). Дл поддержани сиг- нала высокого уровн на выходе второго порогового блока 26 необходимо, чтобы посто нна составл юща выходного сигнала третьего перемножител 22, про вл юща с при достижении кольцом ФАПЧ синхронизма, передавалась через второй амплитудной детектор 24 и третий фильтр 25 к входу второго порогового блока 26.
При по влении на входе стереодекодера моносигнала на выходах первого и второго пороговых блоков 6 и 26 будет низкий уровень ввиду отсутстви сигналов поднесущей или пилот-тона на первых входах перемножителей 4 и 22. При этом на втором выходе г логического блока 27 по вл етс замыкающий сигнал, первый, второй и третий ключи 10, 11 и 12. На первом выходе в логического блока 27 по вл етс сигнал , размыкающий четвертый ключ 13. Таким образом, моносигнал, мину первый блок 7 частотной коррекции через замкнутый первый ключ 10, поступает на вход 14 стереодетектор 14. Поскольку сигнал управлени на стерео- детектор 14 не подаетс , то декодирование не происходит, и моносигнгш без изменений, мину второй и третий блоки частотной коррекции 8 и 9, через замкнутые второй и третий ключи 11, 12 поступает на входы стерео- декодера.
Claims (1)
- Формула изобретениСтереодекодер, содержащий последовательно соединенные цепь нз параллельно соединенных первого блока частотной коррекции и первого ключа, первый перемножитель, первый фильтр нижних частот, усилитель посто нного тока, управл емый генератор, первый делитель частоты и второй перемножитель , второй вход которого соединен с выходом первого блока частотной коррекции и объединен с входом стереодетектора . Первый и второй выходы которого подключены к цеп м из параллельно соединенных второго блока частотной коррекции и второго ключа и из параллельно соединенных третьего блока частотной коррекции и третьего ключа соответственно, а также фазовращатель , выход которого подключен к второму входу первого перемножител , четвертый ключ, вькод которого подключен к управл ющему входу стерео- детектора, и последовательно соединенные второй фильтр нижних частот и первый пороговый блок, причем управл ющие входы первого, второго и третьегоключей объединены, отличающийс тем, что, с целью расширени функциональных возможностей за счет обеспечени автоматического переключени на декодирование сигнала стереовещани с пилот-тоном или на декодирование сигнала стереовещани с пол рной модул цией, в него 1введены последовательно соединенные второй и третий делители частоты и первый коммутатор, выход которого подключен к входу фазовращател , второй коммутатор, выход которого подключен к входу четвертого ключа, первый амплитудный детектор, включенный между выходом второго перемножител и входом второго фильтра нижних частот, а также последовательно соединенные третий перемножитель второй амплитудный детектор, третий фильтр нижних частот, второй пороговый блок и логический блок первый выход которого подключен к управл ющему входу четвертого ключа, при этом второй вход второго перемножител объединен с первым входом третьего перемножите.г1 , второй вход которого соединен с выходом третьего делител частоты, вход второго делител частоты объединен с входом первого делител частоты, выход которого соединен с вторым входом первого коммутатора, управл ющий вход которого объединен с управл ющимивходаъ«и первого ключа и второго коммутатора и подключен к второму выходу логического блока, второй вход которого соединен с выходом первого порогового блока, первьш и второйвходы второго коммутатора соединены с выходами соответственно первого и второго делителей частоты.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853854196A SU1241503A1 (ru) | 1985-01-04 | 1985-01-04 | Стереодекодер |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853854196A SU1241503A1 (ru) | 1985-01-04 | 1985-01-04 | Стереодекодер |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1241503A1 true SU1241503A1 (ru) | 1986-06-30 |
Family
ID=21162322
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853854196A SU1241503A1 (ru) | 1985-01-04 | 1985-01-04 | Стереодекодер |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1241503A1 (ru) |
-
1985
- 1985-01-04 SU SU853854196A patent/SU1241503A1/ru active
Non-Patent Citations (1)
Title |
---|
Жмурин П.М. Стереодекодеры, М.: Св зь, 1980, с. 73, 147. Авторское свидетельство СССР 1166327, кл. Н 04 Н 5/00, 07.08.84. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR880008487A (ko) | 병렬 변속 정주파수 전력 시스템의 클럭 제어 시스템 및 방법 | |
KR930003585A (ko) | 수신기 | |
SE438393B (sv) | Mottagare for kompatibla am-stereosignaler | |
KR970007985B1 (ko) | 직접 혼합 동기 am 수신기 | |
SU1241503A1 (ru) | Стереодекодер | |
US3980832A (en) | Decoder for four channel FM stereophonic composite signal having an Indicating signal wherein the indicating signal is detected and used in the decoding of the four channel composite signal | |
KR880006911A (ko) | 직접 혼합 동기 수신기 | |
US4500852A (en) | Wide range phase detector utilizing a plurality of stacked detector modules | |
US4454607A (en) | FM Stereophonic receiver with CPU controlled tuning and demodulating | |
US4438405A (en) | Frequency discriminating device | |
KR0133630B1 (ko) | 감시 신호 검출 회로 | |
KR960007407B1 (ko) | 스테레오와 듀얼 음성인식 시스템 | |
KR880009488A (ko) | 스테레오 방송 수신기 | |
KR830009870A (ko) | 스테레오 재생장치 | |
SU832748A1 (ru) | Стереодекодер | |
SU1241519A1 (ru) | Демодул тор фазоманипулированного сигнала | |
SU926769A1 (ru) | Устройство фазовой автоподстройки частоты с индикацией синхронизма | |
GB2197554A (en) | FM multiplex broadcast receiver | |
KR100226477B1 (ko) | Tv 음성 신호 제어 회로 | |
RU2007005C1 (ru) | Устройство для передачи и приема сигналов релейной защиты по линиям электропередачи | |
JPS57199351A (en) | Multiple signal receiver | |
SU1083400A1 (ru) | Устройство дл демодул ции сигналов с фазоразностной модул цией | |
SU1164901A1 (ru) | Приемник частотно-манипулированных сигналов | |
SU1172062A1 (ru) | Когерентный приемник сигналов фазовой телеграфии | |
SU429497A1 (ru) | Устройство для фазовой автоподстройкичастоты |