JPS581567B2 - 信号変換器 - Google Patents
信号変換器Info
- Publication number
- JPS581567B2 JPS581567B2 JP53040324A JP4032478A JPS581567B2 JP S581567 B2 JPS581567 B2 JP S581567B2 JP 53040324 A JP53040324 A JP 53040324A JP 4032478 A JP4032478 A JP 4032478A JP S581567 B2 JPS581567 B2 JP S581567B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- time
- flip
- clock
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 238000006243 chemical reaction Methods 0.000 claims description 11
- 230000001360 synchronised effect Effects 0.000 claims description 3
- 239000003990 capacitor Substances 0.000 description 10
- 238000010586 diagram Methods 0.000 description 6
- 238000001514 detection method Methods 0.000 description 5
- 238000007599 discharging Methods 0.000 description 2
- 230000007423 decrease Effects 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 239000006188 syrup Substances 0.000 description 1
- 235000020357 syrup Nutrition 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/50—Analogue/digital converters with intermediate conversion to time interval
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
- Manipulation Of Pulses (AREA)
Description
【発明の詳細な説明】
本発明は、アナログ/デイジタル変換器などの信号変換
器に関するものである。
器に関するものである。
アナログ/デイジタル変換器(以下、A/D変換器と略
称する。
称する。
)として、アナログ入力電圧に対応する時間だけ計数を
行ない、その計数値をデイジタル出力として用いる計数
型変換器が知られている。
行ない、その計数値をデイジタル出力として用いる計数
型変換器が知られている。
第1図は、この種のA/D変換器の従来の構成を示すも
ので、第2図は第1図の各部の波形を示すものである。
ので、第2図は第1図の各部の波形を示すものである。
第1図において、入力端子1からアナログ入力電圧Vi
nが印加され、制御端子2からの第2図aに示すオン信
号により、MOSトランジスタからなるスイッチ3が閉
じられると、コンデンサ4に、第2図bに示すように、
入力電圧Vinに等しい電圧が充電される。
nが印加され、制御端子2からの第2図aに示すオン信
号により、MOSトランジスタからなるスイッチ3が閉
じられると、コンデンサ4に、第2図bに示すように、
入力電圧Vinに等しい電圧が充電される。
次に、この状態で、スイッチ3が開かれ、制御端子5か
ら第2図Cに示すスタート信号が入力されると、フリツ
プフロップiが第2図dのようにセットされ、そのQ端
子出力により、定電流回路7が動作され、コンデンサ4
に充電されている電荷が放電される。
ら第2図Cに示すスタート信号が入力されると、フリツ
プフロップiが第2図dのようにセットされ、そのQ端
子出力により、定電流回路7が動作され、コンデンサ4
に充電されている電荷が放電される。
この場合、定電流回路7の作用により、第2図bのよう
に、コンデンサ4の端子電圧は一定傾斜で減少する。
に、コンデンサ4の端子電圧は一定傾斜で減少する。
そして、コンデンサ4の端子電圧がスレッショルド電圧
vth以下になると、スレッショルド検出回路8から第
2図eに示すように論理″1″信号が出力される。
vth以下になると、スレッショルド検出回路8から第
2図eに示すように論理″1″信号が出力される。
そして、第2図fに示す、クロック発生回路9からのク
ロツクφの゛1″信号に同期して、アンドゲート10が
開かれ、フリップフロップ6がリセットされる。
ロツクφの゛1″信号に同期して、アンドゲート10が
開かれ、フリップフロップ6がリセットされる。
したがって、このフリップフロツプ6のセット期間Tは
入力電圧Vinに対応している。
入力電圧Vinに対応している。
このフリツプフロツプ6のセット信号をカウンタ11の
キャリ入力として、セット期間T中におけるクロツク発
生回路9からのクロックφの数がカウンタ11で計数さ
れ、その計数結果がデイジタル出力として出力端子12
に得られる。
キャリ入力として、セット期間T中におけるクロツク発
生回路9からのクロックφの数がカウンタ11で計数さ
れ、その計数結果がデイジタル出力として出力端子12
に得られる。
したがって、このデイジタル出力はアナログ入力電圧V
inに対応している。
inに対応している。
このようなA/D変換器において、放電特性および検出
器精度が高い場合、変換精度はカウンタの分解能によっ
て左右される。
器精度が高い場合、変換精度はカウンタの分解能によっ
て左右される。
ところで、上述した従来のA/D変換器では、カウンタ
が1クロツクタイムの分解能を持っているため、変換精
度を向上させるには、クロツク周期を短くすることが必
要であるが、これにも限度がある。
が1クロツクタイムの分解能を持っているため、変換精
度を向上させるには、クロツク周期を短くすることが必
要であるが、これにも限度がある。
そこで、放電速度を遅くすることも考えられるが、その
場合には、変換速度が遅くなってしまう。
場合には、変換速度が遅くなってしまう。
本発明の目的は、変換速度を遅くすることなく、変換精
度を著るしく向上させた信号変換器を提供することにあ
る。
度を著るしく向上させた信号変換器を提供することにあ
る。
このような目的を達成するために、本発明では、第1の
時間から第2の時間までの期間を表わす入力信号に対応
する計数値を出力する場合に、それぞれ同じ繰り返し周
期を有し、互いに異なる位相の第1および第2のクロツ
クを使用し、第1の時間から第2の時間後であって第1
のクロックに同期した時間までの期間に第1のクロック
を計数手段で計数し、第2の時間以後であって第1のク
ロックに同期した時間までの期間内に、第2のクロツク
があるかどうかに応じた信号を出力し、その出力と計数
手段の計数結果により変換出力を得るようにしたことに
特徴がある。
時間から第2の時間までの期間を表わす入力信号に対応
する計数値を出力する場合に、それぞれ同じ繰り返し周
期を有し、互いに異なる位相の第1および第2のクロツ
クを使用し、第1の時間から第2の時間後であって第1
のクロックに同期した時間までの期間に第1のクロック
を計数手段で計数し、第2の時間以後であって第1のク
ロックに同期した時間までの期間内に、第2のクロツク
があるかどうかに応じた信号を出力し、その出力と計数
手段の計数結果により変換出力を得るようにしたことに
特徴がある。
以下、本発明の実施例を図面により詳細に説明する。
第3図は本発明による信号変換器の一実施例の構成を示
すものである。
すものである。
第3図において、1〜12は第1図の同じ符号に対応し
ており、13はアンドゲート、14はフリツプフロツプ
、15は出力端子である。
ており、13はアンドゲート、14はフリツプフロツプ
、15は出力端子である。
また、スレツショルド検出回路8はスレッショルドデイ
テクタ81とインバータ82とからなっている。
テクタ81とインバータ82とからなっている。
さらに、クロノク発生回路9からは後述するような2つ
のクロツク信号が発生されるようになっている。
のクロツク信号が発生されるようになっている。
第4図は、第3図の動作を説明するための信号波形図で
、φ,およびφ2はクロツク発生回路9から発生される
クロックを示し、aおよびbは2つの状態における信号
波形で、その内、CTはコンデンサ4の端子電圧、FF
1およびFF2はそれぞれフリツプフロツプ6および1
4の出力信号を示す。
、φ,およびφ2はクロツク発生回路9から発生される
クロックを示し、aおよびbは2つの状態における信号
波形で、その内、CTはコンデンサ4の端子電圧、FF
1およびFF2はそれぞれフリツプフロツプ6および1
4の出力信号を示す。
第3図および第4図に示す、本発明の実施例で特徴的な
ことは、クロツク発生回路9から、第4図に示すように
、互いに同じ繰り返し周期を有し、かつ、位相がほぼ1
80°ずれたクロツクφ1およびφ2を発生させ、それ
を使用するとともに、フリツプフロツプ6の出力、スレ
ツショルド検出回路8の出力およびクロツク信号φ2を
入力とするアンドゲート13および、制御端子5からの
スタート信号でリセットされ、アンドゲート13の出力
でセットされるフリツプフロップ14を設け、カウンタ
11とフリツプフロップ14の出力を計数出力、すなわ
ち、ディジタル出力として用いるようにしたことに特徴
がある。
ことは、クロツク発生回路9から、第4図に示すように
、互いに同じ繰り返し周期を有し、かつ、位相がほぼ1
80°ずれたクロツクφ1およびφ2を発生させ、それ
を使用するとともに、フリツプフロツプ6の出力、スレ
ツショルド検出回路8の出力およびクロツク信号φ2を
入力とするアンドゲート13および、制御端子5からの
スタート信号でリセットされ、アンドゲート13の出力
でセットされるフリツプフロップ14を設け、カウンタ
11とフリツプフロップ14の出力を計数出力、すなわ
ち、ディジタル出力として用いるようにしたことに特徴
がある。
以下、第3図の動作を第4図を参照して詳細に説明する
。
。
入力端子1からのアナログ入力電圧がスイッチ3を介し
てコンデンサ4に充電され、入力端子5からのスタート
信号でフリツプフロツプ6がセットされ、定電流回路7
により、コンデンサ4の充電電荷を放電し始めるまでは
、第1図の動作と同じであるが、第3図では、スタート
信号によりフリツプフロツプ14がリセットされる。
てコンデンサ4に充電され、入力端子5からのスタート
信号でフリツプフロツプ6がセットされ、定電流回路7
により、コンデンサ4の充電電荷を放電し始めるまでは
、第1図の動作と同じであるが、第3図では、スタート
信号によりフリツプフロツプ14がリセットされる。
そして、コンデンサ4の端子電圧がスレツショルドレベ
ルvth以下になると、検出回路8のデイテクタ81の
出力は゛0″、インバータ82の出力は゛1″となる。
ルvth以下になると、検出回路8のデイテクタ81の
出力は゛0″、インバータ82の出力は゛1″となる。
その時のクロツクφ1,φ2の状態に応じて、第4図a
またはbのようになる。
またはbのようになる。
すなわち、第4図aは、クロツクφ2の立下りから、ク
ロツクφ1の立下りの.押間T1でコンデンサ4の端子
電圧がスレツショルドレベルvthに達した場合の例で
、この場合には、端子電圧がスレツショルドレベルに達
した時点で、クロツクφ1によりフリツプフロツプ10
が第4図aのFFIのように先にリセットされ、フリツ
プフロツプ14のセットが禁止され、その出力は第4図
aのFF2のようにリセット状態を保持する。
ロツクφ1の立下りの.押間T1でコンデンサ4の端子
電圧がスレツショルドレベルvthに達した場合の例で
、この場合には、端子電圧がスレツショルドレベルに達
した時点で、クロツクφ1によりフリツプフロツプ10
が第4図aのFFIのように先にリセットされ、フリツ
プフロツプ14のセットが禁止され、その出力は第4図
aのFF2のようにリセット状態を保持する。
一方、第4図bは、クロツクφ1の立下りからクロツク
φ2の立下りまでの期間イ2でスレツショルドレベルv
thに達した場合の例で、この場合には、まず、クロツ
クφ2によりフリツプシロップ14が第4図bのFF2
9ようζ2リセットされ、次に、クロツクφ1によりフ
リツプフロツプ6がリセットされる。
φ2の立下りまでの期間イ2でスレツショルドレベルv
thに達した場合の例で、この場合には、まず、クロツ
クφ2によりフリツプシロップ14が第4図bのFF2
9ようζ2リセットされ、次に、クロツクφ1によりフ
リツプフロツプ6がリセットされる。
このようにして得られたフリツプフロツプ14の出力を
1桁目とし、カウンタ11の出力を2桁目以上として出
力端子12および15から出力することになり、カウン
タ11の計数値がnであるとすれば、第4図aの場合、
2nのデイジタル出力が得られ、第4図bの場合、2n
+1のデイジタル出力が得られる。
1桁目とし、カウンタ11の出力を2桁目以上として出
力端子12および15から出力することになり、カウン
タ11の計数値がnであるとすれば、第4図aの場合、
2nのデイジタル出力が得られ、第4図bの場合、2n
+1のデイジタル出力が得られる。
したがって、カウンタ11およびフリツプフロツプ14
の出力は1/2クロックタイムの分解能を持つことにな
り、従来の最小分解能をさらに1/2した分解能が得ら
れる。
の出力は1/2クロックタイムの分解能を持つことにな
り、従来の最小分解能をさらに1/2した分解能が得ら
れる。
なお、クロツクφ1およびφ2は、両者が重ならないよ
うなパルス幅を有するものであれば、どのようなもので
もよい。
うなパルス幅を有するものであれば、どのようなもので
もよい。
また、クロツクφ1とφ2の位相ずれは正確に180°
である必要はない。
である必要はない。
そめ場合は、180°位相差のものに比べて多少変換精
度は劣化するが従来のものより変換精度が向上している
ことには変りはない。
度は劣化するが従来のものより変換精度が向上している
ことには変りはない。
また、充放電回路は図の例に限らずいかなる構成のもの
であってもよく、さらに、充放電回路を使用しない積分
器を使ったものでもよく、要は、入力電圧を対応する時
間に変換するものであればどのようなものでもよい。
であってもよく、さらに、充放電回路を使用しない積分
器を使ったものでもよく、要は、入力電圧を対応する時
間に変換するものであればどのようなものでもよい。
さらに、第3図の実施例では、フリツプフロツプ14を
スタート信号でリセットしたが、スレツショルド電圧に
達するまでに発生されるいかなる信号を用いてもよく、
また、定電流回路7を動作させる信号はフリツプフロツ
プ6の出力でなくても、スタート時から、少なくともス
レツショルド電圧に達するまで信号を出し続けるもので
あればどのようなものでもよい。
スタート信号でリセットしたが、スレツショルド電圧に
達するまでに発生されるいかなる信号を用いてもよく、
また、定電流回路7を動作させる信号はフリツプフロツ
プ6の出力でなくても、スタート時から、少なくともス
レツショルド電圧に達するまで信号を出し続けるもので
あればどのようなものでもよい。
さらに、フリツプフロツプ6,14の代りに、一方の入
力信号であるレベルの信号を出力し、他方の入力信号で
異なるレベルの信号を出力するものであれば、どのよう
なものを用いてもよい。
力信号であるレベルの信号を出力し、他方の入力信号で
異なるレベルの信号を出力するものであれば、どのよう
なものを用いてもよい。
さらに、アンドゲート10,13の代りに、複数の入力
信号の存在により、所定レベルの信号を出力するもので
あれば、どのようなものを用いてもよい。
信号の存在により、所定レベルの信号を出力するもので
あれば、どのようなものを用いてもよい。
第5図は本発明による信号変換器の他の実施例の構成を
示すもので、パルス巾変換器の例である。
示すもので、パルス巾変換器の例である。
図において、16は微分回路、1Tはインバータ、i8
は廷意のパルス巾を有する入カパルスの入力端子を夾す
。
は廷意のパルス巾を有する入カパルスの入力端子を夾す
。
その他の符号は第3図の同じ符号に対応している。
第6図は第5図の動作を説明するための信号波形図で、
φ1およびφ2はクロツク発生回路9からのクロック信
号を示し、aおよびbはそれぞれ異なる状態の信号波形
図を示し、その内、INは入力端子18からの入力信号
、INはインバータ17の出力信号、FF1およびFF
2はそれぞれフリツプフロツプ6および14の出力信号
を示している。
φ1およびφ2はクロツク発生回路9からのクロック信
号を示し、aおよびbはそれぞれ異なる状態の信号波形
図を示し、その内、INは入力端子18からの入力信号
、INはインバータ17の出力信号、FF1およびFF
2はそれぞれフリツプフロツプ6および14の出力信号
を示している。
第5図において、入力端子18から任意のパルス巾を持
ったパルス信号が入力されると、微分回路16において
、その立上りで微分パルスが出力され、フリイブフロツ
プ6がセット、フリツプフロツプ14がリセットされる
。
ったパルス信号が入力されると、微分回路16において
、その立上りで微分パルスが出力され、フリイブフロツ
プ6がセット、フリツプフロツプ14がリセットされる
。
一方、入カパルスの反転信号がインバータ17で得られ
、その出力がアンドゲート10および13に印加される
。
、その出力がアンドゲート10および13に印加される
。
入力パルスINの立下りが、第6図aのように、ク四ツ
クφ2の立下りと、クロツクφ1の立下りの間の期間T
1であれば、前述したように、フリツプフロツプFF4
がリセットされ、フリツプフロツプ14のセットが禁止
される。
クφ2の立下りと、クロツクφ1の立下りの間の期間T
1であれば、前述したように、フリツプフロツプFF4
がリセットされ、フリツプフロツプ14のセットが禁止
される。
また、入カパルスINの立下りが、第6図bのように、
クロツクφ1の立下りと、クロツクφ2の立下りの間の
期間T2であれば、フリツプフロツプ14が先にセット
され、次にフリツプフロツプ6がリセットされる。
クロツクφ1の立下りと、クロツクφ2の立下りの間の
期間T2であれば、フリツプフロツプ14が先にセット
され、次にフリツプフロツプ6がリセットされる。
したがって、出力端子12および15の出力は前述した
と同様に著るしく変換精度が向上できる。
と同様に著るしく変換精度が向上できる。
なお、第3図および第5図において、カウンタ11には
、所定時間だけクロツクを入力して、その数を計数する
ように構成することもできる。
、所定時間だけクロツクを入力して、その数を計数する
ように構成することもできる。
以上述べたように、本発明によれば、2つのクロックを
使用することにより、非常に簡単な構成で変換速度を遅
くすることなく、変換精度を著るしく向上することがで
きる。
使用することにより、非常に簡単な構成で変換速度を遅
くすることなく、変換精度を著るしく向上することがで
きる。
第1図は従来の信号変換器の構成図、第2図は第1図の
動作を説明するための信号波形図、第3図および第5図
はそれぞれ本発明による信号変換器の一実施例の構成図
、第4図および第6図はそれぞれ第3図および第5図の
動作を説明するための信号波形図を示す。 1は入力端子、4はコンデンサ、7は定電流回路、8は
スレツショルド検出回路、6,14はフリツプフロツプ
、9はクロツク発生回路、11はカウンタ、10.13
はアンドゲートを示す。
動作を説明するための信号波形図、第3図および第5図
はそれぞれ本発明による信号変換器の一実施例の構成図
、第4図および第6図はそれぞれ第3図および第5図の
動作を説明するための信号波形図を示す。 1は入力端子、4はコンデンサ、7は定電流回路、8は
スレツショルド検出回路、6,14はフリツプフロツプ
、9はクロツク発生回路、11はカウンタ、10.13
はアンドゲートを示す。
Claims (1)
- 【特許請求の範囲】 1 それぞれ同じ繰り返し周期を有し、互いに異なる位
相の第1および第2のクロツクを発生する発生手段と、
第1の時間から第2の時間までの期間を表わす信号を入
力する入力手段と、前記発生手段および前記入力手段か
らの信号に応動し、前記第1の時間から、前記第2の時
間後であって前記第1のクロツクに同期した時間まで所
定の信号を出力する第1の回路手段と、前記発生手段お
よび前記第1の回路手段に応動し、前記所定の信号の出
力期間だけ、前記第1のクロックの数を計数する計数手
段と、前記発生手段、前記入力手段および前記第1の回
路手段に応動し、前記第2の時間以後であって、前記所
定の信号出力期間内に前記第2のクロツクに同期して、
所定の信号を出力する第2の回路手段とを備え、前記計
数手段および前記第2の回路手段の出力を変換信号とし
て用いるようにしたことを特徴とする信号変換器。 2 前記入力手段がアナログ入力信号を時間信号に変換
する手段を含むことを特徴とする特許請求の範囲第1項
記載の信号変換器。 3 前記第1の回路手段は、前記第2の時間後、前記第
1のクロツクに同期して出力を発生する第1のゲート手
段と、前記第1の時間にセットされ、前記第1のゲート
手段の出力でリセットされるフリツプフロツプ手段とか
らなり、前記第2の回路手段が前記第2の時間以後であ
って、前記第1のフリツプフロツプ手段のセット期間内
に前記第2のクロツクに同期して出力を生ずる第2のゲ
ート手段と、該第2のゲート手段の出力でセットされ、
前記第1の時間にリセットされる第2のフリツプフロツ
プ手段とからなることを特徴とする特許請求の範囲第1
項記載の信号変換器。 4 前記第1および第2のク田ンクは互いにほぼ180
°の位相差を有してなることを特徴とする特許請求の範
囲第1項記載の信号変換器。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP53040324A JPS581567B2 (ja) | 1978-04-07 | 1978-04-07 | 信号変換器 |
GB7910047A GB2021340B (en) | 1978-04-07 | 1979-03-22 | Signal converter for converting an input signal into a diggital count signal |
US06/026,768 US4319226A (en) | 1978-04-07 | 1979-04-03 | Signal converter utilizing two clock signals |
DE2913615A DE2913615C2 (de) | 1978-04-07 | 1979-04-04 | Schaltung zum Umsetzen eines Zeitintervalls in einen Digitalwert |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP53040324A JPS581567B2 (ja) | 1978-04-07 | 1978-04-07 | 信号変換器 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS54133058A JPS54133058A (en) | 1979-10-16 |
JPS581567B2 true JPS581567B2 (ja) | 1983-01-12 |
Family
ID=12577419
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP53040324A Expired JPS581567B2 (ja) | 1978-04-07 | 1978-04-07 | 信号変換器 |
Country Status (4)
Country | Link |
---|---|
US (1) | US4319226A (ja) |
JP (1) | JPS581567B2 (ja) |
DE (1) | DE2913615C2 (ja) |
GB (1) | GB2021340B (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS58125053U (ja) * | 1982-02-19 | 1983-08-25 | 株式会社富士通ゼネラル | プリンタカバ−の支承装置 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
IN164819B (ja) * | 1985-08-13 | 1989-06-10 | Babcock & Wilcox Co | |
KR0179302B1 (ko) * | 1996-09-30 | 1999-04-01 | 한국전기통신공사 | 전압 변화에 따라 펄스를 변화시키는 전압/펄스 변환기 |
JP3771223B2 (ja) * | 2003-02-26 | 2006-04-26 | ローム株式会社 | タイミング調整装置 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3541446A (en) * | 1968-09-30 | 1970-11-17 | Bell Telephone Labor Inc | Small signal analog to digital converter with positive cancellation of error voltages |
US3733600A (en) * | 1971-04-06 | 1973-05-15 | Ibm | Analog-to-digital converter circuits |
DE2309130B2 (de) * | 1973-02-23 | 1978-08-17 | Siemens Ag, 1000 Berlin Und 8000 Muenchen | Verfahren und Anordnung zur Analog-Digital-Umsetzung |
US4143362A (en) * | 1977-05-27 | 1979-03-06 | Motorola, Inc. | High resolution auto-zero circuit for analog-to-digital converter |
-
1978
- 1978-04-07 JP JP53040324A patent/JPS581567B2/ja not_active Expired
-
1979
- 1979-03-22 GB GB7910047A patent/GB2021340B/en not_active Expired
- 1979-04-03 US US06/026,768 patent/US4319226A/en not_active Expired - Lifetime
- 1979-04-04 DE DE2913615A patent/DE2913615C2/de not_active Expired
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS58125053U (ja) * | 1982-02-19 | 1983-08-25 | 株式会社富士通ゼネラル | プリンタカバ−の支承装置 |
Also Published As
Publication number | Publication date |
---|---|
DE2913615A1 (de) | 1979-10-11 |
US4319226A (en) | 1982-03-09 |
JPS54133058A (en) | 1979-10-16 |
DE2913615C2 (de) | 1984-06-14 |
GB2021340B (en) | 1982-07-21 |
GB2021340A (en) | 1979-11-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5451893A (en) | Programmable duty cycle converter | |
JPS6143899B2 (ja) | ||
US4404546A (en) | Digital-to-analog converter | |
JPH0946230A (ja) | D/aコンバータ | |
JPS58121827A (ja) | パルス発生回路 | |
US10833654B2 (en) | Oscillator circuit with comparator delay cancelation | |
CN114157301A (zh) | 双斜坡双沿向下计数模数转换装置及其转换方法 | |
JPS581567B2 (ja) | 信号変換器 | |
US4197508A (en) | Period-to-voltage converting device | |
US3631468A (en) | Analog to digital converter | |
JPH01200720A (ja) | アナログカウンタ回路 | |
JPS6348456B2 (ja) | ||
JP2000114970A (ja) | 比較回路およびアナログデジタル変換回路 | |
JPH0429258B2 (ja) | ||
JP2953480B2 (ja) | パルス発生回路 | |
JP2810713B2 (ja) | タイミング発生装置 | |
JPS5844219B2 (ja) | 周波数・位相電圧変換回路 | |
Yuan et al. | All-digital∆ Σ TDC with current-starved bi-directional gated delay line time integrator | |
JP2505621B2 (ja) | 周期/電圧変換回路 | |
SU843222A1 (ru) | Преобразователь интервала времениВ цифРОВОй КОд | |
CN117614422A (zh) | 比较时钟产生电路及用于规避比较器亚稳态的方法 | |
JPH01277026A (ja) | 帰還形パルス幅変調方式a/d変換器 | |
SU1688410A1 (ru) | Преобразователь напр жени в частоту следовани импульсов | |
CN114157303A (zh) | 双斜坡单沿向上计数模数转换装置及其转换方法 | |
JPS6372217A (ja) | 制御信号発生回路 |