JPS58154970A - テレビジヨン受像機 - Google Patents

テレビジヨン受像機

Info

Publication number
JPS58154970A
JPS58154970A JP57038484A JP3848482A JPS58154970A JP S58154970 A JPS58154970 A JP S58154970A JP 57038484 A JP57038484 A JP 57038484A JP 3848482 A JP3848482 A JP 3848482A JP S58154970 A JPS58154970 A JP S58154970A
Authority
JP
Japan
Prior art keywords
signal
circuit
standard
television
clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57038484A
Other languages
English (en)
Inventor
Susumu Tsujihara
辻原 進
Takeshi Kureha
呉羽 武
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP57038484A priority Critical patent/JPS58154970A/ja
Publication of JPS58154970A publication Critical patent/JPS58154970A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/12Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は、標準方式のテレビジョン信号を記憶素子を用
いてn倍の水平走査周波数を有する信号に変換して表示
するテレビジョン受隊磯に関する。
現在の標準方式のテレビジョン方式には、NTSC。
PAL 、 5h−4等の方式があるが、いずれも、解
像度が必ずしも十分なものとは言えない。特に画面の大
型化が安産されている今日、放送の高解像度化が安来さ
れている。したがって、近い将来、走査線数が現在の標
準方式の2〜3倍程度で帯域中が、6〜10倍8贋の高
精細度放送が施行されるであろう。机にN1(Kからは
走査線数1126本、輝gi域巾20 Ml(z 、 
E I A (EloatroniaInduすvie
s As5oaiation :米国電子工業会)から
は走査[ff1023本輝度帯域巾21−I M)h 
BBCからは走査線数1501本、y4度帯域巾60M
Hzの各方式が提茶されている。これらの新しいテレビ
ジョン方式の実用化の過渡期においては、これらの方式
の信号を受信する受像機で、標準方式のテレビジョン信
号も受信できるよう、いわゆる両立性を有するテレビジ
ョン受像機を実現すれば晋スがより早くなると考えられ
る。
また近年の情報化時代において、コンビーータ端末とし
て英数字や文字を表示するキャラクタディスプレイや、
図表、模様等を表示するグラフィックディスプレイの需
安が高まっている。これらの慎器において、情@童を向
上させる目的で、解像度、走査線数を増加させ走査周波
数が標準のテレビジョン方式の2倍程度に設定したもの
が使用される様になってきた。これらのディスプレイに
おいて標準方式のテレビジョン信号も受雪できる様に構
成すれば、VTRやカメラからの信号も受信できるので
、ディスプレイの応用範囲が広がり、その実現が期待さ
れている。
両立性金石するテレビジョン受像機を実現しようとする
場合には、信号回路は轟然のことながら、偏向回路にお
いても、水平走査周波数の大きなちがいから標準方式と
新しい方式の両方式で回路を共用することが困難であり
、切換えスイッチ、リレー等を用いて回路を切換えて動
作させる必要があった。このため回路が複雑化するとと
もに、ぜテンシャルの高い部分を切換えるという点で信
頼性の面でも問題があった。また従来、走査周波数が異
なる方式間の変換装置として使用されているものは、変
換しようとする走査周波数にちょうど一致させる株な変
換の方法であったため%足査線例本か毎に1本分の信号
を欠落させたり、追加させたりといった操作が必安であ
り、構成が非常に複雑であった。
このため標準方式のテレビジョン信号を新しいテレビジ
ョン方式の水平走査周波数の近傍の水平走査周波数ケM
する信号に変換して表示する方式が特願昭55−141
201号で提業されている。
一般に同案では、標準方式のテレビジョン信号を記憶素
子を用いて2倍の水平走査周波数を肩する信号に変換す
る信号変換回路と、信号変換回路のメモリの読み出し、
書き込み用クロック信号を作るクロック信号発生回路が
必要である。
弱電界時又は空チヤンネル時、すなわちノイズの多い信
号で同期信号が抽出されない時、位相同期ループのはず
れたクロック信号が出力されるため、前記信号変換回路
及びクロック信号発生回路は正常の動作をせず、他回路
への妨吾になると共に、信号変換回路の出力に位相同期
ループのはずれたクロック信号成分が出力されて、画面
上に映出されるという欠点を有していた。
本発明は以上の点に鑑み、電界強度によるクロック発生
回路の位相同期ループの誤動作を検出して、クロック発
生回路及び信号変換回路の動作全制御する回路を備えた
装置を提供するものである。
以下、本発明につき、その実施例を示す図On参照して
詳細に説明する。
第1図は本発明の実施例の構成を示すブロック図でるり
、この実施例ではn=2の場合について述べる。
放送局から発射される電波はアンテナ1で受信され、テ
レビチー−す2で中間周波数に変換され、増巾された後
に検波され、複合映像信号になる。
この複合映像信号は、復調回路3に供給され、復調回路
3で三原色に対応した信号、たとえばRlG、B信号、
あるいはY、I 、Q信号に復調され、信号変換回路4
に供給される。信号変換回路4では、第2図aに示す標
準方式のテレビジョン信号が第2図すに示す様に標準方
式のテレビジョン信号の2倍の水平走贋周波数’lする
テレビジョン信号に信号変換され、映像増巾回路6に供
給される。そして映像増巾回路6で増巾して受像管を駆
動する。
次に、同期分離回路7は、復調回路3で得られた同期信
号から水平同期信号と、垂直同期信号を分離する。垂直
同期信号は垂直偏向回路8へ供給され、垂直偏向回路8
は垂直偏向コイルを駆動する。水平同期信号はPLL(
位相同期ループ)回路9及び検出回路6へ供給される。
PLL回路9は信号変換回路4のクロック信号を発生す
ると共に、水平同期信号を2倍の周波数の水平同期信号
に足査周査数変換する。PLL回路9からのクロ、り信
号は、クロック発生回路12に供給し、信号変換回路4
の記憶素子を駆動するために最適な振巾に調整されたク
ロック信号を発生する。
また、検出回路6は、弱電界時または空チヤンネル時の
同期分離回路7の同期信号のM無を検出して2す、同期
分離回路7から同期信号が出力されない時は検出信号に
より信号変換回路4の動作を止めるように制御回路11
で制御している。
2倍の周波数に変換された水平同期信号は、水平偏向回
路10に供給され、水平偏向回路1oは、水平偏向コイ
ルを駆動する。
以上の様に標準方式の映像信号は、信号変換及び走査周
波数変換されて表示される。
以上述べた様に、信号変換回路で標準方式のテレビジョ
ン信号を、標準方式のテレビジョン信号の2倍の水千足
査周波数全Mするテレビジ・ン悟号に信号変換を行う信
号変換手段が必安となる。
この目的のために記憶素子として、チャージ・カップル
ド・デバイス(COD)4るいはパケット・ブリゲート
・デバイス(BBD)が便利である。
一般に、CODの遅延時間は。
であられされる。
ここで、Bはサンプリングできる最大周仮数帝域幅で、
標本化定理より となる。
以上のことから、標準方式のテレビジョン信号を劣化す
ることなく2倍の水平走査周波数ヲ育する信号に信号変
換する時のCOD等の記憶素子のビット数(9))とク
ロック周波数(f、)の−例を次に示す。
CODは逆位相のクロックを用いて入力信号を残サイク
ルごとにサンプリングしてサンプリング率を上げるマル
テプレクス・モードを用いて、CODのど、ト数とクロ
ック周波数の低減を図るために465ビツト数を2個M
し、クロ、り信号のひとつであるサンプリング(書き込
み)信号は2 fBoCfscは色副搬送波周波数) 
= 7.16 MHzで行い、クロック信号の他のひと
つである転送(読み出し)信号は4 fsc = 14
.32MH,で行うことにより1第2凶aに示す標準方
式のテレビジ。
ン侶号を第2図すに示す様な、標準方式のテレビジ・ン
信号の2倍の水千足査周波数をMするテレビジョン信号
に信号変換している。
なお、上記マルテプレタス動作の時はCODからクロッ
ク信号が重畳された信号が出刃される。
次に1本発明の一実施例を詳細に説明するため第3図の
ブロック図と、第4図の仮形図ケ用いて説明する。
入力端子には標準方式の同期信号が供給され、水平同期
信号と垂直同期信号を抽出する同期分離回路7と、発振
周波数4 fBc= 14.32 MHz k ”!す
るPLL(位相同期ループ)@路9と、前記PLL回路
9の出力から、信号変換回路4のCODのクロック信号
を発生するクロック信号発生回路12と標準方式の同期
信号のM無を検出する検出回路6と、検出信号により信
号変換回路4の動作を制御する制御回路11とで構成さ
nている。
同期分陥凹IMr7は水平同期信号を抽出する水平同期
信号抽出回路20と、垂直同期信号を抽出する垂直同期
信号抽出回路21とで構成され、水平同期信号抽出口!
21がらの水平同期信号はPLL回路6へ供給される。
第4凶aは入力された標準方式の同期信号を示し、この
標準方式の同期信号は振出(ロ)路6へ供給される。P
LL回路91i入力水平た前局波数CfH)(1)91
0倍の周波数4 fsc = 14.32 Ml(zi
発振する電圧制御発振器16と、この発懺出力f 1/
455に分周する分周回路17と、この分周された信号
全再度、棒に分胸する分周回路16と、この分周された
信号と入力信号との位相差を検出する位相比較回路13
と、位相差に比例した制御電圧を平滑化するためのLP
k”(ローパスフィルタ)14とから構成される。電圧
制御発振器15は、入力信号と分周回路16の出力信号
の位相差がなくなる方向に負帰還されている。1/45
5分周回路17の出刃である入力水平走置周波数fHに
同期しかつ2倍の周波数2fHを有する信号は、水平同
期信号発生回路18に供給され、適当なパルス巾に制御
して2倍の周波数の水平同期信号に足置周波数変換する
。この水平同期信号は、第1図の水平偏向回路10に供
給し水平偏向コイルを駆動する。同様に垂直同期信号抽
出回路21からの垂直同期信号も、垂直同期信号発生回
路19に供給され、適当なパルス巾に制御して、第1図
の垂直偏向回路8に供給し、垂直偏向コイルを駆動する
また、電圧制御発振器16からの1’4.32MI(Z
の信号と、捧分周回路22からの7.16MH2の信号
−とを、クロック信号発生回路12に供給し、第4図e
、fに示すように一方が転送動作のときに他方がサンプ
リング動作とな不ようにCOD’ii駆動するクロック
信号を発生する。このクロック信号は制御回路11を通
して第1図の信号変換回路4に供給して、COD等の記
憶素子を駆動することにより、第4mqに示すような標
準方式のテレビジョン信号を、第4図すに示す様な標準
方式のテレビジョン信号の2倍の水平走査周波数をMす
るテレビジョン信号に信号変換できる。このとき、14
.32M)lzの信号は転送のための、7.16M田の
信号はサンプリングのためのクロック信号として使用す
る。
標準方式の同期信号(第4凶a)の有無を検出する検出
回路6は、標準方式の一水平期間以上のパルス巾を再す
再トリガ可能な単安定マルチノ(イブレータ回路22で
構成される。単安定マルチバイブレータ回路22に第4
凶Cに示す標準方式の同期信号が供給された時は、出力
端子0は第4凶すに示すように常に高レベルとなり、標
準方式の同期信号が供給されない時は、第4凶Cに示す
ように、常に低レベルとなる。この検出出力信号を制御
回路11のNANDゲート23とNANDゲート24に
供給して、標準方式の同期信号がPLL回路9に供給さ
れない時は、再トリガ可能な単安定マルチバイブレータ
回路22の出力端子Qからの検出信号によりクロック信
号発生回路12からのクロック信号第4図efを、第1
図の信号変換回路4に供給せず、信号変換しないように
している。
また検出回路6が、第3図の水平同期信号抽出回路20
から標準方式の水平同期信号の有無を標準方式の一水千
期間以上のパルス巾ヲ有する再トリガ可能な単安定マル
チバイブレータで検出する構成にしても同様の効果が得
られる。
また同様に検出回路6が、第3図の垂直同期信号抽出回
路21から標準方式の垂直同期信号の有無を、標準方式
の一垂直期間以上のパルス巾’&’ffする再トリガ可
能な単安定マルチバイブレータで検出する構成にしても
同様の効果が得られる。
また、制御回路11が、検出回路6の出力により、PL
L回路9の動作を制御することにより信号変換の動作を
制御する構成にしても同様の効果が得られる。
また同様に、前記制御回路11が、検出回路6の出力に
より、信号変換回路4の動作を制御することにより、信
号変換の動作全制御する構成にしても同様の効果が得ら
れる。
なお本実施例ではn=2の場合について説明したが、他
の場合についても同様である。
以上のように、本発明によれは、標準方式の水平同期信
号を入力として、記憶素子のクロック周波数で発振する
PLL(位相同期ループ)手段と、前記PLL手段の出
刃から前記記憶素子のクロッり信号を発生するクロック
信号発生手段と、前記記憶素子を有し、前記クロック信
号発生手段の出力で駆動される信号変換手段とを肩し、
標準方式のテレビジョン信号を、前記記憶素子を用いて
n(nは2以上の整数)倍の水平走査周波数ヲ有する信
号に信号変換して表示するテレビジョン受像機において
、標準方式の同期信号の有無を検出する検出手段と、前
記検出手段からの出力により、前記記憶素子の動作を制
御する制御手段とを有するテレビジョン受像機であるた
め、弱電界時または空チヤンネル時、すなわちノイズが
多い信号で同期信号が抽出されない時は、位相同期ルー
プのはずれたクロック信号が出力されないため、他回路
への妨害をなくすると共に、信号変換回路の出力に位相
同期ループのはずれたクロック信号成分が出力されず画
面上に映出される現象をなくすことができる。筐だ、特
に標準方式のテレビジョン1百号k、ccD等の記憶素
子を用いてn倍の水平走査周波e!’i肩する信号に信
号変換する信号変換回路において、サンプリング率を上
げるマルチプレクスモード動作の時にCODからクロッ
ク信号が重畳された信号が出力されても、画面上に映出
されず再用なものである。
【図面の簡単な説明】
第1図は本発明の一実施例におけるテレビジョン受像機
の構成を示すブロック図、第2図はその動作全説明する
ための波形図、第3凶はその具体構成例を示すブロック
図、第4図はその動作を説明するための波形図である。 4・・・・・・信号変換回路、6・・・・・・検出回路
、7・・・・・・同期分離回路、9・・・・・・PLL
回路、12・・・・・・クロック信号発生回路、11・
・・・・・制御回路、20・・・・・・水平同期抽出回
路、21・・・・・・垂直同期抽出回路。 代理人の氏名 弁理士 中足 敏 男 ほか1名〜  
  鳴                A城

Claims (1)

  1. 【特許請求の範囲】 (1)標準方式の水平同期信号を入力として、記憶菓子
    のクロ、り周波数で元振するPLL(位相同期ループ)
    手取と、前記PLL手段の出力から前記記憶菓子のクロ
    ック信号を発生するクロック信号発生手段と、前記記憶
    素子を有し、前記クロック信号発生手段の出力で駆動さ
    れる1百号変換手取とを有し、標準方式のテレビジョン
    信号を前記記憶菓子を用いrn(nは2以上の整叔)倍
    の水平定食周波数を用する信号に信号変換して表示する
    ようにするとともに、標準方式の同期信号の有無を検出
    する検出手段と、前記検出子ざからの出力により前記1
    ぎ号に候の動作を制御する制御手取とを有することを特
    徴とするテレビジ、ン受1&磯。 (2)検出手段が、標準方式のテレビジョン信号の水平
    同期信号の有無を検出するものでるることを特徴とする
    特許請求の範囲第1項に記載のテレビジョン受像機。 (3)検出手段が、標準方式のテレビジ37信号の垂直
    同期信号の有無を検出するものであることを特徴とする
    特許請求の範囲第1項記載のテレビジョン受像機。 (4)制御手段が検出手段からの出力により、PLL手
    段の動作を制御することにより信号変換の動作を制御す
    るものであることを特徴とする特許請求の範囲第1項記
    載のテレビジョン受像′f!1゜(6)制御手段が、検
    出手段からの出力により信号変換手段の動作を制御する
    ことにより信号変換の動作を制御するものであることを
    特徴とする特許請求の範囲第1項記載のテレビジョン受
    像機。 (6)制御手段が、検出手段からの出力によりクロック
    信号発生手段の動作を制御することにより信号変換の動
    作を制御するものであることを特徴とする特許請求の範
    囲第1項記載のテレビジョン受像機。
JP57038484A 1982-03-10 1982-03-10 テレビジヨン受像機 Pending JPS58154970A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57038484A JPS58154970A (ja) 1982-03-10 1982-03-10 テレビジヨン受像機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57038484A JPS58154970A (ja) 1982-03-10 1982-03-10 テレビジヨン受像機

Publications (1)

Publication Number Publication Date
JPS58154970A true JPS58154970A (ja) 1983-09-14

Family

ID=12526527

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57038484A Pending JPS58154970A (ja) 1982-03-10 1982-03-10 テレビジヨン受像機

Country Status (1)

Country Link
JP (1) JPS58154970A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61230473A (ja) * 1985-04-01 1986-10-14 アールシーエー トムソン ライセンシング コーポレイシヨン テレビジヨン装置
US4639780A (en) * 1985-04-01 1987-01-27 Rca Corporation Television synchronizing apparatus
JPS63193783A (ja) * 1987-02-06 1988-08-11 Hitachi Ltd n倍速走査テレビジヨン受像機

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5068510A (ja) * 1973-10-22 1975-06-07
JPS55147881A (en) * 1979-05-07 1980-11-18 Matsushita Electric Ind Co Ltd Television receiver

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5068510A (ja) * 1973-10-22 1975-06-07
JPS55147881A (en) * 1979-05-07 1980-11-18 Matsushita Electric Ind Co Ltd Television receiver

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61230473A (ja) * 1985-04-01 1986-10-14 アールシーエー トムソン ライセンシング コーポレイシヨン テレビジヨン装置
US4636861A (en) * 1985-04-01 1987-01-13 Rca Corporation Two-loop line deflection system
US4639780A (en) * 1985-04-01 1987-01-27 Rca Corporation Television synchronizing apparatus
JPS63193783A (ja) * 1987-02-06 1988-08-11 Hitachi Ltd n倍速走査テレビジヨン受像機

Similar Documents

Publication Publication Date Title
JP2520109B2 (ja) ビデオ信号混合装置
US5801789A (en) Method and apparatus for overlaying digitally generated graphics over an analog video signal
KR100449116B1 (ko) 영상신호처리장치
JPS5871778A (ja) テレビジヨン方式
KR890006090A (ko) 디지탈 비디오 신호처리회로
EP0743798A2 (en) Apparatus and method to derive a television color subcarrier frequency signal from a computer video signal
US6532042B1 (en) Clock supply device for use in digital video apparatus
US8233092B2 (en) Video signal processing device
EP0304308B1 (en) Digital video features processor for tv signals
US6453109B1 (en) Video-signal processing apparatus providing a first clock signal and second clock signal which is based on the phase of the input signal
US7253844B2 (en) Method and arrangement for synchronising on-screen display functions during analog signal reception
GB2249453A (en) Synchronizing signal restoration circuit
JPS58154970A (ja) テレビジヨン受像機
KR920007606B1 (ko) 영상 신호 처리 방법 및 장치
JPH0455022B2 (ja)
JP4514852B2 (ja) 画像送信装置及び画像伝送システム
JPH0654274A (ja) 映像信号処理回路
JPS5923149B2 (ja) 高精細度放送用コンバ−タ
KR0173348B1 (ko) 다중화면 표시기능을 구비하는 영상처리장치
KR200274172Y1 (ko) 디지털 그래픽 기능을 이용한 온스크린 디스플레이출력장치
JP3108368B2 (ja) 同期検波回路
JPS58218275A (ja) テレビジヨン受像機
JP2850964B2 (ja) ピクチュア・イン・ピクチュア回路
JP3381097B2 (ja) スーパーインポーズ装置
JPH06292151A (ja) ハイビジョン信号変換装置