JPS58139525A - 単安定マルチバイブレ−タ - Google Patents

単安定マルチバイブレ−タ

Info

Publication number
JPS58139525A
JPS58139525A JP57021546A JP2154682A JPS58139525A JP S58139525 A JPS58139525 A JP S58139525A JP 57021546 A JP57021546 A JP 57021546A JP 2154682 A JP2154682 A JP 2154682A JP S58139525 A JPS58139525 A JP S58139525A
Authority
JP
Japan
Prior art keywords
voltage
input
capacitor
output
trigger signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57021546A
Other languages
English (en)
Inventor
Toshihiko Ichise
俊彦 市瀬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP57021546A priority Critical patent/JPS58139525A/ja
Publication of JPS58139525A publication Critical patent/JPS58139525A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/023Generators characterised by the type of circuit or by the means used for producing pulses by the use of differential amplifiers or comparators, with internal or external positive feedback

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は単安定マルチバイブレータに関し、その目的と
するところはノイズに対する信頼性を改善することにあ
る。
従来の単安定マルチバイブレータでは出力パルス幅ル」
間だけ入力トリガ信号をカットオフするものはあるが、
このカットオフ時間は入力トリガ信号の繰返し1.!a
波数1こかかわらず一定であるため、ノイズに対する信
頼性を1保するには十分のものでない。
そこで本発明は、入力!・リカ信号でセットされて出力
を反転させると共に時定数決定用コンデンサへの充電と
前記出力の積分を開始し、前記時定数決定用コンデンサ
の充電な圧が第1の電圧V1以上に達したξとを検出し
て前記入力トリガ信号の入力を禁止し、前記時定数決定
用コンデンサの充電電圧か第2の電圧鳩〔似しvz>’
w)+こ遅し1こことを検出して前記出力を初期状態l
こ復帰させる店共に前記時定数決定用コンデンサを前記
積分値に応じた速度で放電さぜ、曲記充蝋電圧が第1の
電圧■を下回ったことを検出して入ノ」トリガ信号の入
力の前記禁止を解除すると共に前記時定数決定用コンデ
ンサを急速放電して初期状態とするよう構成して、入力
カットオフ時開を入力トリガ信号の緑返し同波数に反比
例させ、周波数が低い時は長時囲の入力カットオフ時間
を得、周波数か^い時は短時間の入力カットオフ時間を
得、ノイズから保詭するものであって、以下本発明の一
実施例を第1図〜第4図に基づいて説明する。
第2ifこおいて、(C)(1◇は単安定マルチバイブ
レークの時定数決定用のコンデンサと抵抗、(F 、 
F)は入力トリガ信号(S) (第s図(a)〕でセセ
ラされる双安定マルチバイブレータ、(OLff)は単
安定マルチバイブレータ出力端子、(RI )(Rg 
)(Rz )は電隙−’、Pr、+Vc cの分圧抵抗
、(OI)、)は入力カットオフ時間決定用の電比比較
器で、前記コンデンサ(C)の充1ム亀圧が分圧抵抗(
RI )(1<2 )(R3) iこよる分圧細、圧■
に達したことを検出して出力〔第8図け)〕か”H”レ
ベルに反転し、分圧電圧■を下回ると・Lルベル薔こ復
帰する。(Qll)は入力!・リカ信号(S)の入力を
禁止するトランジスタで、スイッチングがna記電圧比
較器(OPI )の出力で制御される。
(Ql)は前記コンデンサ(C)と並列接続されたトラ
ンジスタで、ゲート(G)を介して前記双安定マルチバ
イブレータ(F、F)の出力旬と前記電圧比較器(OP
l)の出力でスイッチングが制御される。(OPI )
は時定数決定用の重圧比較器で、前記コンデンサ(C)
 ノ充11EIlllffi圧が分圧抵抗(R1)(R
2)(Ra ) +c J:る分圧電圧V2 (V2 
)Vl  )に達したことを検出して出力が°H”レベ
ルに反転して前記双安定マルチバイブレータ(F、F)
をリセットする。(Ca)(Ra)は出力パルス積分回
路(イ)を構成するコンデンサと抵抗で、積分値は演算
増幅器(OF2)を介して出力され、ここでは積分値に
応じた演算増幅器(OF2)出力電圧をVaとする。(
Q、、)は充放電切換え川のトランジスタ、(Q3 )
(Q4 )はカーレントミラー回路(B)を構成するト
ランジスタで、抵抗(邸)を介して電源電圧十VCc 
 に接続されると共に、抵抗(部)とカーレントミラー
回路の)との接続点には抵抗(Ro)を介して前記演算
増幅器(OF2)出力電圧が印加され、トランジスタ(
Q4)は前記コンデンサ(C)と並列接続されている。
なお、前記カーレントミラー回路CB)はr、=−r、
;となるよう作用し、ここでIoξRo +RS   
である。
入力トリガ信号(S)が入力される直前の状態〔初期状
態〕は、双安定マルチバイブレータ(F、F)かリセッ
トされておシ、出力Qか“L”でかつ!!I4.圧比較
器(OPI )の出力が“Loのため、トランジスタ(
Q+ )かON状しでコンデンサ0は完全放電状態にあ
る。そして入力端子(IN)に入力トリガ信号(S)か
入力されると、双安定マルチバイブレータ(F、F)が
セットされて出力Qが°H″Iこ反転し、トランジスタ
(C;h ) (第8図(f)〕がオフ状態となる。ま
jこ、出力Qか“11″に反転することによってトラン
ジスタ(Q2)かON状態となって抵抗(R11)と(
Ro)の接続点が第8図(e)のように基準m位となシ
、トランジスタ(Q4)を流れる電流l5−0となるた
め、コンデンサ(C)はトランジスタ(Ql)または(
Q4)を介して放電することなしに抵抗鉛を介して第8
図(b)のようCζ充市、される。そして、コンデンサ
(C)の充−電圧が分圧電圧V2Iこ達すると重圧比較
器(Oh)が双安定マルチバイブレータ(F、F)をリ
セットし、単安定マルチバイブレータ出力端子(OLF
T)が第8図(C)のように入力トリガ信号(S)の入
力時刻からこの時刻まで°H”に反転して復帰する。更
に、yk定マルチバイブレータ(F、F)がリセットさ
れると、トランジスタ(cb>がオフ状態となって、コ
ンデンサ(C)がトランジスタ(Q4)を介してにの定
電流での放電が開始される。一方、電圧比較器(OR)
はコンデンサ←〕)の充電開始直後から“H・レベルに
維持されているため、トランジスタ(Qδ)はON状蝕
で入カトリガ信e (S)の受付けが禁止されている。
コンデンサ(C)がとの定電流で放電されテ低下して行
き、コンデンサ(0の充電酊圧が分圧電圧■を下回ると
、電圧比較器(opt )の出力が“L”レベルとなっ
てトランジスタ(Qo)かON状態となシ、コンデンサ
(C)の残ルの電荷を急速に放電させる。
第4図は入力カットオフ時囲1゛が入力トリガ信号(S
)の絆返し周波数によって可変される原理を示している
。コンデンサに)の充電電圧が第4図(a)のようfこ
分圧電圧へに達するまでの波形はいがなる場合でも同一
であるが、コンデンサ(Qが放電する過程は演算増1l
ljl器(OPs )の出力電圧Vaによって波形(a
)〜(d)のようになる。すなわち、入カドリカ信号f
s)の同波数が畠くなると、出力電圧Vaが増加してI
。が増加し、これによってコンデンサ(C)の族m時間
が短縮されて入力カットオフ時間TがLa〜t(IQ)
ようEこ短(j(るものである。第1図はこの絹4図の
原理−こ基づいて動作する第2図構成の入力カットオフ
時間の変化の様子を示す。
以上説明のように本発明の単安定マルチバイブレータに
よると、入力カットオフ時間か入力トリガ信号の繰返し
周波数に反比例して変化する1こめ、単安定マルチバイ
ブレータのノイスによる誤動作を従来のものに比、\て
一層確実に防止できる。更に本発明の単安定マルチバイ
ブレータによると、再トリガが可能となった向後は時定
数決定用コンデンサにまだ僅かの電荷か残−1ているか
、これを丙トυ力が可能となっtコ1貞後に急速放電し
て初期状態とするため、単安定マルチバイブレータ出力
パルス幅のf14度Eこ舵輪を勺えるものでもない。
【図面の簡単な説明】
第1図は本発明による小安定マルチバイブレータの入力
トリガ信号繰返し1〜波数と入力カットオフ時間との説
明図、第2図は本発明の単安定マルチバイブレータの一
実施例の構成図、第8図は第2図の要部波形図、第4図
は原理説明図である。 (S)・・・入ノJl−’Jガ信号、汀、F)・・・双
安定マルチバイブレータ、(C)・・・コンデンサ〔時
定数決定用コンデンサ〕、(5)・・・出力パルス積分
回路、(B)・・・カーレントミラー回路、(OP、 
、)(Of’% )・・・電圧比較器、(1)・・・入
力カットオフ時tffi 、  (otrr)・・・単
安定マルチバイブレータ出力端子 代理人 身本犠弘

Claims (1)

  1. 【特許請求の範囲】 1、 入力トリガ信号でセットされて出力を反転させる
    と共に時定数法定用コンデンサへの充電と前記出力の積
    分を開始し、前記時定数決定用コンデンサの充電電圧が
    第1の電圧■1以上に達したことを検出して前記入力ト
    リガ信号の入力を禁止17、前記時定数決定用コンデン
    サの充電電圧が第2の翫圧込〔但し■>Vl  )に達
    したことを検出して前記出力を初期状態に復帰させると
    共に前記時定数決定用コンデンサを前記積分値に応じた
    速度で放電させ、自n記充市m圧が第1の電圧■を下回
    ったことを検出して入力トリガ信号の入力の前記禁止を
    解除すると共に前記時定数法定用コンデンサを急速放電
    して初期状態とするよう構成した単安定マルチバイブレ
    ータ。
JP57021546A 1982-02-13 1982-02-13 単安定マルチバイブレ−タ Pending JPS58139525A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57021546A JPS58139525A (ja) 1982-02-13 1982-02-13 単安定マルチバイブレ−タ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57021546A JPS58139525A (ja) 1982-02-13 1982-02-13 単安定マルチバイブレ−タ

Publications (1)

Publication Number Publication Date
JPS58139525A true JPS58139525A (ja) 1983-08-18

Family

ID=12057978

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57021546A Pending JPS58139525A (ja) 1982-02-13 1982-02-13 単安定マルチバイブレ−タ

Country Status (1)

Country Link
JP (1) JPS58139525A (ja)

Similar Documents

Publication Publication Date Title
US4429236A (en) Apparatus for generating pulses upon decreases in supply voltage
JPH01132213A (ja) リセット信号発生回路
EP0202266A1 (en) AMPLIFIER CIRCUIT WITH AUTOMATIC GAIN CONTROL.
JPS58139525A (ja) 単安定マルチバイブレ−タ
JPS58139524A (ja) 単安定マルチバイブレ−タ
US4452220A (en) Electronically controlled ignition system
JPS62199114A (ja) アナログ・デイジタル混在型集積回路
US4030010A (en) Time delay control circuit
JPS5673921A (en) Chattering rejection circuit
JPS58144545A (ja) 電池充電回路
SU1092705A1 (ru) Активный @ -фильтр
JPS6025154Y2 (ja) ミユ−テイング回路
JPH0642767B2 (ja) システムリセット回路
JPS5839419Y2 (ja) 電流リセット回路
JPH05206811A (ja) リセット制御回路
KR920004509Y1 (ko) 스위칭소자를 이용한 리세트회로
JPS622544Y2 (ja)
JPS5854721A (ja) 単安定マルチバイブレ−タ
JP2545001Y2 (ja) 比較回路
JPS602675Y2 (ja) 放電タイマ装置
JPH04138379A (ja) 過電流防止回路
JPH05143199A (ja) リセツト回路
JPH0334693B2 (ja)
JPS5937604B2 (ja) ショック音防止回路
SU1383469A1 (ru) Интегратор