JPS58123138A - 表示用メモリ制御方式 - Google Patents

表示用メモリ制御方式

Info

Publication number
JPS58123138A
JPS58123138A JP57006653A JP665382A JPS58123138A JP S58123138 A JPS58123138 A JP S58123138A JP 57006653 A JP57006653 A JP 57006653A JP 665382 A JP665382 A JP 665382A JP S58123138 A JPS58123138 A JP S58123138A
Authority
JP
Japan
Prior art keywords
cpu
memory
access
write
crt
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP57006653A
Other languages
English (en)
Japanese (ja)
Other versions
JPS6329294B2 (OSRAM
Inventor
Toshio Imao
今尾 俊雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Individual
Original Assignee
Individual
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Individual filed Critical Individual
Priority to JP57006653A priority Critical patent/JPS58123138A/ja
Publication of JPS58123138A publication Critical patent/JPS58123138A/ja
Publication of JPS6329294B2 publication Critical patent/JPS6329294B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)
JP57006653A 1982-01-18 1982-01-18 表示用メモリ制御方式 Granted JPS58123138A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57006653A JPS58123138A (ja) 1982-01-18 1982-01-18 表示用メモリ制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57006653A JPS58123138A (ja) 1982-01-18 1982-01-18 表示用メモリ制御方式

Publications (2)

Publication Number Publication Date
JPS58123138A true JPS58123138A (ja) 1983-07-22
JPS6329294B2 JPS6329294B2 (OSRAM) 1988-06-13

Family

ID=11644335

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57006653A Granted JPS58123138A (ja) 1982-01-18 1982-01-18 表示用メモリ制御方式

Country Status (1)

Country Link
JP (1) JPS58123138A (OSRAM)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61190387A (ja) * 1985-02-19 1986-08-25 テクトロニツクス・インコーポレイテツド フレーム・バツフア・メモリ用制御器
JPS62115189A (ja) * 1985-11-14 1987-05-26 日本電気株式会社 Crt制御器
JPS6392995A (ja) * 1986-10-08 1988-04-23 セイコーインスツルメンツ株式会社 デイスプレイ用ルツクアツプテ−ブルバツフア装置
JPS63104084A (ja) * 1986-10-22 1988-05-09 株式会社日立製作所 Crtコントロ−ラ
JP2000076039A (ja) * 1998-03-31 2000-03-14 Hewlett Packard Co <Hp> コンピュ―タ・グラフィックス用フレ―ム・バッファ転送方法

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61190387A (ja) * 1985-02-19 1986-08-25 テクトロニツクス・インコーポレイテツド フレーム・バツフア・メモリ用制御器
JPS62115189A (ja) * 1985-11-14 1987-05-26 日本電気株式会社 Crt制御器
JPS6392995A (ja) * 1986-10-08 1988-04-23 セイコーインスツルメンツ株式会社 デイスプレイ用ルツクアツプテ−ブルバツフア装置
JPS63104084A (ja) * 1986-10-22 1988-05-09 株式会社日立製作所 Crtコントロ−ラ
JP2000076039A (ja) * 1998-03-31 2000-03-14 Hewlett Packard Co <Hp> コンピュ―タ・グラフィックス用フレ―ム・バッファ転送方法

Also Published As

Publication number Publication date
JPS6329294B2 (OSRAM) 1988-06-13

Similar Documents

Publication Publication Date Title
US5816921A (en) Data transferring device and video game apparatus using the same
JP3020528B2 (ja) 画像処理装置
JPS58123138A (ja) 表示用メモリ制御方式
JP5229922B2 (ja) 情報処理システム
CN115942137B (zh) 增益调用系统及方法
JPH10333659A (ja) メモリ制御方法及び装置
JP7646368B2 (ja) バスシステム及び撮像装置
JPH1153528A (ja) デジタル画像処理装置及び方法
JP3204297B2 (ja) Dma転送制御装置
JPH0215425Y2 (OSRAM)
JPS59195271A (ja) Crtデイスプレイ用メモリ装置
JPS6332588A (ja) 表示制御装置
JPS6146978A (ja) Crt表示装置
KR0148894B1 (ko) 그래픽스 가속 시스템
JPH04326393A (ja) 画像用メモリアクセス方式
JPS6353588A (ja) 表示装置
JPH04333950A (ja) 情報処理システム
JPH0370816B2 (OSRAM)
JPH04151195A (ja) 画像表示装置
JPS61235890A (ja) 表示用メモリのアクセス制御方式
JPH07101551B2 (ja) 映像記憶装置
JPS6383854A (ja) デ−タ転送回路
JPS61264381A (ja) 記憶回路
JPS61276042A (ja) メモリ制御装置
JP2001111912A (ja) 割り込み処理方法及びプロセッサ装置