JPS58115560A - 障害処理方式 - Google Patents

障害処理方式

Info

Publication number
JPS58115560A
JPS58115560A JP56213665A JP21366581A JPS58115560A JP S58115560 A JPS58115560 A JP S58115560A JP 56213665 A JP56213665 A JP 56213665A JP 21366581 A JP21366581 A JP 21366581A JP S58115560 A JPS58115560 A JP S58115560A
Authority
JP
Japan
Prior art keywords
service processor
processor
fault
fault information
information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP56213665A
Other languages
English (en)
Other versions
JPS6153744B2 (ja
Inventor
Tetsuya Hagiwara
哲也 萩原
Toshio Shimada
嶋田 俊雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP56213665A priority Critical patent/JPS58115560A/ja
Publication of JPS58115560A publication Critical patent/JPS58115560A/ja
Publication of JPS6153744B2 publication Critical patent/JPS6153744B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0706Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
    • G06F11/0745Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in an input/output transactions management context
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】
(@明の技術分野) 本発明はa数のチャネルの+IA能を有するl0P(入
出カプロセッサ)において、個別のJF、、alフル部
で障害が発生した時、l0Pi停止することなしに1I
Ili害情報?得ることr可能とする障害処理方式に関
する。 〔発明の従来抄侑と間呟点〕 従来の障害処理においては、障害が発生する     
   °9とその障害の惠S度に関係なく、その装置の
クロックr止めてsvp+サービスプロセッサ1がl!
if装置のビ1部状態′lt絖みそれt記録する方法が
取られていた。しかし、4!数のチャネルの機能k 4
fするl0P(入出カプロセンサ)においてに、1つの
チャネル−の−害VこよってIOP全体がクロック停止
これると、他のチャネル部につながっているI/l)が
オーバーランを起こ丁OT能性があり不都合である。 〔発明の目的〕 本発明の目的はIOPにおいて、個々のチャネル部の障
害情報2rカインタフエース會介してSvPに転送する
ことにエリ、IOPのクロック停止を回避し、またSv
P工0時刻を吠むことにより障害発生時刻を知らしめる
ことrこめる0
【発明の構成】
本発明は、I10インタフェースに5vpv接続するこ
とにエリ、他チャネル部のデータ転送ケ中断することな
しTl−l0Pが空き時間音利用して障害チャネル部の
情報ysvpに転送するようにするものであり、またこ
こ奮介してSvP工9時刻i絖むことにより、!lIl
数の障害が起こっt時、その相互関係會明らかに踵障害
の解析を容易にするものである。
【発明の実施例】
図の実施例において、1はIOP、2にアタッチメント
群であり、IOPとはwl制御データの転送と低速のデ
ータ転送のためのアタッチメント・インタフェース6と
高速データ転送の定めのDMAインタフェース7とによ
って接続され%)。ahsvp、4は8VPのIOPイ
ンタフェース部であり、障害情報の定めのデータフくノ
ファr持つ05rx8VPインタフエースであり、Sv
PはIOPが動作不能となつ走時、ここt介してIOP
のクロック?停止し、陣4情報?スキャンアウトで絖み
吊す。SVPにH時刻r示すタイマTIM’iH肩する
。 l0Pd共i!i割御部と個別チャ洋ル部とVこ分かt
”t、それら全体はファームウェアで制御される。個別
チャネルfl!における障害としてに、その115別チ
ヤネルのためのハードウェア部分の障害、その個別チャ
ネル部のためのファームウェアの障害、及びた捷几まそ
の個別チャネル部の制御?行なっていた時点に生じた共
通制@1部のファームウェアの間欠的障害などが考えら
几る。 尚、アタッチメント2は従来のI OC(IAコントロ
ーラ)に相当てる。またIOPの共3m制御部には障害
処理部が含着れている。 IOPは個別チャネル部で陣沓會検出すると、先ずsv
pから時刻rf!N、出丁。即ちl0Pd、5vpyI
?またかも1つの低速I/l)とみなし、用足のデバイ
ス番号及びレジスタ番号+TIMに割当てらn次a号)
會指足したリードコマンド奮発し、svpのzopイン
タ7g−ス部4を介してT I M+7)値會読取る。 これと、障害?起したチャネル番号及び障害情報とkf
fiにしてq〕制御紀記憶一旦格納する。そして動作中
の他チャネルの制御の空き時間にSvPのIOPイン□
以:        タフエース3114 (1)デー
タフ(ツファに市1j御6己憶内の障沓情@ケ転送する
0これが終わるとSvPはデータフ5ツフア内の情報τ
障害情報ファイルに移す。こうして他チャネA/部のデ
ータ転送ケ中断丁あことなく、陣害情@會得ることがで
き、またおお工その障害発生時刻も知ることができる0 【発明の効果〕 以上の如く本発明によれは1vA別チャネル品の障害時
に他の個別チャネルst停止することなく陣沓情#を取
得することができ、またその時刻も知ることができるの
で、複数の唾杏會生じてもその時間関係が明確となる0 17IjI10インタフエースにてSvPとつながるの
で、特殊なハードに必蒙ない0 t  1m o6 ct)fIIi単り、況明図は本発
明の一央mシtlブロック図で夛)す、14ゴIOP、
2tゴアタノチメント群、3はSVPである0 7Zば1

Claims (1)

    【特許請求の範囲】
  1. 複数の個別チャネル機能紮有する入出カプロセッサと、
    時計機構を具え几サービスプロセッサとt有するデータ
    処理装置において、上記サービスプロセッサQ I10
    インタフェース?介して上記入出カプロセッサに接続し
    、個別チャネル部に障害を検出したとき、上記入出カプ
    ロセッサは上記サービスプロセッサから時刻情報を耽取
    り、障害情報とともに一旦記憶手段に格納するとともに
    、空き時間に該障害情報及び時刻情報tサービスプロセ
    ッサに出力するようにし、他の個別チャネル部の動作會
    止めることなく障害情報の取得會可I]目とじ友こと1
    1″vl値とする障害処理方式。
JP56213665A 1981-12-29 1981-12-29 障害処理方式 Granted JPS58115560A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP56213665A JPS58115560A (ja) 1981-12-29 1981-12-29 障害処理方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56213665A JPS58115560A (ja) 1981-12-29 1981-12-29 障害処理方式

Publications (2)

Publication Number Publication Date
JPS58115560A true JPS58115560A (ja) 1983-07-09
JPS6153744B2 JPS6153744B2 (ja) 1986-11-19

Family

ID=16642925

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56213665A Granted JPS58115560A (ja) 1981-12-29 1981-12-29 障害処理方式

Country Status (1)

Country Link
JP (1) JPS58115560A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6255747A (ja) * 1985-09-03 1987-03-11 Nec Corp 周辺装置制御装置
JPS62236296A (ja) * 1986-04-08 1987-10-16 Nec Corp 遠隔集線システム
JPH0793226A (ja) * 1993-09-22 1995-04-07 Nec Corp 端末装置障害回復システム
US5448725A (en) * 1991-07-25 1995-09-05 International Business Machines Corporation Apparatus and method for error detection and fault isolation

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6255747A (ja) * 1985-09-03 1987-03-11 Nec Corp 周辺装置制御装置
JPS62236296A (ja) * 1986-04-08 1987-10-16 Nec Corp 遠隔集線システム
US5448725A (en) * 1991-07-25 1995-09-05 International Business Machines Corporation Apparatus and method for error detection and fault isolation
JPH0793226A (ja) * 1993-09-22 1995-04-07 Nec Corp 端末装置障害回復システム

Also Published As

Publication number Publication date
JPS6153744B2 (ja) 1986-11-19

Similar Documents

Publication Publication Date Title
US6321346B1 (en) External storage
JP2905373B2 (ja) ディスク制御装置及びその制御方法
JPH0560623B2 (ja)
JPS58115560A (ja) 障害処理方式
JPH04119441A (ja) ディスク・キャッシュ制御方式
JPH09293044A (ja) データ転送方式
JPS59146326A (ja) チヤネル装置の制御方式
JP3273191B2 (ja) データ転送装置
JPH05224964A (ja) バス異常通知方式
JPH0310356A (ja) データ転送装置
JPS585824A (ja) チヤネル間デ−タ転送方式
JPS5848159A (ja) マルチプロセツサシステム
JPH0354374B2 (ja)
JPH01316851A (ja) チャネル制御方式
JPS60205648A (ja) 入出力制御装置
JPS60144820A (ja) 入出力チヤネル処理装置
JPH0650486B2 (ja) データチェイン処理方式
JPH064456A (ja) データ転送制御装置
JPS60116048A (ja) ヒストリ・フリ−ズ方式
JPS6228841A (ja) 入出力処理装置
JPH0142014B2 (ja)
JPH05216846A (ja) 通信パケット転送方式
JPH03202944A (ja) 入出力インターフェース制御方式
JPS62106564A (ja) 情報処理システムの現用/予備切り替え制御方式
JPH03105539A (ja) 情報処理装置