JPS58109929A - 表示バツフア接続方式 - Google Patents

表示バツフア接続方式

Info

Publication number
JPS58109929A
JPS58109929A JP20871981A JP20871981A JPS58109929A JP S58109929 A JPS58109929 A JP S58109929A JP 20871981 A JP20871981 A JP 20871981A JP 20871981 A JP20871981 A JP 20871981A JP S58109929 A JPS58109929 A JP S58109929A
Authority
JP
Japan
Prior art keywords
buffer
display
character
input
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP20871981A
Other languages
English (en)
Inventor
Hiroshi Matsui
博 松井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP20871981A priority Critical patent/JPS58109929A/ja
Publication of JPS58109929A publication Critical patent/JPS58109929A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (1)発明の技術分野 本発明は表示制御部のバッファをl1ii而表示しない
時に他の入出力装置のバッファとして使用しうるように
した表示バッファ接続方式に関するものである。
(3)従来技術 従来、表示装置中プリンタ等の入出力装置を主処理装置
で制御するシステムの1例を第1図に示す。
同図において、主処m装置(CPU)1の制御によル共
過パス10t−介して、主メモリ(MffM) 2から
表示情報を続出し、表示制御m(CRTC)4に入れ、
そoバッファメモリに1ツイン分の文字コードを書込み
、文字発生11(CG)5に入れ、文字のビデオ信号を
並列出力する。
これを並直列変換(P/8 )回路6を介し直列信号と
して表示部(CRT)7に送ル、CRTC4かものタイ
ミング制御信号によル文字を表示する。
なおCRTC4のバッフ7では、1クイン続出してCG
5に送る閾にMIM2から次の1ライン書込みが行なわ
れる。
オ九印字の場合に紘、同様の手職で印字情報上MEM2
かも続出し、印字制御部(PRTC)8のバッファに1
ライン分の文字コードを書込み、これをプリンタ(PR
T)?に入れ、該文字コードに対応すゐ文字を選択して
印字が行なわれる。
鵞た表示装置中プリンタ等の入出力装置からO要求によ
ル、轟初のみCPU1の指令を受は喪後はDMA制御部
(DMAC)30制御を受けてMffM2から直接デー
タの転送を受けることができる。これによ、tlCPU
lの負iが軽減される。
このシステムでは、表示装置に転送するデータとプリン
タに送るデ°−夕が同一である場合が多いから、1Ii
11面表示しない時に印字するようにすれば、CRTC
4のバッファをプリンタと共用可能となるから、PRT
C8t−省略することかで亀、構成を著しくrIaJh
化で龜る筈である。他の入出力装置に対しても同様に共
用が可能となる。
(3)発明の目的 本発明の目的は表示制御部バッファを一面表示しない時
に他の入出力装置のバッファとして使用)7うるように
した表示バッファ接続方式を提供することでめる。
(4)発明の構成 前記目的を達成する丸め、本発明の表示バッファ接続方
式は主処理装置によp制御される表示制御部のバッファ
からライン出力を文字発生at九は画面メモリに入れ1
iirTJ表示する表示装置において、前記バッファ出
力を分岐して他O入出力装置に接続し、前記表示制御部
が画面表示を行なっていない時に咳バッファを他の入出
力装置のバッファとして使用することを特徴とするもの
である。
(5)発明の実施例 第2図は本発@O実施例の構成a明図である。
同図において、菖1図の従来例と異なる点は、印字制御
部(PRTC)8を省略し、表示制御部(CRTC)4
のバッファ出力を分岐して直接プリンタ(PRT)9に
入力させることである。
すなわち、lii面表示しない時に、CRTC4のバッ
ファを使用してMgH2からID1行分の印字コードを
書込み、これを続出してPRT9に入れ、印字コードに
対応する文字を選択して任意や印字手段によル印字が行
なわれる。DMAC5を用いてMgH2かもデータを直
接プリンタに転送する場合も第1−図と同様に可能であ
る。
実施例では、バッファ出力を文字発生器に入れ文字のビ
デオ信号を得て表示したが、バッファ出力を一面メモリ
に入れ画像のビデオ信号を得て表示してもよい。
(6)発明の詳細 な説明したように、本発明によれば、表示制御部バッフ
ァを、Iii面表示しない時に他の入出力装置のバッフ
ァとして使用することによ1、他の入出力装置の制御部
バッファを省略することができる。とくに表示装置が主
であ)、−面表示のない時のみ他の入出力装置を比較的
少ない比率で便用する場合には極めて有効なものとなる
【図面の簡単な説明】
箒1図は従来例の説明図、菖2図は本発明の実施例の構
成11!明図でTo4)、図中、1は主処理装置、2は
メモリ、5はDMA制御部、4紘表示制御部、5は文字
発生器、6紘並直列変換部、7は表示部、9拡プリンタ
を示す。 特許出願人富士通株式会社 復代塩人 弁埴土 1)坂 善 1 第1図 第2図

Claims (1)

    【特許請求の範囲】
  1. 主処理装置によ多制御される表示制御部のバッファから
    ライン出力を文字発生器または画面メモリに入れlll
    itiN表示する表示偏置にお−て、前記バッファ出力
    を分岐して他の入出力装置に接続し、前記表示制御部−
    fi画面表示を行なっていない時に該バッファを他の入
    出力装置のバッファとして使用することを特徴とする表
    示バッファ接続方式。
JP20871981A 1981-12-23 1981-12-23 表示バツフア接続方式 Pending JPS58109929A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP20871981A JPS58109929A (ja) 1981-12-23 1981-12-23 表示バツフア接続方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP20871981A JPS58109929A (ja) 1981-12-23 1981-12-23 表示バツフア接続方式

Publications (1)

Publication Number Publication Date
JPS58109929A true JPS58109929A (ja) 1983-06-30

Family

ID=16560944

Family Applications (1)

Application Number Title Priority Date Filing Date
JP20871981A Pending JPS58109929A (ja) 1981-12-23 1981-12-23 表示バツフア接続方式

Country Status (1)

Country Link
JP (1) JPS58109929A (ja)

Similar Documents

Publication Publication Date Title
EP1217602B1 (en) Updating image frames in a display device comprising a frame buffer
JPH0854865A (ja) フラット・パネル・ディスプレイ・インターフェース
JP2902290B2 (ja) 表示制御システム
JP2002032063A (ja) 液晶表示装置およびウィンドウ表示拡大制御方法
JPS58109929A (ja) 表示バツフア接続方式
JPH0720833A (ja) グラフィックスコンピュータ
JP2636834B2 (ja) 画像処理装置
JPS6217879Y2 (ja)
JPS61116387A (ja) 画像デ−タ書込み方式
JPS63267556A (ja) パ−ソナルコンピユ−タの印刷制御システム
JPS6213690B2 (ja)
JPS61166666A (ja) 情報処理システム
JPH08314425A (ja) ビデオメモリ装置
JPH01239587A (ja) 表示制御回路
JPH04130945A (ja) 情報処理装置
JPH0271324A (ja) データ転送装置
JPS6249435A (ja) キヤラクタジエネレ−タ読取り方式
JPS5818741A (ja) 端末装置
JPS54118735A (en) Process state display method
JPS60129786A (ja) 画像メモリ装置
JPS6330891A (ja) Crtコントロ−ラ
JPH0451091A (ja) 画像信号発生装置
JP2000293140A (ja) 表示装置の制御回路
JPH0736822A (ja) Dma転送回路
JPS59100653A (ja) ポ−リングアドレス選択方式