JPS58107743A - デ−タ転送方式 - Google Patents

デ−タ転送方式

Info

Publication number
JPS58107743A
JPS58107743A JP56206238A JP20623881A JPS58107743A JP S58107743 A JPS58107743 A JP S58107743A JP 56206238 A JP56206238 A JP 56206238A JP 20623881 A JP20623881 A JP 20623881A JP S58107743 A JPS58107743 A JP S58107743A
Authority
JP
Japan
Prior art keywords
data
terminal
terminal device
transmission
data transfer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP56206238A
Other languages
English (en)
Other versions
JPH0530097B2 (ja
Inventor
Tatsuo Kadoma
角間 達雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ace Denken KK
Uchida Yoko Co Ltd
Usac Electronic Ind Co Ltd
Original Assignee
Ace Denken KK
Uchida Yoko Co Ltd
Usac Electronic Ind Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ace Denken KK, Uchida Yoko Co Ltd, Usac Electronic Ind Co Ltd filed Critical Ace Denken KK
Priority to JP56206238A priority Critical patent/JPS58107743A/ja
Publication of JPS58107743A publication Critical patent/JPS58107743A/ja
Publication of JPH0530097B2 publication Critical patent/JPH0530097B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/42Loop networks

Landscapes

  • Small-Scale Networks (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Selective Calling Equipment (AREA)
  • Pinball Game Machines (AREA)
  • Computer And Data Communications (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 α) 発明の技術分野 本発明は、複数台の端末装置を本体装置で集中管理する
システムにおけるデータ転送方式に関し、■ 従来技術
と問題点 従来の端末装置集中管理システムのデータ転送方式とし
ては、パラレルデータ転送方式とシリアルデータ転送方
式とがあるが、前者は、端末装置の台数が多くなると端
末装置と本体装置間の配線数が膨大なもOKなるという
欠点があり、後者は、端末装置に複雑な回路を要し、端
末システムの台数が多くなるとシステムコストが非常に
高価なものになるという欠点がある。
の) 発明の目的 本発明は、本体装置と複数の端末装置とを数珠状に接続
して装置相互間の配線数を少なくするととも罠、端末装
置のアドレス情報を本体装置内で管理するととくより端
末のデータ転送回路が簡単で安価になるデータ転送方式
を提供することを目的とするものである。
(4)  発明の構成 本発明は、本体装置と端末装置のデータ送受信回路をシ
フトレジスタで構成して数球状に接続し、全ての端末装
置に対してデータの送受を行ない、本体装置内にデータ
の転送速度で動作するカウンタを設けてそのカウンタの
出力゛を端末装置のアドレス情報として認識し、送受す
るデータと端末装置との対応を制御し、端末装置にアド
レス情報の処理のための回路をなくしたところに!f!
!黴を有するものである。また、本発明は、データ中に
そのデータが有効か無効かを示すフラグビットを設けて
端末装置ごとのデータの送受信を選択して行なえるよう
にすることを特徴とするものである。
(5)発明の実施例 以下、本発明の実施例を図面を参照しつつ説明する。
第1図は本発明の1実施例を示すデータ転送方式の説明
図である。図において、l、40.41〜4mはシリア
ルデータ入力、シリアルデータ出力、パラレルデータ入
力、パラレルデータ出力が可能なシフトレジスタであり
、これらは大きなシデータ入力端子、SOはシリアルデ
ータ出力端子、pH〜Pinはパラレルデータ入力端子
、Pol〜Ponはパラレルデータ出力端子、nFiデ
ータのビット数を示す。本体装置のレフトレジスターは
制御装置(図示せず)から端末装置への送信データを信
号線11を通してパラレルデータ入力端子P目〜Pin
で受け、これをシリアルデータに変換してシリアルデー
タ出力端子8oから1ビツトず □つ順次信号線16に
送出し、他方、端末装置から制御装置へのりリアルデー
タな信号線17よりシリアルデータ入力端子8iで受け
、これをパラレルデータに変換してnビットの受信デー
タとしてパラレルデータ出力端子Pol % Ponよ
り信号線12を通して制御装置へ送出する。各端末装置
のシフトレジスタ40(41〜4m)は、端末装置から
本体装置への送信データを信号線140(141〜14
m)よりパラレルデータ入力端子Pil〜Pinで受け
、これをシリアルデータに変換してシリアルデータ出力
端子SOから1ビツトずつ順次信号線17を通して本体
装置へ送出し、信号線16を通して本体装置から端末装
置へ送られてきたシリアルデータを直接(又は仏<つか
のシフトレジスタを通して)シリアルデータ入力端子S
iで受け、これをパラレルデータに変換してnビットの
受信データとしてパラレルデータ出力端子Pol % 
Ponより信号線150(151〜15m)へ送出する
。2は1/n の分周回路、3は端末装置のアドレス情
報釜示すカウンタである。また、カウンタ3の信号線1
3は端末装置のアドレスを表現するのに十分なビット数
でアドレス情報を制御装置へ送出するものであり、信号
線18はシフトレジスタ1.40゜41〜4+t1分局
回路2に共通な転送りロックを4えるものである。そこ
で、本体装置から各端末装置へデータを送る場合には、
制御装置から端末装置へデータを送るという指令(別途
)のもとにカウンタ3のアドレス情報に従って制御装置
から信号線11を通してシフトレジスタ1のパラレルデ
ータ入力端子Pil % Pin yc送信データが順
次与えられ、転送りロックに従ってシリアルデータとゆ
って各端末装置#0〜#mKシフトされる。また、各端
末装置から本体装置へデータを取り込む場合は、データ
取り込みの指令(別途)のもとに各端末装置#0〜#m
からシリアルデータを順次シフトして本体装置へ取り込
み、本体装置でカウンタ3のアドレス情報に従って受信
データと端末装置とを対応させて処理する。データの送
信、受信を全ての端末装置に対して行なう必要がなく、
一部の端末装置に限定しようとする場合には、端末装置
に対応して送受信データ中にフラグビットを設け、それ
Kよって送受信データが有効なものか無効なものかを判
別させることKより、無効な送受信データは不定のデー
タで良いから、選択的にデータを送受信するのに好都合
である。
(6)  発明の効果 以上の説明から明らかなように、本発明によれば、本体
装置と端末装置とを数珠状に接続してシリアルにデータ
を転送するので配線数を少なくすることができ、しかも
全ての端末装置とデータを送受信し、端末装置とデータ
の対応は、本体装置内に設けたカウンタにより制御する
ので、端末システムが簡単で安価になり、全体としても
安価なデータ転送システムを提供することができる。更
に、データ中にそのデータが有効か無効かを示すフラグ
ビットを設けることKよって選択的にデータの送受を行
なうこともでき、本発明は種々の効果を有するものであ
る。
【図面の簡単な説明】
第1図は本発明の1実施例を示すデータ転送方式の説明
図である。 114014114m・・・シフトレジスタ、2・・・
分局回路、3・・・カウンタ。 特許出願人 ユーザツク電子工業株式会社(外2名) 代理人弁理士 京 谷 四 部(外1名)で

Claims (1)

    【特許請求の範囲】
  1. (1)  複数の端末装置と該複数の端末装置を集中管
    理する本体装置を有するシステムのデータ転送方式にお
    いて、前記端末装置と前記本体装置のデータ送受信回路
    をシフトレジスタで構成してこれらを数殊状に接続し、
    前記端末装置の全てと前記本体装置との間でシリアルに
    データを転送し、前記本体装置内に前記データの転送速
    度で動作するカウンタを設け、該カウンタの出力を前記
    端末装置のアドレス情報として認識して送受信される前
    記データを前記アドレス情報によって前記端末装置と対
    応させるように制御することを特徴とするデータ転送方
    式。 ■) 特許請求の範囲第1番目に記載されたデータ転送
    方式において、送受信される前記データが前記端末装置
    について有−効か無効かを示すフラグビットを前記端末
    装置に対応して前記データ中に設けたことを特徴とする
    データ転送方式。
JP56206238A 1981-12-22 1981-12-22 デ−タ転送方式 Granted JPS58107743A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP56206238A JPS58107743A (ja) 1981-12-22 1981-12-22 デ−タ転送方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56206238A JPS58107743A (ja) 1981-12-22 1981-12-22 デ−タ転送方式

Publications (2)

Publication Number Publication Date
JPS58107743A true JPS58107743A (ja) 1983-06-27
JPH0530097B2 JPH0530097B2 (ja) 1993-05-07

Family

ID=16520028

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56206238A Granted JPS58107743A (ja) 1981-12-22 1981-12-22 デ−タ転送方式

Country Status (1)

Country Link
JP (1) JPS58107743A (ja)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62257239A (ja) * 1986-05-01 1987-11-09 Toyota Central Res & Dev Lab Inc 車両用デ−タ伝送システム
JPS62277979A (ja) * 1986-05-27 1987-12-02 株式会社 ソフイア パチンコ遊技店のデ−タ伝送装置
JPS6448554A (en) * 1987-05-07 1989-02-23 Alcatel Nv Switching circuit network
JPH02213849A (ja) * 1988-12-14 1990-08-24 Basf Ag 溶解性中間層を備えたホトレジストフィルム
JPH03182282A (ja) * 1989-12-12 1991-08-08 Sanko Denshi Kogyo Kk パチンコホールにおける信号伝送装置
JPH0984958A (ja) * 1996-04-05 1997-03-31 Sega Enterp Ltd 遊技機システム

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5493305A (en) * 1977-12-30 1979-07-24 Fuji Electric Co Ltd System operation system in data transmission system
JPS5493304A (en) * 1977-12-30 1979-07-24 Fuji Electric Co Ltd System operation system in data transmission system
JPS56132037A (en) * 1980-03-19 1981-10-16 Matsushita Electric Ind Co Ltd Two-way time division multiple signal transmitting and receiving system

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5493305A (en) * 1977-12-30 1979-07-24 Fuji Electric Co Ltd System operation system in data transmission system
JPS5493304A (en) * 1977-12-30 1979-07-24 Fuji Electric Co Ltd System operation system in data transmission system
JPS56132037A (en) * 1980-03-19 1981-10-16 Matsushita Electric Ind Co Ltd Two-way time division multiple signal transmitting and receiving system

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62257239A (ja) * 1986-05-01 1987-11-09 Toyota Central Res & Dev Lab Inc 車両用デ−タ伝送システム
JPS62277979A (ja) * 1986-05-27 1987-12-02 株式会社 ソフイア パチンコ遊技店のデ−タ伝送装置
JPS6448554A (en) * 1987-05-07 1989-02-23 Alcatel Nv Switching circuit network
JPH02213849A (ja) * 1988-12-14 1990-08-24 Basf Ag 溶解性中間層を備えたホトレジストフィルム
JPH03182282A (ja) * 1989-12-12 1991-08-08 Sanko Denshi Kogyo Kk パチンコホールにおける信号伝送装置
JPH0984958A (ja) * 1996-04-05 1997-03-31 Sega Enterp Ltd 遊技機システム

Also Published As

Publication number Publication date
JPH0530097B2 (ja) 1993-05-07

Similar Documents

Publication Publication Date Title
US5416909A (en) Input/output controller circuit using a single transceiver to serve multiple input/output ports and method therefor
US6381293B1 (en) Apparatus and method for serial data communication between plurality of chips in a chip set
GB1177588A (en) Data Communication System.
JPS58107743A (ja) デ−タ転送方式
JPH0824298B2 (ja) Csma方式通信システム
US5303261A (en) High-throughput pipelined communication channel for interruptible data transmission
JP2501450B2 (ja) ゲ−トウエイ
JPS6055755A (ja) ル−プ伝送装置
JP2636003B2 (ja) データ転送制御装置
JPS5992653A (ja) デ−タ伝送装置
JPS59104845A (ja) デ−タ伝送装置
JP2623816B2 (ja) 信号伝送方式
JPS60231284A (ja) メモリカ−ドとの通信方法
KR100225043B1 (ko) 인터럽트를 이용한 다중 직렬통신방법 및 직렬통신장치
JPS61105150A (ja) 情報転送回路
JPS628633A (ja) 遠方監視制御装置
JPS58182349A (ja) 通信制御装置の送受信速度自動設定器
JPS59214351A (ja) 直列信号送受信装置
JPS5996956U (ja) 装置内ユニツト間結合回路
JPH0374559B2 (ja)
JPS6045551U (ja) シリアルデ−タ伝送装置
JPS62219798A (ja) 時分割交換機遠隔局共通機器制御情報伝送方式
JPS59138147A (ja) デ−タ伝送装置
JPH0321153A (ja) 信号装置
JPS61224747A (ja) デ−タ伝送回路