JPS62219798A - 時分割交換機遠隔局共通機器制御情報伝送方式 - Google Patents
時分割交換機遠隔局共通機器制御情報伝送方式Info
- Publication number
- JPS62219798A JPS62219798A JP6330386A JP6330386A JPS62219798A JP S62219798 A JPS62219798 A JP S62219798A JP 6330386 A JP6330386 A JP 6330386A JP 6330386 A JP6330386 A JP 6330386A JP S62219798 A JPS62219798 A JP S62219798A
- Authority
- JP
- Japan
- Prior art keywords
- control information
- transmission
- control
- common equipment
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000005540 biological transmission Effects 0.000 claims abstract description 47
- 230000004044 response Effects 0.000 abstract description 11
- 230000015654 memory Effects 0.000 abstract description 10
- 238000000034 method Methods 0.000 abstract description 7
- 230000003111 delayed effect Effects 0.000 abstract 2
- 238000004891 communication Methods 0.000 description 5
- 238000010586 diagram Methods 0.000 description 4
- 238000007796 conventional method Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
Landscapes
- Sub-Exchange Stations And Push- Button Telephones (AREA)
- Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔腟東上の利用分野〕
本発明は制御情報伝送方式に関し、特に時分割ディジタ
ル交換機の複数の力Ω入省集線段ブロックを外部へ持ち
出しその周辺の加入者群を収容しディジタル回線上に集
線多重化して交換局と結び収容する集りm装置の集線装
置側の共通機器への制御情報伝送方式に関する。
ル交換機の複数の力Ω入省集線段ブロックを外部へ持ち
出しその周辺の加入者群を収容しディジタル回線上に集
線多重化して交換局と結び収容する集りm装置の集線装
置側の共通機器への制御情報伝送方式に関する。
従来、この楡の集llj装置の共通機器の制#に一般の
呼処理の制御と同様に、各集線段ブロック毎に持つ制御
ルートで行なう為、複数の集線段ブロックが存在する場
仕には、共通機器に対して複数の制御ルートが存在し、
共通機器への制御は全ルートで多重接続さnており、交
換局のソフトウェアが選んだ1つのルートでのみ集M!
装置へ伝えらn共通機器の制御ポイントを友たくことで
行なゎnる。1転その走査ポイントは周期的に全集線段
ブロックへ共通に伝えらn1各集線段ブロックはその変
化を検出し、各ルート毎に交換局の集磁11=Wインタ
ーフェースへ送り、上記゛の工うに交換局のソフトウェ
アが選んだ1つのルート上の集線装置インタフェースの
みが報告することにエフ、同じ情報が重複して報告され
ることを避けて交換局の中央処理装置の処理卵力の低下
、かつ処理の複雑化を招かない工うにしている。
呼処理の制御と同様に、各集線段ブロック毎に持つ制御
ルートで行なう為、複数の集線段ブロックが存在する場
仕には、共通機器に対して複数の制御ルートが存在し、
共通機器への制御は全ルートで多重接続さnており、交
換局のソフトウェアが選んだ1つのルートでのみ集M!
装置へ伝えらn共通機器の制御ポイントを友たくことで
行なゎnる。1転その走査ポイントは周期的に全集線段
ブロックへ共通に伝えらn1各集線段ブロックはその変
化を検出し、各ルート毎に交換局の集磁11=Wインタ
ーフェースへ送り、上記゛の工うに交換局のソフトウェ
アが選んだ1つのルート上の集線装置インタフェースの
みが報告することにエフ、同じ情報が重複して報告され
ることを避けて交換局の中央処理装置の処理卵力の低下
、かつ処理の複雑化を招かない工うにしている。
上述した従来の共通機器への制御情報の伝送方式は、制
御ポイントお工び走査ポイントがそnはど多くない場会
には、比較的簡単な回路にエフ構成でき、全ルートで多
重W続している為、ルート数による制限や増設による金
物の増加も少ないことから有効であるが、近年のマンマ
シンインターフェースの改善等にXり、情報量の増大や
スピーディ−な操作性が安来されるのに従い、情報量を
増やす為に制御ポイントを増やそうとすると、制御ポイ
ントの増力0に伴って金物が増え、1−全ポインドを走
査するのに時間がかかる為に、制御情報の伝送速度が遅
くなるという間躍がある。
御ポイントお工び走査ポイントがそnはど多くない場会
には、比較的簡単な回路にエフ構成でき、全ルートで多
重W続している為、ルート数による制限や増設による金
物の増加も少ないことから有効であるが、近年のマンマ
シンインターフェースの改善等にXり、情報量の増大や
スピーディ−な操作性が安来されるのに従い、情報量を
増やす為に制御ポイントを増やそうとすると、制御ポイ
ントの増力0に伴って金物が増え、1−全ポインドを走
査するのに時間がかかる為に、制御情報の伝送速度が遅
くなるという間躍がある。
本発明の制御情報伝送方式は、共通機器の制御ポイント
に対する情報を伝送の制御に使用するものとデータ伝送
に使用するものとに分け、送りたい情報の意味とバター
7を送ることに工つて、同一の伝送ポイント’l複数の
意味に用いる手段と、共通機器からデータを送り友い時
には、全集線段ブロックに対して同時に要求を送出し、
全集線段ブロックにその変化を検出して対応する集線装
置インターフェースへ送り1交換局の処理装置によりそ
のルートが選ばれている集線装置インターフェースのみ
が集線段ブロックへ通イハ許可を返し、こfLを受1g
した集線段ブロックが共通機器へ応答を返し他の集線段
ブロックは何もしないことでその後データ伝送をこのル
ートに限定して完了するまで行なう手段とを備える。
に対する情報を伝送の制御に使用するものとデータ伝送
に使用するものとに分け、送りたい情報の意味とバター
7を送ることに工つて、同一の伝送ポイント’l複数の
意味に用いる手段と、共通機器からデータを送り友い時
には、全集線段ブロックに対して同時に要求を送出し、
全集線段ブロックにその変化を検出して対応する集線装
置インターフェースへ送り1交換局の処理装置によりそ
のルートが選ばれている集線装置インターフェースのみ
が集線段ブロックへ通イハ許可を返し、こfLを受1g
した集線段ブロックが共通機器へ応答を返し他の集線段
ブロックは何もしないことでその後データ伝送をこのル
ートに限定して完了するまで行なう手段とを備える。
次に、本発明の実施例について図面を参照して説明する
。
。
第1図は本発明の時分割交換機遠隔局共通機器制御方式
の一実施例を示す構成図、第2図に第1図における共通
機器と集線段ブロックとの詳111B構成例を示す図で
ある。
の一実施例を示す構成図、第2図に第1図における共通
機器と集線段ブロックとの詳111B構成例を示す図で
ある。
第1図において、時分割交換機遠隔局1の共通機器】0
の第1〜第口の出力はそn(″詐集線段ブロック201
〜20nの第1の入力に接続さn、集線段ブロック20
1〜2Onの第1の出力はそnぞn共通機器10の第1
〜第nの入力に接続される。
の第1〜第口の出力はそn(″詐集線段ブロック201
〜20nの第1の入力に接続さn、集線段ブロック20
1〜2Onの第1の出力はそnぞn共通機器10の第1
〜第nの入力に接続される。
交換局2では中央処理装置40の第1〜第1nの出力ば
そnぞれ集線装置インターフェース301〜30nの第
2の入力に接続され、集線装着インターフェース301
〜30nの第2の出力はそれぞn中央処理装置40の第
1〜第nの入力に接続される0集線段ブロック201〜
20nの入出力と集線装置インターフェース301〜3
0nの入出力はそれぞn伝送回線a l −a nを介
して信号を援受するように接続される。加入者電話機5
UBI〜5UBnはそnぞれ集線段ブロック201〜2
Onに接続される。
そnぞれ集線装置インターフェース301〜30nの第
2の入力に接続され、集線装着インターフェース301
〜30nの第2の出力はそれぞn中央処理装置40の第
1〜第nの入力に接続される0集線段ブロック201〜
20nの入出力と集線装置インターフェース301〜3
0nの入出力はそれぞn伝送回線a l −a nを介
して信号を援受するように接続される。加入者電話機5
UBI〜5UBnはそnぞれ集線段ブロック201〜2
Onに接続される。
第2図を参照すると、制御部50お工び51には各装置
の制御を行なうマイクロプロセッサ−回路が含inるo
s/P回路100はS/P回路101と1司様にシリア
ルデータt8bitパラレルデータに変換する回路で、
変換後のデータをそnぞれ受信した情報を一時記憶する
受イBメモ+7−60お工び61へ送信する。又、受信
制御回路80お工び8]はデータ受信の制御を受信メモ
リー60お工び61、S/P回路】00お工び】01に
対して行なうもので、受信メモリー60お工び61に記
憶さnているデータ全周期的に読み出してそnぞれ制御
部50お工び51に送1ぎする。送信制御回路90は送
信制御回路91と同様に制御部50お1び51エクの制
御情報を一時記憶する送信メモリー70お工び71に周
期的に沓き込み特定のタイミングで8bitパラレルデ
ータをシリアルデータに変換するP/S回路110お工
び111に送信を行なう。共通+M器10のP/S回路
110工り送信されるデータは集線段ブロック201〜
20nの各S/P回路101へ送らnる。又、集線段ブ
ロック201〜20nの各P/S回路111 !5のデ
ータは共通機器10の6R回路120に二り論理和を取
った後、S/P回路100に送られる。
の制御を行なうマイクロプロセッサ−回路が含inるo
s/P回路100はS/P回路101と1司様にシリア
ルデータt8bitパラレルデータに変換する回路で、
変換後のデータをそnぞれ受信した情報を一時記憶する
受イBメモ+7−60お工び61へ送信する。又、受信
制御回路80お工び8]はデータ受信の制御を受信メモ
リー60お工び61、S/P回路】00お工び】01に
対して行なうもので、受信メモリー60お工び61に記
憶さnているデータ全周期的に読み出してそnぞれ制御
部50お工び51に送1ぎする。送信制御回路90は送
信制御回路91と同様に制御部50お1び51エクの制
御情報を一時記憶する送信メモリー70お工び71に周
期的に沓き込み特定のタイミングで8bitパラレルデ
ータをシリアルデータに変換するP/S回路110お工
び111に送信を行なう。共通+M器10のP/S回路
110工り送信されるデータは集線段ブロック201〜
20nの各S/P回路101へ送らnる。又、集線段ブ
ロック201〜20nの各P/S回路111 !5のデ
ータは共通機器10の6R回路120に二り論理和を取
った後、S/P回路100に送られる。
次に、この実施例方式の動作を第1図お工び第2図に基
づいて説明する。
づいて説明する。
第1図において、伝送回ialが制御情報伝送用に交換
局2の中央処理装置40で選択されている状態では、第
2図において共通機器10エクの伝送開始データは集線
段ブロック201〜20nの全てのS/P回路100に
送られ、集線段ブロック201〜20nでJriS/P
回路101、受信メモIJ−611および受信制御回路
81を介して各制御部に送らnる。第1図において、集
線段ブロック201〜2Onはそれぞれ伝送回線a1〜
anを介して接続された交換局2の集線装置インターフ
ェース301〜30nに共通機器10エクの伝送開始デ
ータを送ると、集線装置インターフェース301〜30
nのうち、中央制御装置40により選択された集線装置
インターフェース301のみが伝送回線alf:介して
集線段ブロック201へ通信許可を送信する。他の集線
装置インターフェース302〜30nは何部応答を行な
わない。
局2の中央処理装置40で選択されている状態では、第
2図において共通機器10エクの伝送開始データは集線
段ブロック201〜20nの全てのS/P回路100に
送られ、集線段ブロック201〜20nでJriS/P
回路101、受信メモIJ−611および受信制御回路
81を介して各制御部に送らnる。第1図において、集
線段ブロック201〜2Onはそれぞれ伝送回線a1〜
anを介して接続された交換局2の集線装置インターフ
ェース301〜30nに共通機器10エクの伝送開始デ
ータを送ると、集線装置インターフェース301〜30
nのうち、中央制御装置40により選択された集線装置
インターフェース301のみが伝送回線alf:介して
集線段ブロック201へ通信許可を送信する。他の集線
装置インターフェース302〜30nは何部応答を行な
わない。
第2図において1通信許可を受信し九集線段ブロック2
01の制御部51は通信許可データを送信制御回路91
へ送り、送信制御回路91は送信メモリー71へ畜き込
み、適尚なタイミングでP/S回路111にエフ、パラ
レル−シリアル変換した後、共S機器10のOR回路1
20へ送信する〇他の集線段ブロック202〜20nは
通信許可データを受信しない為、各送信メモリーに何も
書き込まnていない状態でOR回路120に接続さnて
いるので%?5R回路120を通つt後は、集線段ブロ
ック201エクの通信許可データの変化が共通機器10
0制御部50により検出さn1制御部50は制御データ
の送信を停止する。こn以後の共通機器10との制御情
報の送受信は集線段ブロック201のみが関して行なわ
れる。共通機器10よシの制御データはP/S回路11
0エク全集線段ブロック201〜2Onへ送らnるが、
伝送ルートとして選択さnている集線段ブロック201
の制御部51のみが変化を検出した後、対応する集線装
置インターフェース301へ制御データを送信すると同
時に送信制御回路91、送信メモリー71お工びP/S
回路111を介して共通機器10へ応答信号を送り、共
通機器10の制御部50はOR回路120、S/P回路
100、受信メモリー60お工び受イぎ制御回路80を
介して得た応答信号の変化を検出して制御データの送イ
gを停止する。
01の制御部51は通信許可データを送信制御回路91
へ送り、送信制御回路91は送信メモリー71へ畜き込
み、適尚なタイミングでP/S回路111にエフ、パラ
レル−シリアル変換した後、共S機器10のOR回路1
20へ送信する〇他の集線段ブロック202〜20nは
通信許可データを受信しない為、各送信メモリーに何も
書き込まnていない状態でOR回路120に接続さnて
いるので%?5R回路120を通つt後は、集線段ブロ
ック201エクの通信許可データの変化が共通機器10
0制御部50により検出さn1制御部50は制御データ
の送信を停止する。こn以後の共通機器10との制御情
報の送受信は集線段ブロック201のみが関して行なわ
れる。共通機器10よシの制御データはP/S回路11
0エク全集線段ブロック201〜2Onへ送らnるが、
伝送ルートとして選択さnている集線段ブロック201
の制御部51のみが変化を検出した後、対応する集線装
置インターフェース301へ制御データを送信すると同
時に送信制御回路91、送信メモリー71お工びP/S
回路111を介して共通機器10へ応答信号を送り、共
通機器10の制御部50はOR回路120、S/P回路
100、受信メモリー60お工び受イぎ制御回路80を
介して得た応答信号の変化を検出して制御データの送イ
gを停止する。
集線段ブロック201の制御部51は制御データの停止
を検出すると応答1g号の送イgを停止する。
を検出すると応答1g号の送イgを停止する。
次に、共通機器10への制御情報の伝送は、第1図にお
いて、交換局2の中央処理装置40工ク選択された集線
装置インターフェース301へ制御情報を送偏し、集線
装置インターフェース301は伝送回線a1を介して、
集線段ブロック201へ送信する。第2図において、集
線段ブロック201の制御部51は送4g制御回路91
、送信メモリー71お=びP/8回路111t−介して
共通機器10のOR回路120へ交換局2エクの制御清
報を送信する0他の集線段ブロック201〜2Onは何
部制御情報を受信しないので各送信メモリーに何も書き
込ま才りず、従って、共通機器10の″5R回路120
の出力では、集線段ブロック201エクの制御情報のみ
が有効であり、S/P回路100、受信メモリー60お
工び受信制御回路80t−介して制御部50に送信され
る。制御部50は制御情報の変化を検出すると、応答信
号を制御データ送信と同じ手順で全集線段ブロック20
1〜20nへ送信する。制御情報伝送ルートの集線段ブ
ロック201は応答信号を受信すると制御信号の送信を
停止し、共通機器10は制御情報の停止を検出すると応
答信号の送1Nを停止する。以後、共通機器10工ク伝
送終了信号が送信されるまで制御情報の伝送が上記の手
順で行なわれる。
いて、交換局2の中央処理装置40工ク選択された集線
装置インターフェース301へ制御情報を送偏し、集線
装置インターフェース301は伝送回線a1を介して、
集線段ブロック201へ送信する。第2図において、集
線段ブロック201の制御部51は送4g制御回路91
、送信メモリー71お=びP/8回路111t−介して
共通機器10のOR回路120へ交換局2エクの制御清
報を送信する0他の集線段ブロック201〜2Onは何
部制御情報を受信しないので各送信メモリーに何も書き
込ま才りず、従って、共通機器10の″5R回路120
の出力では、集線段ブロック201エクの制御情報のみ
が有効であり、S/P回路100、受信メモリー60お
工び受信制御回路80t−介して制御部50に送信され
る。制御部50は制御情報の変化を検出すると、応答信
号を制御データ送信と同じ手順で全集線段ブロック20
1〜20nへ送信する。制御情報伝送ルートの集線段ブ
ロック201は応答信号を受信すると制御信号の送信を
停止し、共通機器10は制御情報の停止を検出すると応
答信号の送1Nを停止する。以後、共通機器10工ク伝
送終了信号が送信されるまで制御情報の伝送が上記の手
順で行なわれる。
以上説明し九ぶりに、本発明に工nは、ディジタル回線
で交換局に接続さn;b時分割交換機遠隔局の共通機器
に対して複数の111J御情報伝送装置が存在し共通機
器から情報を交換局に送出するとき、すべての制御情報
伝送装置に対して同時に通!要求を送出し、交換局の処
理装置の指示にエフ選ばれている1つの制御情報伝送装
置がそnに応答することにエフ選択される1つのルート
に工つて逐次確認を行ないながら制御情報を伝送するこ
とにエフ、制御情報の増大に対応でき、又、そnに伴な
う伝送速度の遅nt防ぐことができる。
で交換局に接続さn;b時分割交換機遠隔局の共通機器
に対して複数の111J御情報伝送装置が存在し共通機
器から情報を交換局に送出するとき、すべての制御情報
伝送装置に対して同時に通!要求を送出し、交換局の処
理装置の指示にエフ選ばれている1つの制御情報伝送装
置がそnに応答することにエフ選択される1つのルート
に工つて逐次確認を行ないながら制御情報を伝送するこ
とにエフ、制御情報の増大に対応でき、又、そnに伴な
う伝送速度の遅nt防ぐことができる。
第1図は本発明の一実施例の構成を示す図、第2図は共
S機器および集線段ブロックの詳am成金示す図である
。 1・・・・・・外部集線装置、2・・・・・・交換局、
10・・・・・・共通機器、201〜20n・・、・・
・・集線段ブロック、301〜30n・・・・・・集線
装置インターフェース、40・・・・・・中央処理装置
、50,51・・・・・・制御部。
S機器および集線段ブロックの詳am成金示す図である
。 1・・・・・・外部集線装置、2・・・・・・交換局、
10・・・・・・共通機器、201〜20n・・、・・
・・集線段ブロック、301〜30n・・・・・・集線
装置インターフェース、40・・・・・・中央処理装置
、50,51・・・・・・制御部。
Claims (1)
- ディジタル回線で交換局に接続される時分割交換機遠隔
局の共通機器に対して複数の制御情報伝送装置が存在し
前記共通機器から情報を前記交換局に送出するとき、前
記すべての制御情報伝送装置に対して同時に通信要求を
送出し、交換局の処理装置の指示により選ばれた前記制
御情報伝送装置の1つが応答することにより1ルートを
選択し、このルートにより逐次確認を行ないながら制御
情報を伝送することを特徴とする時分割交換機遠隔局共
通機器制御情報伝送方式。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP6330386A JPS62219798A (ja) | 1986-03-19 | 1986-03-19 | 時分割交換機遠隔局共通機器制御情報伝送方式 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP6330386A JPS62219798A (ja) | 1986-03-19 | 1986-03-19 | 時分割交換機遠隔局共通機器制御情報伝送方式 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS62219798A true JPS62219798A (ja) | 1987-09-28 |
Family
ID=13225397
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP6330386A Pending JPS62219798A (ja) | 1986-03-19 | 1986-03-19 | 時分割交換機遠隔局共通機器制御情報伝送方式 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS62219798A (ja) |
-
1986
- 1986-03-19 JP JP6330386A patent/JPS62219798A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4615028A (en) | Switching system with separate supervisory links | |
EP0183080A2 (en) | Loop transmission system with a variable station connection order | |
JPS62219798A (ja) | 時分割交換機遠隔局共通機器制御情報伝送方式 | |
US5303261A (en) | High-throughput pipelined communication channel for interruptible data transmission | |
GB2126842A (en) | Improvements in or relating to digital electronic switching systems | |
JP3476660B2 (ja) | Atmスイッチ | |
JP2675208B2 (ja) | 同報通信制御方法 | |
JP2949118B1 (ja) | バス通信型エンコーダ装置のエンコーダデータ出力方法 | |
JPH0644763B2 (ja) | デ−タ転送方式 | |
JPS61242142A (ja) | 通信制御方式 | |
JP2677231B2 (ja) | ループバス交換方式 | |
JPS59100651A (ja) | ル−プバスによるハンドシエイク伝送方式 | |
JP2888004B2 (ja) | 伝送回線インタフェース回路 | |
SU815722A1 (ru) | Устройство дл сопр жени | |
CA1189928A (en) | Full-duplex transmission of bit streams serially and in bit-synchronism on a bus between two terminals | |
SU1043710A1 (ru) | Устройство дл приема и передачи информации | |
SU1587524A1 (ru) | Устройство дл сопр жени ЭВМ с каналом св зи | |
SU661543A1 (ru) | Устройство дл св зи центральной и периферийных цифровых вычислительных машин | |
SU1180915A1 (ru) | Система коммутации вычислительных устройств,устройство коммутации св зи и устройство сопр жени | |
JPH04117742A (ja) | マルチプロセッサシステム | |
JPH0427243A (ja) | Atmセル集線方式 | |
JPS5839167A (ja) | フアクシミリ装置の伝送速度変換方式 | |
JPS61240740A (ja) | デ−タ分配方式 | |
JPS6384399A (ja) | ボタン電話装置 | |
JPS61294951A (ja) | デ−タ伝送方式 |