JPH11164212A - Vtrのアンテナブースター回路 - Google Patents

Vtrのアンテナブースター回路

Info

Publication number
JPH11164212A
JPH11164212A JP9344559A JP34455997A JPH11164212A JP H11164212 A JPH11164212 A JP H11164212A JP 9344559 A JP9344559 A JP 9344559A JP 34455997 A JP34455997 A JP 34455997A JP H11164212 A JPH11164212 A JP H11164212A
Authority
JP
Japan
Prior art keywords
vtr
booster
antenna
output
amplifier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP9344559A
Other languages
English (en)
Inventor
Akio Takizawa
明夫 滝沢
Satoru Sawada
悟 沢田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsumi Electric Co Ltd
Original Assignee
Mitsumi Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsumi Electric Co Ltd filed Critical Mitsumi Electric Co Ltd
Priority to JP9344559A priority Critical patent/JPH11164212A/ja
Priority to EP98121453A priority patent/EP0920199A3/en
Publication of JPH11164212A publication Critical patent/JPH11164212A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus
    • H04N5/775Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television receiver
    • H04N5/7755Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television receiver the recorder being connected to, or coupled with, the antenna of the television receiver

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)

Abstract

(57)【要約】 【課題】 本発明は、VTR内のブースター増幅器の電
源がオフでも、VTRに入力するアンテナ入力をTV受
像機に供給できるアンテナブースター回路を提供する。 【解決手段】 アンテナ入力端子1とTV出力端子5と
の間に、前記アンテナ入力端子からのアンテナ入力を増
幅するブースター増幅器2と、この増幅器の出力を前記
TV出力端子用およびVTR用チューナ部用に分配する
分配器3と、前記チューナ部からの再生ビデオ信号で変
調された高周波のVTR入力および前記分配器の前記T
V出力端子用出力を前記TV出力端子に供給する混合器
4とが設けられたVTRのアンテナブースター回路であ
る。本発明では更に、前記ブースター増幅器の入力段及
び出力段に設けられた第1及び第2の切替スイッチ11
および12と、前記ブースター増幅器と並列に設けられ
た信号バイパス回路13と、前記ブースター増幅器の電
源がオンの時に前記第1及び第2の切替スイッチを前記
ブースター増幅器側に切替え、前記電源がオフの時は前
記第1及び第2の切替スイッチを前記信号バイパス回路
側に切替える制御回路14とを設ける。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、TV受信アンテナ
とTV受像機との間に接続されるVTR装置内のアンテ
ナブースター回路に関する。
【0002】
【従来の技術】TV(テレビジョン)受信アンテナとT
V受像機との間に接続されるVTR(ビデオテープレコ
ーダ)は、受信した高周波信号を増幅するブースター増
幅器と、増幅された高周波信号からビデオ信号を復調す
るチューナ部と、復調されたビデオ信号の記録/再生部
と、再生された信号を高周波信号に変換する変調部等を
備える。
【0003】ブースター増幅や信号の分配、混合等を行
う回路の集合は、チューナ部等と区別してアンテナブー
スター回路と呼ばれる。図2は従来のアンテナブースタ
ー回路の概要を示すブロック図である。この図におい
て、1はTV受信アンテナに接続されるアンテナ入力端
子、2はブースター増幅器、3は分配器、4は混合器、
5はTV受像機のアンテナ入力端子に接続されるTV出
力端子である。
【0004】ブースター増幅器2は、アンテナ入力端子
1からの高周波信号(TV放送搬送波)を、VTRのチ
ューナ部用に増幅する。分配器3は増幅器2の増幅出力
を、VTRのチューナ部と混合器4の一方の入力へ分配
する。VTRのチューナ部への分配出力が、図2ではV
TR出力と表記されている。VTRのチューナ部は、分
配器3からの高周波信号を復調して得られるビデオ信号
をビデオテープに記録する。前記VTRで再生されたビ
デオ信号は、TV受像機用に再度高周波信号に変調さ
れ、その変調出力(VTR変調入力)が、混合器4の他
方の入力となる。
【0005】
【発明が解決しようとする課題】TV受信アンテナとT
V受像機との間にVTRを接続する通常の用法で、TV
受像器でTV放送を受信するためには、VTRの電源を
オンにしておかなければならない。このことは常識的な
ことと考えられているが、実際にはこの時にVTRは全
く必要ではない。
【0006】ところが、ブースター増幅器2はVTRの
内部回路であるから、その電源はVTRの電源スイッチ
でオン/オフ制御される。従って、VTRが不要といっ
ても、その電源をオフにするとTV受像機へのアンテナ
入力が断たれてしまう。このため、不要なVTRの電源
を投入したまま、特に消費電力の大きなブースター増幅
器で無駄な電力を消費することを余儀なくされる。この
ようなアンテナブースター回路は、省電力の面から好ま
しいものではない。
【0007】また、VPS(ビデオ・プログラミング・
システム)のような放送番組開始時刻の情報により、放
送開始時刻が変更されてもタイマー録画時刻を自動的に
追従して変更できるようにしたサービスを利用するVT
Rの場合、VPS信号を受信するためにVTR用チュー
ナ部には常にアンテナ入力が供給されている必要がある
が、この時も同時にブースタ増幅器に電源を供給しなけ
ればならず、省電力の面から好ましいものではない。こ
の点が本発明で解決しようとする課題である。
【0008】本発明は、VTR内のブースター増幅器の
電源がオフでも、VTRに入力するアンテナ入力をTV
受像機及びVTR用チューナ部に供給できるアンテナブ
ースター回路を提供することを目的としている。
【0009】
【課題を解決するための手段】本発明の上記目的は、ア
ンテナ入力端子とTV出力端子との間に、前記アンテナ
入力端子からのアンテナ入力を増幅するブースター増幅
器と、この増幅器の出力を前記TV出力端子用およびV
TR用チューナ部用に分配する分配器と、VTRからの
再生ビデオ信号で変調された高周波のVTR入力および
前記分配器の前記TV出力端子用出力を前記TV出力端
子に供給する混合器とが設けられたVTRのアンテナブ
ースター回路において、前記ブースター増幅器の入力段
及び出力段に設けられた第1及び第2の切替スイッチ
と、前記ブースター増幅器と並列に設けられた信号バイ
パス回路と、前記ブースター増幅器の電源がオンの時に
前記第1及び第2の切替スイッチを前記ブースター増幅
器側に切替え、前記電源がオフの時は前記第1及び第2
の切替スイッチを前記信号バイパス回路側に切替える制
御回路とを備えるVTRのアンテナブースター回路で達
成できる。
【0010】
【発明の実施の形態】以下、図面に示した実施形態を参
照して、本発明を詳細に説明する。図1は本発明の一実
施形態を示すブロック図である。この図は、アンテナ入
力端子1とTV出力端子5との間に、アンテナ入力端子
1からのアンテナ入力を増幅するブースター増幅器2
と、この増幅器2の出力をTV出力端子5用およびVT
R用チューナ部用(VTR出力)に分配する分配器3
と、VTRからの再生ビデオ信号で変調された高周波の
VTR変調入力および分配器3の前記TV出力端子用出
力をTV出力端子5に供給する混合器4とが設けられた
VTRのアンテナブースター回路を一例として示してい
る。
【0011】本発明では、ブースター増幅器2の入力段
及び出力段に第1及び第2の切替スイッチ11及び12
を設け、またブースター増幅器2と並列に信号バイパス
回路13を設け、更にブースター増幅器2の電源+Bが
オンの時に第1及び第2の切替スイッチ11、12をブ
ースター増幅器2側に切替え、電源+Bがオフの時は第
1及び第2の切替スイッチ11、12を信号バイパス回
路13側に切替える制御回路14を設けている。
【0012】信号バイパス回路13は、アンテナ入力端
子1からの高周波信号をスルーで分配器3に供給する。
この状態の分配器3の出力は、ブースター増幅器2によ
って増幅されていない分だけレベルが低いが、入力段に
増幅器のあるTV受像機にとっては問題ない。切替スイ
ッチ11、12によって信号バイパス回路13が選択さ
れる期間は、ブースタ増幅器2の電源、従ってVTRそ
のものの電源+Bがオフの状態である。従って、分配器
3の出力レベルが低くても、VTR側にも支障はない。
【0013】また、VTRのVPS機能が設定されてい
るときは、VTRの電源がオフでありブースタ増幅器2
の電源もオフであっても、VTR用チューナ部及びVP
S回路部(図示せず)が動作しているVPS信号受信待
機状態となっているが、この場合でも切替スイッチ1
1、12を信号バイパス回路13側に切替ることによっ
てVTR用チューナ部でVPS信号を受信することが可
能である。このとき、ブースタ増幅器2がオフであり分
配器3の出力レベルが低くなっているが、VTRがVP
S信号を受信するだけである場合は、分配器3の出力レ
ベルが低くても支障はない。
【0014】制御回路14は電源+Bを検出して自動的
に切替スイッチ11、12を切替制御する。従って、電
源+Bがオンになれば切替スイッチ11、12をブース
ター増幅器2側に切替える。この結果、分配器3の出力
はVTRのチューナ部に適した高いレベルになる。
【0015】
【発明の効果】以上述べたように本発明によれば、VT
R内のブースター増幅器の電源がオフでも、VTRに入
力するアンテナ入力をTV受像機及びVTR用チューナ
部に供給できるアンテナブースター回路を提供すること
ができる。
【図面の簡単な説明】
【図1】本発明の一実施形態を示すブロック図である。
【図2】従来のアンテナブースター回路の一例を示すブ
ロック図である。
【符号の説明】
1 アンテナ入力端子 2 ブースター増幅器 3 分配器 4 混合器 5 TV出力端子 11 第1の切替スイッチ 12 第2の切替スイッチ 13 信号バイパス回路 14 制御回路

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 アンテナ入力端子とTV出力端子との間
    に、前記アンテナ入力端子からのアンテナ入力を増幅す
    るブースター増幅器と、この増幅器の出力を前記TV出
    力端子用およびVTR用チューナ部用に分配する分配器
    と、VTRからの再生ビデオ信号で変調された高周波の
    VTR入力および前記分配器の前記TV出力端子用出力
    を前記TV出力端子に供給する混合器とが設けられたV
    TRのアンテナブースター回路において、 前記ブースター増幅器の入力段及び出力段に設けられた
    第1及び第2の切替スイッチと、 前記ブースター増幅器と並列に設けられた信号バイパス
    回路と、 前記ブースター増幅器の電源がオンの時に前記第1及び
    第2の切替スイッチを前記ブースター増幅器側に切替
    え、前記電源がオフの時は前記第1及び第2の切替スイ
    ッチを前記信号バイパス回路側に切替える制御回路とを
    備えることを特徴とするVTRのアンテナブースター回
    路。
JP9344559A 1997-11-28 1997-11-28 Vtrのアンテナブースター回路 Pending JPH11164212A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP9344559A JPH11164212A (ja) 1997-11-28 1997-11-28 Vtrのアンテナブースター回路
EP98121453A EP0920199A3 (en) 1997-11-28 1998-11-11 Antenna booster circuit for VTR

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9344559A JPH11164212A (ja) 1997-11-28 1997-11-28 Vtrのアンテナブースター回路

Publications (1)

Publication Number Publication Date
JPH11164212A true JPH11164212A (ja) 1999-06-18

Family

ID=18370218

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9344559A Pending JPH11164212A (ja) 1997-11-28 1997-11-28 Vtrのアンテナブースター回路

Country Status (2)

Country Link
EP (1) EP0920199A3 (ja)
JP (1) JPH11164212A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100406356B1 (ko) * 2001-12-26 2003-11-19 삼성전기주식회사 멀티 입출력 스위칭 장치 및 이를 내장한 방송 수신 장치
JP2006208954A (ja) * 2005-01-31 2006-08-10 Roland Corp 楽器用プリアンプおよび電気楽器

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111866556B (zh) * 2019-04-30 2023-04-28 广东中元创新科技有限公司 一种用于电视天线接收的信号直通和放大兼容模块

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3481388B2 (ja) * 1995-08-30 2003-12-22 アルプス電気株式会社 アンテナブースタミキサ回路
GB2313238A (en) * 1996-05-14 1997-11-19 Alps Electric Co Ltd Antenna booster mixer circuit

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100406356B1 (ko) * 2001-12-26 2003-11-19 삼성전기주식회사 멀티 입출력 스위칭 장치 및 이를 내장한 방송 수신 장치
JP2006208954A (ja) * 2005-01-31 2006-08-10 Roland Corp 楽器用プリアンプおよび電気楽器

Also Published As

Publication number Publication date
EP0920199A3 (en) 2007-01-17
EP0920199A2 (en) 1999-06-02

Similar Documents

Publication Publication Date Title
JPH11164212A (ja) Vtrのアンテナブースター回路
JP3481388B2 (ja) アンテナブースタミキサ回路
JPH08298636A (ja) ビデオテープレコーダ内蔵テレビジョン受像機
KR100206371B1 (ko) 팔방식용 고주파 변조기의 전원 스위칭회로
US5377012A (en) Color signal processing circuit for a video cassette recorder
JPH04188972A (ja) タイマ機能内蔵テレビ受信機
JP3565739B2 (ja) テレビジョンチューナ
JPH0756541Y2 (ja) 切換スイッチ内蔵rf変調装置
JPH10108115A (ja) 電源供給制御方法および電源装置
JPH0837645A (ja) 混信除去録画装置
JPS61281778A (ja) 電源制御回路
JPH0145179Y2 (ja)
JPS62132438A (ja) 緊急警報放送受信装置
JPH06125503A (ja) 信号分配器
KR970000302Y1 (ko) 위성방송수신 텔레비젼에서의 전원공급장치
KR960005925B1 (ko) 위성 수신기를 이용한 방송 시스템 제어장치
KR950010373Y1 (ko) Vcr 시스템
JP2870417B2 (ja) 自動利得制御回路
JP2607234Y2 (ja) 放送受信装置
JPH0626962Y2 (ja) テ−プレコ−ダ
JP2527949Y2 (ja) Rfコンバーター
JPH04298185A (ja) 単方向catv端末装置
JPH0636390A (ja) ビデオテープレコーダ、テレビジョン受像機、及び衛星放送留守番録画システム
KR19990043333A (ko) 복합텔레비전의 웨이크업 타임 검출시 자동스탑방법
KR19980047360A (ko) 비디오신호의 재생에 따른 tvcr의 모드절환방법

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20050415

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050426

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050621

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20051220