JPH1066001A - 液晶表示装置 - Google Patents

液晶表示装置

Info

Publication number
JPH1066001A
JPH1066001A JP8222469A JP22246996A JPH1066001A JP H1066001 A JPH1066001 A JP H1066001A JP 8222469 A JP8222469 A JP 8222469A JP 22246996 A JP22246996 A JP 22246996A JP H1066001 A JPH1066001 A JP H1066001A
Authority
JP
Japan
Prior art keywords
video signal
signal
liquid crystal
digital video
picture signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP8222469A
Other languages
English (en)
Other versions
JP3439039B2 (ja
Inventor
Kazunori Kodama
和則 児玉
Takeshi Nakayama
猛 中山
Hirohisa Kitagishi
広久 北岸
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP22246996A priority Critical patent/JP3439039B2/ja
Publication of JPH1066001A publication Critical patent/JPH1066001A/ja
Application granted granted Critical
Publication of JP3439039B2 publication Critical patent/JP3439039B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Abstract

(57)【要約】 【課題】 どのような走査線変換がなされた映像信号に
よっても、垂直方向にも滑らかな画像を得ることのでき
る液晶表示装置を提供する。 【解決手段】 走査線変換されたデジタル映像信号DP
S2は、それが1H遅延回路5で遅延されたデジタル映
像信号DPS3とともにフィルタ回路7に入力される。
ここで、フィルタ回路7は、フィルタ制御回路6によっ
て与えられた合成比率に基づいてデジタル映像信号DP
S2とデジタル映像信号DPS3を合成する。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、液晶パネルに画像
を表示する液晶表示装置に関するものである。
【0002】
【従来の技術】従来、NTSC信号を480ラインの走
査線からなる液晶パネルに表示する場合に、CRTと同
じインターレス駆動を行なうと、CRT以上の垂直解像
度が得られる。しかし、動画ではフィールドごとに違う
映像となるので前フィールドの残像があり、二重画像と
なる。これはCRTでは蛍光体の残光特性により前フィ
ールドの像は残らないが、液晶パネルでは前フィールド
の残像がある。そのため同一信号を連続する2つのライ
ンに表示してノーインターレス駆動とし、奇数フィール
ドにおける奇数ラインの画像信号と偶数フィールドにお
ける偶数ラインの画像信号を液晶パネル上にずらして表
示する本来のインターレス走査と同様な走査を行なって
いる。
【0003】図4は、NTSC信号をノーインターレス
駆動で480本の走査線がある液晶パネル15に表示す
るときの状態を示す図である。図4(a)に示されるよ
うに、奇数フィールドでは液晶パネル15の1、2ライ
ン目に1ライン目の映像信号S1、液晶パネル15の
3、4ライン目に3ライン目の映像信号S3、液晶パネ
ル15の5、6ライン目に5ライン目の映像信号、…が
それぞれ表示される。
【0004】また、偶数フィールドでは液晶パネル15
の2、3ライン目に2ライン目の映像信号S2、液晶パ
ネル15の4、5ライン目に4ライン目の映像信号S
4、液晶パネル15の6、7ライン目に6ライン目の映
像信号S6、…がそれぞれ表示される。
【0005】したがって、たとえば液晶パネル15の2
ライン目には映像信号S1,S2、液晶パネル15の3
ライン目には映像信号S2,S3、液晶パネル15の4
ライン目には映像信号S3,S4がフィールド毎に表示
され、人間の視覚特性ではそれぞれの映像信号の平均値
として認識されることを利用して垂直解像度を向上させ
ている。
【0006】
【発明が解決しようとする課題】しかしながら、走査線
数が480本以上の高精細液晶パネルの全体にNTSC
またはPAL、SECAM信号(PAL、SECAMは
572本以上)を表示させようとすると、映像信号を液
晶パネルの走査線数以上に変換しなければならない。
【0007】図5は、NTSC信号を走査線が600本
ある液晶パネル17に表示するときの状態を示す図であ
る。この場合には、映像信号を600ラインに変換して
ノーインターレス駆動することにより、液晶パネル17
の2ライン目PL2には映像信号S1,S2、液晶パネ
ル17の3ライン目PL3には映像信号S1,S2、液
晶パネル17の4ライン目PL4には映像信号S3,S
2、…がフィールド毎にそれぞれ表示される。したがっ
て、たとえば、液晶パネル17の2、3ライン目PL
2,PL3には同一の映像信号S1またはS2がフィー
ルド毎に表示され、このようなラインが数ラインおきに
あるため、垂直方向のがたつきが大きく目立つようにな
る。
【0008】本発明は、このような問題を解決するため
になされたもので、どのような走査線変換がなされた映
像信号によっても、垂直方向にも滑らかな映像を表示す
ることのできる液晶表示装置を提供することを目的とす
る。
【0009】
【課題を解決するための手段】請求項1に係る液晶表示
装置は、走査線数が、入力される映像信号のライン数よ
りも多い液晶表示手段と、映像信号のライン数を液晶表
示手段の走査線数に合わせるよう映像信号を走査線変換
する走査線変換手段と、映像信号合成手段と、合成制御
手段とを備える。ここで、映像信号合成手段は、走査線
変換手段で走査線変換された映像信号のうち少なくとも
1つの水平走査期間における映像信号を、水平走査期間
の前後の水平走査期間における映像信号を合成すること
により生成する。また、合成制御手段は、映像信号合成
手段における映像信号の合成比率を変化させるものであ
る。
【0010】請求項2に係る液晶表示装置は、走査線数
が、入力されるアナログ映像信号のライン数よりも多い
液晶表示手段と、アナログ映像信号をデジタル映像信号
に変換するA/D変換手段と、A/D変換手段で生成さ
れたデジタル映像信号を記憶する記憶手段と、アナログ
映像信号の水平同期信号および垂直同期信号に基づい
て、記憶手段に記憶されたデジタル映像信号を記憶手段
から読出すタイミングを決定するクロック信号を生成し
出力するクロック信号生成手段と、記憶手段から読出さ
れたデジタル映像信号を1水平走査期間遅延させる遅延
手段と、記憶手段から読出されたデジタル映像信号と遅
延手段で遅延されたデジタル映像信号とを合成する映像
信号合成手段と、水平同期信号と垂直同期信号およびク
ロック信号とに基づいて、映像信号合成手段におけるデ
ジタル映像信号の合成比率を変化させる合成制御手段
と、映像信号合成手段から出力されたデジタル映像信号
をアナログ信号に変換するD/A変換手段とを備えるも
のである。
【0011】
【発明の実施の形態】以下、この発明の実施の形態を図
面を参照して詳しく説明する。なお、図中同一符号は同
一または相当部分を示す。
【0012】図1は、本発明に係る液晶表示装置の構成
を示すブロック図である。図1に示されるように、この
液晶表示装置は、液晶パネル13と、アナログ映像信号
APS1をデジタル映像信号DPS1に変換するA/D
変換回路1と、水平同期信号HSおよび垂直同期信号V
Sを受取って、設定された分周比に基づいて水平周波数
のN倍の周波数を持つクロック信号CLK1を発生する
PLL回路2と、デジタル映像信号DPS1を記憶する
メモリ3と、水平同期信号HSおよび垂直同期信号VS
を受取って、走査線変換の比率により決定される周波数
を持つクロック信号CLK2を発生するPLL回路4
と、メモリ3から読出されたデジタル映像信号DPS2
を1水平走査期間(1H)遅延させる1H遅延回路5
と、メモリ3から読出されたデジタル映像信号DPS2
と1H遅延回路5で遅延されたデジタル映像信号DPS
3とに基づいてデジタル映像信号DPS4を生成するフ
ィルタ回路7と、水平同期信号HSと垂直同期信号VS
およびクロック信号CLK2に基づいてデジタル映像信
号DPS2,DPS3の合成比率を与えフィルタ回路7
を制御するフィルタ制御回路6と、デジタル映像信号D
PS4をアナログ映像信号APS2に変換するD/A変
換回路9と、アナログ映像信号APS2の極性を反転さ
せる極性反転回路11を備える。
【0013】次に、この液晶表示装置の動作を説明す
る。入力されたアナログ映像信号APS1は、A/D変
換回路1によってデジタル映像信号DPS1に変換さ
れ、クロック信号CLK1により決定されるタイミング
でメモリ3に書込まれる。そして、メモリ3から、クロ
ック信号CLK2により定められるタイミングでデジタ
ル映像信号DPS2が読出される。ここでたとえば、ク
ロック信号CLK2の周波数がクロック信号CLK1の
周波数のM/N倍であれば、デジタル映像信号DPS1
の走査線数がM/N倍とされることになる(M、Nは整
数でM>N)。
【0014】さらに、その走査線変換されたデジタル映
像信号DPS2と、デジタル映像信号DPS2を1H遅
延回路5で1H遅延させたデジタル映像信号DPS3
を、フィルタ制御回路6で1Hかつ1垂直走査期間(1
V)ごとに合成比率を最適に制御した上フィルタ回路7
で加算し、その演算結果がデジタル映像信号DPS4と
してD/A変換回路9に出力される。そして、アナログ
映像信号APS2は極性反転回路11でその極性が反転
され、液晶パネル13に供給される。
【0015】図2は、走査線を600本有する液晶パネ
ルにNTSC信号を表示するときの動作を示すタイミン
グ図である。
【0016】この図において、(a)〜(d)は奇数フ
ィールドにおける信号のタイミング、(e)〜(h)は
偶数フィールドにおける信号のタイミングを示し、
(a),(e)はメモリ3に入力するデジタル映像信
号、(b),(f)は走査線変換後(2本から5本への
変換)のデジタル映像信号、(c),(g)は1H遅延
回路5で遅延されたデジタル映像信号、(d),(h)
はフィルタ回路7から出力されるデジタル映像信号のタ
イミングをそれぞれ示す。
【0017】奇数フィールドでは、図2(d)に示され
るように、液晶パネルの1ライン目PL1にそのままデ
ジタル映像信号S1を表示し、液晶パネルの2ライン目
PL2に1H遅延したデジタル映像信号S1を1/4倍
し、遅延していないデジタル映像信号S3を3/4倍し
加算したデジタル映像信号を表示し、液晶パネルの3ラ
イン目PL3にそのままデジタル映像信号S3を表示
し、液晶パネルの4ライン目PL4は1H遅延したデジ
タル映像信号S3を1/2倍し、遅延していないデジタ
ル映像信号S5を1/2倍し加算したデジタル映像信号
を表示し、液晶パネルの5ライン目PL5はそのままデ
ジタル映像信号S5を表示する。これを1垂直走査期間
周期的に繰返す。
【0018】また、偶数フィールドでは、図2(h)に
示されるように、液晶パネルの1、2ライン目PL1,
PL2にそのままデジタル映像信号S2を表示し、液晶
パネルの3ライン目PL3に1H遅延した映像信号S2
を1/2倍し、遅延していないデジタル映像信号S4を
1/2倍し加算したデジタル映像信号を表示し、液晶パ
ネルの4ライン目PL4にそのままデジタル映像信号S
4を表示し、液晶パネルの5ライン目PL5は1H遅延
したデジタル映像信号S4を3/4倍し、遅延していな
いデジタル映像信号S6を1/4倍し加算したデジタル
映像信号を表示する。これを1垂直走査期間周期的に繰
返す。
【0019】したがって、液晶パネルの1ライン目PL
1にデジタル映像信号S1,S2、液晶パネルの2ライ
ン目PL2にデジタル映像信号(1/4*S1+3/4
*S3),S2、液晶パネルの3ライン目PL3にデジ
タル映像信号S3,(1/2*S2+1/2*S4)、
液晶パネルの4ライン目PL4にデジタル映像信号(1
/2*S3+1/2*S5),S4、液晶パネルの5ラ
イン目PL5にデジタル映像信号S5,(3/4*S4
+1/4*S6)、…と1垂直走査期間毎に順次表示さ
れ、それぞれの平均として認識され、がたつきなく滑ら
かな画像を表示することができる。
【0020】また、図3は、走査線を624本有する液
晶パネルにNTSC信号を表示するときの動作を示すタ
イミング図である。
【0021】この図において、(a)〜(d)は奇数フ
ィールドにおける信号のタイミング、(e)〜(h)は
偶数フィールドにおける信号のタイミングをそれぞれ示
す。そして、(a),(e)はメモリ3に入力されるデ
ジタル映像信号、(b),(f)は走査線変換後(3本
から8本への変換)のデジタル映像信号、(c),
(g)は1H遅延したデジタル映像信号、(d),
(h)はフィルタ回路7で演算したデジタル映像信号を
示す。
【0022】奇数フィールドでは、図3(d)に示され
るように、液晶パネルの1,3,4,6,8ライン目P
L1,PL3,PL4,PL6,PL8はそのままのデ
ジタル映像信号S1,S3,S3,S5,S7、液晶パ
ネルの2ライン目PL2はデジタル映像信号(1/4*
S1+3/4*S3)、液晶パネルの5ライン目PL5
はデジタル映像信号(1/4*S3+3/4*S5)、
液晶パネルの7ライン目PL7はデジタル映像信号(3
/4*S5+1/4*S7)というように繰返し、偶数
フィールドでは、液晶パネルの1,2,4,5,7ライ
ン目PL1,PL2,PL4,PL5,PL7にはその
ままのデジタル映像信号S2,S2,S4,S4,S
6、液晶パネルの3、6ライン目PL3,PL6にはそ
れぞれデジタル映像信号(1/2*S2+1/2*S
4),(1/2*S4+1/2*S6)、液晶パネルの
8ライン目PL8にはデジタル映像信号(3/4*S6
+1/4*S8)と周期的に繰返す。
【0023】このように624本の走査線のある液晶パ
ネルにおいても、がたつきなく滑らかな画像を表示する
ことができる。
【0024】またこれより、走査線数が480本以上の
高精細液晶パネルにNTSCまたはPAL、SECAM
信号(PAL、SECAMは572本以上)を液晶パネ
ル全体に画像を表示するとき、静止画においては奇数、
偶数フィールド合わせて1フレームで最適となるフィル
タを構成でき、滑らかな画像となり、また動画において
も隣り合う2ライン間の演算しか行なっていないので、
ぎこちない画像とならない。
【0025】
【発明の効果】請求項1および2に係る液晶表示装置に
よれば、映像信号がどのように走査線変換されても、合
成比率を最適とすることで滑らかな画像を得ることがで
きる。
【図面の簡単な説明】
【図1】本発明の実施の形態に係る液晶表示装置の構成
を示すブロック図である。
【図2】600本の走査線を有する液晶パネルにNTS
C信号を表示する場合の動作を示すタイミング図であ
る。
【図3】624本の走査線を有する液晶パネルにNTS
C信号を表示する場合の動作を示すタイミング図であ
る。
【図4】480本の走査線を有する液晶パネルを備えた
従来の液晶表示装置の動作を説明するための図である。
【図5】600本の走査線を有する液晶パネルを備えた
従来の液晶表示装置の動作を説明するための図である。
【符号の説明】
1 A/D変換回路 2,4 PLL回路 3 メモリ 5 1H遅延回路 6 フィルタ制御回路 7 フィルタ回路 9 D/A変換回路 11 極性反転回路 13 液晶パネル APS1,APS2 アナログ映像信号 DPS1,DPS2,DPS3,DPS4 デジタル映
像信号 HS 水平同期信号 VS 垂直同期信号 CLK1,CLK2 クロック信号

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 走査線数が、入力される映像信号のライ
    ン数よりも多い液晶表示手段と、 前記映像信号のライン数を前記液晶表示手段の走査線数
    に合わせるよう前記映像信号を走査線変換する走査線変
    換手段と、 前記走査線変換手段で走査線変換された映像信号のうち
    少なくとも1つの水平走査期間における映像信号を、前
    記水平走査期間の前後の水平走査期間における映像信号
    を合成することにより生成する映像信号合成手段と、 前記映像信号合成手段における前記映像信号の合成比率
    を変化させる合成制御手段とを備える液晶表示装置。
  2. 【請求項2】 走査線数が、入力されるアナログ映像信
    号のライン数よりも多い液晶表示手段と、 前記アナログ映像信号をデジタル映像信号に変換するA
    /D変換手段と、 前記A/D変換手段で生成された前記デジタル映像信号
    を記憶する記憶手段と、 前記アナログ映像信号の水平同期信号および垂直同期信
    号に基づいて、前記記憶手段に記憶された前記デジタル
    映像信号を前記記憶手段から読出すタイミングを決定す
    るクロック信号を生成し出力するクロック信号生成手段
    と、 前記記憶手段から読出された前記デジタル映像信号を1
    水平走査期間遅延させる遅延手段と、 前記記憶手段から読出された前記デジタル映像信号と前
    記遅延手段で遅延された前記デジタル映像信号とを合成
    する映像信号合成手段と、 前記水平同期信号と前記垂直同期信号および前記クロッ
    ク信号とに基づいて、前記映像信号合成手段における前
    記デジタル映像信号の合成比率を変化させる合成制御手
    段と、 前記映像信号合成手段から出力されたデジタル映像信号
    をアナログ信号に変換するD/A変換手段とを備える液
    晶表示装置。
JP22246996A 1996-08-23 1996-08-23 液晶表示装置 Expired - Fee Related JP3439039B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP22246996A JP3439039B2 (ja) 1996-08-23 1996-08-23 液晶表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP22246996A JP3439039B2 (ja) 1996-08-23 1996-08-23 液晶表示装置

Publications (2)

Publication Number Publication Date
JPH1066001A true JPH1066001A (ja) 1998-03-06
JP3439039B2 JP3439039B2 (ja) 2003-08-25

Family

ID=16782911

Family Applications (1)

Application Number Title Priority Date Filing Date
JP22246996A Expired - Fee Related JP3439039B2 (ja) 1996-08-23 1996-08-23 液晶表示装置

Country Status (1)

Country Link
JP (1) JP3439039B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1327401C (zh) * 2003-03-14 2007-07-18 佳能株式会社 图像显示装置以及图像显示装置的变换电路的特性决定方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1327401C (zh) * 2003-03-14 2007-07-18 佳能株式会社 图像显示装置以及图像显示装置的变换电路的特性决定方法

Also Published As

Publication number Publication date
JP3439039B2 (ja) 2003-08-25

Similar Documents

Publication Publication Date Title
KR100367432B1 (ko) 영상 표시 장치 및 영상 표시 방법
JP2001100687A (ja) 画像表示装置及び画像表示方法
KR100220134B1 (ko) 디스플레이 장치용 데이터 프로세싱 방법 및 디바이스
JP2005309326A (ja) 液晶表示装置
JP2003274282A (ja) 映像信号処理装置
JPH10276411A (ja) インタレース/プログレッシブ走査変換回路
JPH1066001A (ja) 液晶表示装置
JP3230405B2 (ja) 液晶表示装置及びその駆動方法
JP3473093B2 (ja) 表示システム
JP3500854B2 (ja) 副画面映像信号垂直圧縮回路
JP3804893B2 (ja) 映像信号処理回路
JPH07129125A (ja) 画素配列表示装置
JPH09247575A (ja) 走査線変換装置
JPH03289785A (ja) 走査変換回路
JPH05341739A (ja) 画面分割装置
JP3897462B2 (ja) 表示装置の駆動回路およびその駆動方法
JPH077655A (ja) 高精細撮像装置
JPH0856322A (ja) 液晶表示装置
JP2000148059A (ja) ライン数変換処理回路およびこれを搭載した表示装置
JPH0795490A (ja) インターレース・ディスプレイ装置の映像信号処理装置
JPH11308550A (ja) テレビジョン受信機
JP3109897B2 (ja) マトリクス表示装置
JP2000032296A (ja) 平面表示装置
JP2884648B2 (ja) 映像信号の変換方法
KR100620930B1 (ko) 화상 신호 처리 회로

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20030513

LAPS Cancellation because of no payment of annual fees