JPH10200304A - 積層フィルタ - Google Patents

積層フィルタ

Info

Publication number
JPH10200304A
JPH10200304A JP9000502A JP50297A JPH10200304A JP H10200304 A JPH10200304 A JP H10200304A JP 9000502 A JP9000502 A JP 9000502A JP 50297 A JP50297 A JP 50297A JP H10200304 A JPH10200304 A JP H10200304A
Authority
JP
Japan
Prior art keywords
pattern
input
electrode
output
dielectric layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP9000502A
Other languages
English (en)
Other versions
JP3823406B2 (ja
Inventor
Yoshitaka Nagatomi
義孝 永富
Naoki Yuda
直毅 湯田
Toshio Ishizaki
俊雄 石崎
Shoichi Kitazawa
祥一 北沢
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to JP00050297A priority Critical patent/JP3823406B2/ja
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to EP06005926A priority patent/EP1686644B1/en
Priority to EP97950438A priority patent/EP0893839B1/en
Priority to DE69738021T priority patent/DE69738021T2/de
Priority to DE69739292T priority patent/DE69739292D1/de
Priority to US09/142,350 priority patent/US6177853B1/en
Priority to PCT/JP1997/004906 priority patent/WO1998031066A1/ja
Publication of JPH10200304A publication Critical patent/JPH10200304A/ja
Priority to US09/707,307 priority patent/US6359531B1/en
Priority to US10/041,262 priority patent/US6445266B1/en
Application granted granted Critical
Publication of JP3823406B2 publication Critical patent/JP3823406B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Control Of Motors That Do Not Use Commutators (AREA)
  • Waveguides (AREA)

Abstract

(57)【要約】 【課題】 本発明はフィルタの形状を大きくすることな
く、位相器を構成することができ、特性劣化を起こさず
フィルタ全体を小型化可能な積層フィルタを提供するこ
とを目的とするものである。 【解決手段】 誘電体層4上に設けた複数のストリップ
ライン4Aの開放端側に誘電体層3を介して入出力パタ
ーンの結合部3Aを対向させ、側面に設けた端面電極7
A,7Bと入出力パターンの結合部3Aを接続する入出
力パターンの連続部3Bと、前記端面電極7A,7Bと
入力電極8A、出力電極8Bをそれぞれ電極パターン5
Aにて接続することにより、インダクタンスL1,L2
を形成した。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は携帯電話機の高周波
回路部に使用される積層フィルタに関するものである。
【0002】
【従来の技術】従来の積層フィルタにおいては、通過帯
域の異なる2個あるいはそれ以上のフィルタを接続する
場合、互いの通過帯域に影響を与えないように各々の入
出力部に、外部素子である位相器を接続していた。
【0003】
【発明が解決しようとする課題】上記構成において問題
となるのは、各々の入出力端子に外部素子である位相器
を接続するために、フィルタの全体形状が大きくなると
いう問題があった。そこで、本発明はフィルタの形状を
大きくせず実現することを目的とするものである。
【0004】
【課題を解決するための手段】そしてこの目的を達成す
るために本発明の積層フィルタは、誘電体上に設けた複
数のストリップラインと、このストリップラインの開放
端側に誘電体を介して入力パターンおよび出力パターン
の一端部が接続された端面電極を備え、前記端面電極と
入力電極および出力電極とを接続する電極パターンを設
けたものである。
【0005】このような構成にすれば、フィルタの位相
器をフィルタ内部に構成することができ、フィルタを小
型化することができる。
【0006】
【発明の実施の形態】本発明の請求項1に記載の発明
は、シールドパターンを有する誘電体層と、誘電体上に
設けた複数のストリップラインと、このストリップライ
ンの開放端側に誘電体を介して入力パターンおよび出力
パターンの一端部が接続された端面電極を備え、前記端
面電極と入力電極および出力電極とを接続する電極パタ
ーンを設けた積層フィルタであり、入力パターン連続部
および出力パターン連続部と端面電極、さらに電極パタ
ーンと入力電極および出力電極にてインダクタンス成分
を作り、通過帯域より高い周波数帯における入力インピ
ーダンスを高くし、接続するもう一方の通過帯域のより
高いフィルタに影響を与えないという作用を有する。
【0007】請求項2に記載の発明は、請求項1に記載
の積層フィルタにおいて、電極パターンをシールドパタ
ーンよりストリップラインに近い層に設けた積層フィル
タであり、電極パターンの特性インピーダンスを高くし
てインダクタンス成分を大きくでき、電極パターンの線
路長を短くすることができ、ひいてはフィルタの形状を
小型化する作用を有する。
【0008】請求項3に記載の発明は、請求項1に記載
の積層フィルタにおいて、電極パターンをストリップラ
インと対向しないように設けた積層フィルタであり、電
極パターンとストリップラインが結合しないようにして
フィルタの特性劣化を防ぐ作用を有する。
【0009】請求項4に記載の発明は、請求項1に記載
の積層フィルタにおいて、電極パターンとストリップラ
インの間にコンデンサパターンを設けた積層フィルタで
あり、電極パターンとストリップラインが結合しないよ
うにしてフィルタの特性劣化を防ぐ作用を有する。
【0010】請求項5に記載の発明は、シールドパター
ンを有する誘電体層と、誘電体上に設けた複数のストリ
ップラインと、このストリップラインの開放端側に誘電
体を介して入力パターンおよび出力パターンの一端部が
接続された入力電極および出力電極を備え、入力パター
ンおよび出力パターンの連続部とシールドパターン間の
誘電体層に前記誘電体層より誘電率が低い部分を形成し
た積層フィルタであり、前記入力パターンおよび出力パ
ターンの連続部の特性インピーダンスを高くして、共振
器と入力電極および出力電極間に純キャパシタンス成分
を作ることができ、通過帯域より低い周波数帯における
入力インピーダンスを高くすることができ、接続するも
う一方の通過周波数帯域のより低いフィルタに影響を与
えないという作用を有する。
【0011】請求項6に記載の発明は、請求項4に記載
の積層フィルタにおいて、入力パターンおよび出力パタ
ーンの連続部とシールドパターン間の誘電体層に空間を
形成した積層フィルタであり、前記入力パターンおよび
出力パターンの連続部の特性インピーダンスを高くし
て、共振器と入力電極および出力電極間に純キャパシタ
ンス成分を作ることができ、通過帯域より低い周波数帯
における入力インピーダンスを高くすることができ、接
続するもう一方の通過周波数帯域のより低いフィルタに
影響を与えないという作用を有する。
【0012】請求項7に記載の発明は、請求項4に記載
の積層フィルタにおいて、入力パターンおよび出力パタ
ーンの連続部とシールドパターン間の誘電体層に前記誘
電体より誘電率の低い材料を形成した積層フィルタであ
り、前記入力パターンおよび出力パターンの連続部の特
性インピーダンスを高くして、共振器と入力電極および
出力電極間に純キャパシタンス成分を作ることができ、
通過帯域より低い周波数帯における入力インピーダンス
を高くすることができ、接続するもう一方の通過周波数
帯域のより低いフィルタに影響を与えないという作用を
有する。
【0013】請求項8に記載の発明は、シールドパター
ンを有する誘電体層と、誘電体上に設けた複数のストリ
ップラインと、このストリップラインの開放端側に誘電
体を介して入力パターンおよび出力パターンの一端部が
接続された端面電極を備え、前記端面電極と入力電極お
よび出力電極とを接続する電極パターンを設けた積層フ
ィルタであり、入力パターン連続部および出力パターン
連続部と端面電極、さらに電極パターンと入力電極およ
び出力電極にてインダクタンス成分を作り、通過帯域よ
り高い周波数帯における入力インピーダンスを高くし、
接続するもう一方の通過帯域のより高いフィルタに影響
を与えないようにし、さらに、シールドパターンを有す
る誘電体層と、誘電体上に設けた複数のストリップライ
ンと、このストリップラインの開放端側に誘電体を介し
て入力パターンおよび出力パターンの一端部が接続され
た入力電極および出力電極を備え、入力パターンおよび
出力パターンの連続部とシールドパターン間の誘電体層
に前記誘電体層より誘電率が低い部分を形成した積層フ
ィルタであり、前記入力パターンおよび出力パターンの
連続部の特性インピーダンスを高くして、共振器と入力
電極および出力電極間に純キャパシタンス成分を作るこ
とができ、通過帯域より低い周波数帯における入力イン
ピーダンスを高くすることができ、接続する互いのフィ
ルタの通過周波数帯域に影響を与えないようにし、フィ
ルタを小型化できるという作用を有する。
【0014】請求項9に記載の発明は、請求項8に記載
の積層フィルタにおいて、誘電体を介して対向する複数
のシールドパターンを1層のシールドパターンとした積
層フィルタであり、電極層を少なくすることができ、フ
ィルタを小型化できるという作用を有する。
【0015】(実施の形態1)以下、本発明の第1の実
施の形態を図1と図2と図3を用いて説明する。
【0016】図1は本発明の一実施形態におけるフィル
タの分解斜視図であり、図2はフィルタ全体を示す斜視
図、図3は外形端子の様子を示す展開図である。すなわ
ち、フィルタは6層の誘電体1〜6を積層したものであ
って、誘電体2と6の上面にはシールドパターン2Aと
6Aが設けられている。また誘電体3の上面には入出力
パターン結合部3Aが設けられ、誘電体4の上面にはス
トリップライン4Aが設けられている。このうち入出力
パターン結合部3Aはストリップライン4Aに対向させ
ている。
【0017】また、入出力パターン連続部3Bは図1の
ように入出力パターン結合部3Aよりストリップライン
長方向と垂直方向の線路幅を小さくし、側面の端面電極
7A,7Bに接続している。さらに端面電極7A,7B
を図1のように電極パターン5Aにて入出力電極8A,
8Bに接続している。
【0018】これにより、図4に示すようにインダクタ
ンスL1,L2を実現して通過帯域より高い周波数帯に
おいて入力インピーダンスが高くなるようにして、外部
素子を使用することなく、より高い通過帯域を有するフ
ィルタを接続できる。また、電極パターン5Aは特性イ
ンピーダンスが低下しないようシールドパターン6Aよ
りストリップライン4Aに近い層に形成するのが望まし
い。さらに、電極パターン5Aはフィルタ特性に影響を
与えないようストリップライン4Aに対向しないように
形成することが望ましい。
【0019】図5のように、フィルタの小型化のため電
極パターン5Aとストリップライン4Aが対向する場合
には、フィルタ特性に影響を与えないよう電極パターン
5Aとストリップライン4Aの間にコンデンサパターン
10Aを設ける。
【0020】そしてこの結果により、左右の入出力パタ
ーン結合部3Aとストリップライン4A間で図4のコン
デンサC1,C2が形成され、ストリップライン4Aで
L,CとLm,Ccが形成されている。また、図4のイ
ンダクタンスL1,L2は図1、図3の入出力パターン
連続部3Bおよび端面電極7A,7B、電極パターン5
Aで形成されている。
【0021】(実施の形態2)図6は本発明の第2の実
施の形態におけるフィルタの分解斜視図を示している。
すなわち5層の誘電体11〜15を積層したものであっ
て誘電体12と15の上面にはシールドパターン12A
と15Aが設けられている。また誘電体13の上面には
入出力パターン結合部13Aと入出力パターン連続部1
3Bと入出力パターン取出部13Cが設けられ、誘電体
14の上面にはストリップライン14Aが設けられてい
る。このうち入出力パターン結合部13Aはストリップ
ライン14Aに対向させている。また、入出力パターン
連続部13Bは図6のように入出力パターン連続部13
Bとシールドパターン12Aとの間に誘電体12より低
い誘電率を有する低誘電率部12Bを設けている。
【0022】これにより図7に示すように、寄生素子で
ある接地間キャパシタンスC5,C6を小さくしてキャ
パシタンスC3,C4を実現し、通過帯域より低い周波
数帯において入力インピーダンスが高くなるようにし
て、外部素子を使用することなく、より低い通過帯域を
有するフィルタを接続できる。なお、低誘電率部12B
は図8のように空間12C,12Dで、または図9のよ
うに誘電体層12より誘電率が低い低誘電率材料12
E,12Fで形成することにより実現できる。
【0023】(実施の形態3)図10は本発明の第3の
実施の形態におけるフィルタの分解斜視図を示してい
る。すなわち10層の誘電体層16〜25を積層したも
のであって、誘電体層17,21,22,25の上面に
はシールドパターン17A,21A,22A,25Aが
設けられている。また、誘電体層18の上面には入出力
パターン結合部18Aが設けられ、誘電体19の上面に
はストリップライン19Aが設けられている。このうち
入出力パターン結合部18Aはストリップライン19A
に対向させている。また、入出力パターン連続部18B
は図10のように側面の端面電極7A,7Bに接続して
いる。さらに端面電極7A,7Bを図10のように電極
パターン20Aにて入出力電極8A,8Bに接続してい
る。
【0024】そしてこの結果により、左右の入出力パタ
ーン結合部18Aとストリップライン19A間で図11
のコンデンサC7,C8が形成され、ストリップライン
19AでLr1,Cr1とLm1,Cc1が形成されて
いる。また、図10の入出力パターン連続部18Bおよ
び端面電極7A,7B、電極パターン20Aにより、図
11に示すようにインダクタンスL3,L4を実現して
通過帯域より高い周波数帯域において入力インピーダン
スが高くなるようにして、外部素子を使用することな
く、より高い通過帯域を有するフィルタを接続できる。
【0025】さらに、誘電体23の上面には入出力パタ
ーン結合部23Aと入出力パターン連続部23Bと入出
力パターン取出部23Cが設けられ、誘電体24の上面
にはストリップライン24Aが設けられている。このう
ち入出力パターン結合部23Aはストリップライン24
Aに対向させている。また、入出力パターン連続部23
Bとシールドパターン22Aとの間に誘電体層22より
低い誘電率を有する低誘電率部22Bを設けている。
【0026】これにより図11に示しているような寄生
素子である接地間キャパシタンスC11,C12を小さ
くしてキャパシタンスC9,C10を実現し、通過帯域
より低い周波数帯において入力インピーダンスが高くな
るようにして、外部素子を使用することなく、より低い
通過帯域を有するフィルタを接続でき、図12のような
周波数特性を有する1入力1出力の二周波数帯域通過フ
ィルタを実現している。また、誘電体を介して直接対向
する複数のシールドパターンであるシールドパターン2
1Aとシールドパターン22Aを図13のシールドパタ
ーン26Aのように1層とすれば、層数を減らすことが
でき、フィルタをさらに小型化できる。
【0027】
【発明の効果】以上のように本発明は、シールドパター
ンを有する誘電体層の間に複数のストリップラインを有
する誘電体層と上記複数のストリップラインに対向する
結合部をもつ入力パターンおよび出力パターンを有する
誘電体層とを配した積層フィルタであり、側面の上記入
力パターン連続部および出力パターン連続部に接続され
た端面電極と、入力電極および出力電極を接続する電極
パターンを形成したものである。
【0028】そして以上の構成とすれば、入力端子およ
び出力端子と共振器の間に大きいインダクタンス成分
(図4のL1,L2)を形成できるので、高い周波数に
おいて入力インピーダンスが高くなり、この結果とし
て、外部素子である位相器などを付加しなくても、より
通過帯域が高いフィルタをそのまま接続することがで
き、フィルタ全体を小型化できる。
【図面の簡単な説明】
【図1】本発明の第1の実施の形態の分解斜視図
【図2】その斜視図
【図3】その外形端子の様子を示した展開図
【図4】その等価回路図
【図5】本発明の第1の実施の形態の他の実施例の分解
斜視図
【図6】本発明の第2の実施の形態の分解斜視図
【図7】その等価回路図
【図8】本発明の第2の実施の形態の他の実施例の断面
【図9】本発明の第2の実施の形態の他の実施例の断面
【図10】本発明の第3の実施の形態の分解斜視図
【図11】その等価回路図
【図12】その周波数特性図
【図13】本発明の第3の実施の形態の他の実施例の分
解斜視図
【符号の説明】
1 誘電体 2 誘電体 2A シールドパターン 3 誘電体 3A 入出力パターン結合部 3B 入出力パターン連続部 4 誘電体 4A ストリップライン 5 誘電体 5A 電極パターン 6 誘電体 6A シールドパターン 7A 端面電極 7B 端面電極 8A 入出力電極 8B 入出力電極 9A シールド電極 9B シールド電極 10 誘電体 10A コンデンサパターン 11 誘電体 12 誘電体 12A シールドパターン 12B 低誘電率部 12C 空間 12D 空間 12E 低誘電率材料 12F 低誘電率材料 13 誘電体 13A 入出力パターン結合部 13B 入出力パターン連続部 13C 入出力パターン取出部 14 誘電体 14A ストリップライン 15 誘電体 15A シールドパターン C1 コンデンサ C2 コンデンサ L1 インダクタンス L2 インダクタンス
フロントページの続き (72)発明者 北沢 祥一 京都府綴喜郡田辺町大字大住小字浜55番12 号 松下日東電器株式会社内

Claims (9)

    【特許請求の範囲】
  1. 【請求項1】 シールドパターンを有する誘電体層の間
    に複数のストリップラインを有する誘電体層と、上記複
    数のストリップラインに対向する結合部をもつ入力パタ
    ーンおよび出力パターンを有する誘電体層とを配し、入
    力パターンおよび出力パターンに接続された端面電極を
    形成し、前記端面電極と入力電極および出力電極を接続
    する電極パターンを有する積層フィルタ。
  2. 【請求項2】 電極パターンを前記シールドパターンよ
    り前記ストリップラインに近い層に設けた請求項1記載
    の積層フィルタ。
  3. 【請求項3】 電極パターンを、前記複数のストリップ
    ラインと対向しないように設けた請求項1記載の積層フ
    ィルタ。
  4. 【請求項4】 電極パターンと前記複数のストリップラ
    インの間に、コンデンサパターンを設けた請求項1記載
    の積層フィルタ。
  5. 【請求項5】 シールドパターンを有する誘電体層の間
    に複数のストリップラインを有する誘電体層と、上記複
    数のストリップラインに対向する結合部をもつ入力パタ
    ーンおよび出力パターンを有する誘電体層とを配し、端
    面に上記入力パターンおよび出力パターンに接続された
    入力電極および出力電極を形成した積層フィルタであっ
    て、前記入力パターンおよび出力パターンを構成する連
    続部とシールドパターン間の誘電体層中に、前記誘電体
    層より誘電率の低い部分を形成した積層フィルタ。
  6. 【請求項6】 入力パターンおよび出力パターンを構成
    する連続部とシールドパターン間の誘電体層中に空間を
    設けた請求項5記載の積層フィルタ。
  7. 【請求項7】 入力パターンおよび出力パターンを構成
    する連続部とシールドパターン間の誘電体層中に前記誘
    電体層より誘電率の低い誘電体を充填した請求項5記載
    の積層フィルタ。
  8. 【請求項8】 シールドパターンを有する誘電体層の間
    に複数のストリップラインを有する誘電体層と、上記複
    数のストリップラインに対向する結合部をもつ入力パタ
    ーンおよび出力パターンを有する誘電体層とを配し、入
    力パターンおよび出力パターンに接続された端面電極を
    形成し、前記端面電極と入力電極および出力電極を接続
    する電極パターンと、シールドパターンを有する誘電体
    層の間に複数のストリップラインを有する誘電体層と上
    記複数のストリップラインに対向する結合部をもつ入力
    パターンおよび出力パターンを有する誘電体層とを配
    し、端面に上記入力パターンおよび出力パターンに接続
    された入力電極および出力電極を形成した積層フィルタ
    であって、前記入力パターンおよび出力パターンを構成
    する連続部とシールドパターン間の誘電体層中に、前記
    誘電体層より誘電率の低い部分を形成した積層フィル
    タ。
  9. 【請求項9】 シールドパターンを共用化した請求項8
    記載の積層フィルタ。
JP00050297A 1997-01-07 1997-01-07 積層フィルタとこれを用いた携帯電話機 Expired - Fee Related JP3823406B2 (ja)

Priority Applications (9)

Application Number Priority Date Filing Date Title
JP00050297A JP3823406B2 (ja) 1997-01-07 1997-01-07 積層フィルタとこれを用いた携帯電話機
EP97950438A EP0893839B1 (en) 1997-01-07 1997-12-26 Multilayer filter
DE69738021T DE69738021T2 (de) 1997-01-07 1997-12-26 Mehrschichtiges filter
DE69739292T DE69739292D1 (de) 1997-01-07 1997-12-26 Mehrschichtiges Filter
EP06005926A EP1686644B1 (en) 1997-01-07 1997-12-26 Multilayer filter
US09/142,350 US6177853B1 (en) 1997-01-07 1997-12-26 Multilayer filter with electrode patterns connected on different side surfaces to side electrodes and input/output electrodes
PCT/JP1997/004906 WO1998031066A1 (fr) 1997-01-07 1997-12-26 Filtre multicouche
US09/707,307 US6359531B1 (en) 1997-01-07 2000-11-07 Multilayer filter with electrode patterns connected on different side surfaces to side electrodes and input/output electrodes
US10/041,262 US6445266B1 (en) 1997-01-07 2001-10-25 Multilayer filter having varied dielectric constant regions

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP00050297A JP3823406B2 (ja) 1997-01-07 1997-01-07 積層フィルタとこれを用いた携帯電話機

Publications (2)

Publication Number Publication Date
JPH10200304A true JPH10200304A (ja) 1998-07-31
JP3823406B2 JP3823406B2 (ja) 2006-09-20

Family

ID=11475545

Family Applications (1)

Application Number Title Priority Date Filing Date
JP00050297A Expired - Fee Related JP3823406B2 (ja) 1997-01-07 1997-01-07 積層フィルタとこれを用いた携帯電話機

Country Status (1)

Country Link
JP (1) JP3823406B2 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003318773A (ja) * 2002-04-24 2003-11-07 Kyocera Corp 高周波スイッチおよび高周波モジュール
JP2010239250A (ja) * 2009-03-30 2010-10-21 Kyocera Corp バンドパスフィルタ
JP2012511850A (ja) * 2008-12-11 2012-05-24 イレイ イノヴェーション Rfidアンテナ回路

Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02264501A (ja) * 1989-04-04 1990-10-29 Japan Radio Co Ltd 誘電体フィルタ
JPH0472804A (ja) * 1990-07-12 1992-03-06 Ngk Insulators Ltd ストリップラインフィルター
JPH0475405U (ja) * 1990-11-13 1992-07-01
JPH0595202A (ja) * 1991-04-24 1993-04-16 Matsushita Electric Ind Co Ltd 誘電体フイルタ
JPH05191105A (ja) * 1992-01-10 1993-07-30 Fuji Elelctrochem Co Ltd 誘電体フィルタ
JPH0637509A (ja) * 1992-07-20 1994-02-10 Japan Radio Co Ltd 誘電体フィルタ
JPH0715218A (ja) * 1993-06-21 1995-01-17 Fuji Elelctrochem Co Ltd 積層誘電体フィルタの製造方法
JPH07193403A (ja) * 1993-12-24 1995-07-28 Murata Mfg Co Ltd 共振器
JPH07226602A (ja) * 1994-02-10 1995-08-22 Ngk Insulators Ltd 積層型誘電体フィルタ
JPH07249902A (ja) * 1994-03-09 1995-09-26 Mitsubishi Electric Corp ストリップ線路フィルタおよびストリップ線路フィルタとマイクロストリップ線路の接続手段
JPH07283627A (ja) * 1994-04-13 1995-10-27 Murata Mfg Co Ltd 共振器およびフィルタ
JPH088605A (ja) * 1994-06-20 1996-01-12 Matsushita Electric Ind Co Ltd 積層誘電体フィルタ
JPH0856102A (ja) * 1994-06-08 1996-02-27 Fuji Elelctrochem Co Ltd 積層誘電体フィルタ
JPH08321738A (ja) * 1995-05-24 1996-12-03 Matsushita Electric Ind Co Ltd 二周波数帯域通過フィルタ及び二周波数分波器及び二周波数合成器

Patent Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02264501A (ja) * 1989-04-04 1990-10-29 Japan Radio Co Ltd 誘電体フィルタ
JPH0472804A (ja) * 1990-07-12 1992-03-06 Ngk Insulators Ltd ストリップラインフィルター
JPH0475405U (ja) * 1990-11-13 1992-07-01
JPH0595202A (ja) * 1991-04-24 1993-04-16 Matsushita Electric Ind Co Ltd 誘電体フイルタ
JPH05191105A (ja) * 1992-01-10 1993-07-30 Fuji Elelctrochem Co Ltd 誘電体フィルタ
JPH0637509A (ja) * 1992-07-20 1994-02-10 Japan Radio Co Ltd 誘電体フィルタ
JPH0715218A (ja) * 1993-06-21 1995-01-17 Fuji Elelctrochem Co Ltd 積層誘電体フィルタの製造方法
JPH07193403A (ja) * 1993-12-24 1995-07-28 Murata Mfg Co Ltd 共振器
JPH07226602A (ja) * 1994-02-10 1995-08-22 Ngk Insulators Ltd 積層型誘電体フィルタ
JPH07249902A (ja) * 1994-03-09 1995-09-26 Mitsubishi Electric Corp ストリップ線路フィルタおよびストリップ線路フィルタとマイクロストリップ線路の接続手段
JPH07283627A (ja) * 1994-04-13 1995-10-27 Murata Mfg Co Ltd 共振器およびフィルタ
JPH0856102A (ja) * 1994-06-08 1996-02-27 Fuji Elelctrochem Co Ltd 積層誘電体フィルタ
JPH088605A (ja) * 1994-06-20 1996-01-12 Matsushita Electric Ind Co Ltd 積層誘電体フィルタ
JPH08321738A (ja) * 1995-05-24 1996-12-03 Matsushita Electric Ind Co Ltd 二周波数帯域通過フィルタ及び二周波数分波器及び二周波数合成器

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003318773A (ja) * 2002-04-24 2003-11-07 Kyocera Corp 高周波スイッチおよび高周波モジュール
JP2012511850A (ja) * 2008-12-11 2012-05-24 イレイ イノヴェーション Rfidアンテナ回路
JP2010239250A (ja) * 2009-03-30 2010-10-21 Kyocera Corp バンドパスフィルタ

Also Published As

Publication number Publication date
JP3823406B2 (ja) 2006-09-20

Similar Documents

Publication Publication Date Title
KR100462698B1 (ko) 적층 필터
EP1686644B1 (en) Multilayer filter
EP1104098A2 (en) Multi-layered LC composite component
JP2001136045A (ja) 積層型複合電子部品
JPH07106815A (ja) ストリップライン共振器
JP3126155B2 (ja) 高周波フィルタ
JP4176752B2 (ja) フィルタ
JPH10200304A (ja) 積層フィルタ
JP2890985B2 (ja) バンドパスフィルタ
JP2002076807A (ja) 積層型lc複合部品
JPH10209710A (ja) 積層型バンドパスフィルタ
JP2000124705A (ja) 2帯域フィルタ
JP3823409B2 (ja) 積層フィルタ
JPH09246806A (ja) 積層フィルタ
JP3379285B2 (ja) 高周波フィルタ
JPH10256806A (ja) 積層誘電体フィルタ
JP3161211B2 (ja) 積層型誘電体フィルタ
JP3210615B2 (ja) 積層フィルタ
JP2004140878A (ja) 積層型誘電体フィルタ
JPH039506A (ja) 積層形コンデンサ
JPH10126104A (ja) 積層型誘電体フィルタ
JPH0621704A (ja) 高周波フィルタ
JPH0823208A (ja) 誘電体共振器を使用したバンドパスフィルタ装置
JP2002299905A (ja) 積層型誘電体フィルタ
JP2006140634A (ja) フィルタ装置、デュプレクサ装置

Legal Events

Date Code Title Description
RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20040114

RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20050623

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20051101

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20051222

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20060606

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20060619

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090707

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100707

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110707

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110707

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120707

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120707

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130707

Year of fee payment: 7

LAPS Cancellation because of no payment of annual fees