JPH09233493A - 映像信号処理回路 - Google Patents

映像信号処理回路

Info

Publication number
JPH09233493A
JPH09233493A JP3325196A JP3325196A JPH09233493A JP H09233493 A JPH09233493 A JP H09233493A JP 3325196 A JP3325196 A JP 3325196A JP 3325196 A JP3325196 A JP 3325196A JP H09233493 A JPH09233493 A JP H09233493A
Authority
JP
Japan
Prior art keywords
circuit
video signal
trap
adder
delay circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP3325196A
Other languages
English (en)
Inventor
Tokuichi Hayakawa
徳一 早川
Akihiro Murayama
明宏 村山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Toshiba AVE Co Ltd
Original Assignee
Toshiba Corp
Toshiba AVE Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp, Toshiba AVE Co Ltd filed Critical Toshiba Corp
Priority to JP3325196A priority Critical patent/JPH09233493A/ja
Publication of JPH09233493A publication Critical patent/JPH09233493A/ja
Withdrawn legal-status Critical Current

Links

Landscapes

  • Processing Of Color Television Signals (AREA)

Abstract

(57)【要約】 【課題】 共通の回路で各方式のクロマ信号を除去可能
とする。 【解決手段】 固定遅延回路3の入出力を、加算器11
により加算するかしないか、スイッチ12によって選択
し、PAL/NTSCのときはトラップ一段で処理し、
SECAM方式のときはダブルトラップで処理する。こ
の切り換えによる固定遅延回路3の遅延時間は変わらな
いので、遅延時間の変動はない。入力映像信号がSEC
AM方式のときのみ、広い帯域を減衰させることができ
る。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】この発明は、PAL/NTS
C/SECAMなど、多方式の映像信号のクロマ信号を
除去するIC内蔵化に適した映像処理回路に関する。
【0002】
【従来の技術】一般に、PAL/NTSC/SECAM
方式の映像信号からクロマ信号を除去する場合に考えら
れる方法としては、クロマトラップを用いる方式であ
る。図6に、この方式のビデオ信号処理系を示す。
【0003】入力された映像信号は、トラップ回路1に
よりクロマ信号を除去し、可変遅延回路2に入力する。
この可変遅延回路2は、色システムにより遅延時間差を
調節するためのものである。PAL/NTSC/SEC
AMは、システムによってそれぞれクロマ信号処理系の
遅延時間が異なるため、可変遅延回路2が必要となって
くる。可変遅延回路2の出力は、固定遅延回路3へ入力
する。固定遅延回路3はビデオ信号処理系とクロマ信号
処理系の遅延時間を調整するものである。固定遅延回路
3から出力された信号に、映像信号処理4で信号処理を
施し、色差処理へと送る。
【0004】このように、トラップ回路1はPAL/N
TSC/SECAMといった3方式のそれぞれクロマ信
号を除去することが必要である。ところが、クロマ信号
の変調帯域を3方式で比べるとSECAM方式のクロマ
信号は、PALやNTSC方式に比べ変調帯域が広い。
【0005】従って、PAL/NTSC方式で用いられ
るトラップ回路をSECAM方式のクロマ信号除去に使
用すると、図7に示すように完全にクロマ信号成分を除
去しきれない。この除去しきれなかった残留クロマ成分
は、輝度信号に含まれ映像処理が行われる。これにより
SECAM方式の信号を映像にしたとき、ドットノイズ
となり映像の品位を落としていた。
【0006】
【発明が解決しようとする課題】上記した従来の映像信
号処理回路では、SECAM方式のクロマ信号を除去す
る場合、PAL/NTSCで用いるトラップでは残留ク
ロマ成分が多くドットノイズの原因となっていた。
【0007】この発明は、共通の回路で各方式のクロマ
信号を除去可能とする映像信号処理回路を提供する。
【0008】
【課題を解決するための手段】上記した課題を解決する
ために、この発明の映像信号処理回路では、入力された
複数のテレビジョン方式の映像信号のクロマ信号を除去
するトラップ回路と、前記クロマ信号が除去された映像
信号の前記複数のテレビジョン方式にそれぞれ対応した
遅延時間に設定する可変遅延回路と、前記可変遅延回路
を介して映像信号の遅延時間を一定に設定する固定遅延
回路と、前記固定遅延回路の入出力信号を加算して得ら
れるトラップ特性により任意の周波数成分を減衰させる
加算器と、前記固定遅延回路の入力信号を前記加算器に
より加算するかどうかを切り換える切換手段とからなる
ことを特徴とする。
【0009】このような手段をとることにより、固定遅
延回路の入力と出力を加算することによりトラップ特性
を作り、前段のクロマ信号を除去するトラップ回路と組
み合わせることにより、広帯域の信号を除去できる。
【0010】
【発明の実施の形態】以下、この発明の実施の形態につ
いて、図面を参照しながら詳細に説明する。図1は、こ
の発明の第1の実施の形態について説明するためのブロ
ック図である。この実施の形態において、図6と同一の
構成部分には同一の符号を付して説明する。
【0011】入力された映像信号は、トラップ回路1に
よりクロマ信号を除去し、可変遅延回路2に入力する。
この可変遅延回路2は、色システムにより遅延時間差を
調節し、PAL/NTSC/SECAMの各システムに
よってそれぞれ異なるクロマ信号処理系の遅延時間を調
整するためのものである。可変遅延回路2の出力は、固
定遅延回路3へ入力する。固定遅延回路3はビデオ信号
処理系とクロマ信号処理系の遅延時間を調整するもので
ある。固定遅延回路3から出力された信号は、加算器1
1の第1の入力に入力するとともに、スイッチ12を介
して加算器11の第2の入力に入力する。加算器11の
出力は、映像信号処理4で信号処理を施して色差処理へ
と送る。
【0012】この実施の形態では、可変遅延回路2より
出力された映像信号を、固定遅延回路3の入出力を、加
算器11を用いて加算することによってトラップを作る
ことができる。例として2次の遅延回路の伝達関数の一
般式を式(1)に示す。
【0013】
【数1】 この伝達関数の入力を1としたとき、入力と出力を加算
すると式(2)のようになる。
【0014】
【数2】 この式はトラップの一般式である。式(2)によると、
加算器11の出力での除去帯域以外の信号振幅は入力の
2倍となる。振幅を補償する場合は固定遅延回路3の入
出力信号の1/2ずつを加算すればよい。このようにす
れば、固定遅延回路3を用いてトラップ特性を作ること
ができる。
【0015】次に、固定遅延回路3を用いたトラップの
中心周波数foの設定について説明する。一般的に映像
処理で用いられる固定遅延回路3は、図2に示すよう
に、複数段からなる遅延回路21〜24で構成されてい
る。これら遅延回路21〜24の遅延時間は、4τであ
り、遅延時間2段分の遅延時間を2τとすると、トラッ
プ特性のfoは、加算器11で加算される信号の遅延時
間差によって決定される。この例ではfoは以下の式で
求まる。
【0016】 fo=1/2(2τ) … (3) 従って、所望の中間周波数foにトラップ特性を設定し
たい場合は、加算される信号の遅延時間差が、式(3)
の条件に当てはまるような遅延回路の段数から出力すれ
ばよい。
【0017】既存のトラップ回路のfoを制御可能にす
れば、固定遅延回路3によるトラップ特性と組み合わせ
ることによって、任意の周波数帯域を除去することが可
能である。例として、SECAM方式のクロマ信号を除
去する場合、トラップ回路1のfoと固定遅延回路3に
よって作られたトラップのfoをクロマ信号帯域の下限
と上限に合わせることで図3に示すように、クロマ信号
帯域を減衰させることができる。そのためクロマ残留成
分を減らすことができ、ドットノイズを軽減できる。
【0018】図1のスイッチ12で、SECAM方式の
とき加算させ、PAL/NTSCの時には加算させない
ことによって、回路規模が増大することなくSECAM
方式の信号時のみダブルトラップを作ることができる。
しかも、加算、非加算によって信号経路の全遅延時間が
変動することはない。
【0019】この実施の形態では、従来回路に対し追加
する回路が加算器11とスイッチ12のみで、一般的に
トラップ一段追加するより少ない素子数で実現できる。
また、PAL/NTSC/SECAMといったテレビジ
ョン放送方式のクロマ信号の除去を同一回路で行うこと
ができる。
【0020】図4は、この発明の第2の実施の形態につ
いて説明するためのブロック図である。この実施の形態
は、固定遅延回路2の入力と出力を加算器111により
加算し、ダブルトラップ通過後の信号を作成する。スイ
ッチ121によりPAL/NTSCのときは固定遅延回
路3の出力からの経路、SECAMのときは加算器11
1の出力からの経路を選択できる。
【0021】この実施の形態も図1と同様に、加算器1
11とスイッチ121のみ追加で、PAL/NTSC/
SECAMといったテレビジョン放送方式のクロマ信号
の確実な除去を可能とする。また、ここでも固定遅延回
路3の任意の段の出力より加算器の入力を選ぶことによ
り任意のfoに設定することができる。
【0022】この発明の上記した実施の形態に限定され
るものではなく、例えば図5に示すように、図4の実施
の形態の可変遅延回路2をスイッチ121の出力側に入
れ替えも、この発明の効果は変わらない。
【0023】
【発明の効果】以上説明したように、この発明の信号処
理回路によれば、SECAM方式のクロマ信号の周波数
帯域を減衰させることができ、クロマドットノイズが軽
減できる。また、PAL/NTSC/SECAMといっ
た各TV放送方式のクロマ信号除去を同一回路で処理す
ることができる。
【図面の簡単な説明】
【図1】この発明の第1の実施の形態について説明する
ためのブロック図。
【図2】図1の固定遅延回路の構成例について説明する
ためのブロック図。
【図3】図1のトラップ効果について説明するための特
性図。
【図4】この発明の第2の実施の形態について説明する
ためのブロック図。
【図5】図4の変形例について説明するためのブロック
図。
【図6】従来の多方式の映像信号のクロマ信号を除去す
る信号処理回路について説明するためのブロック図。
【図7】図6の問題点を説明するための特性図。
【符号の説明】
1…トラップ回路、2…可変遅延回路、3…固定遅延回
路、4…映像信号処理、11,111…加算器、12,
121…スイッチ。

Claims (6)

    【特許請求の範囲】
  1. 【請求項1】 入力された複数のテレビジョン方式の映
    像信号のクロマ信号を除去するトラップ回路と、 前記クロマ信号が除去された映像信号の前記複数のテレ
    ビジョン方式にそれぞれ対応した遅延時間に設定する可
    変遅延回路と、 前記可変遅延回路を介して映像信号の遅延時間を一定に
    設定する固定遅延回路と、 前記固定遅延回路の入出力信号を加算して得られるトラ
    ップ特性により任意の周波数成分を減衰させる加算器
    と、 前記固定遅延回路の入力信号を前記加算器により加算す
    るかどうかを切り換える切換手段とからなることを特徴
    とする映像信号処理回路。
  2. 【請求項2】 入力された複数のテレビジョン方式の映
    像信号のクロマ信号を除去するトラップ回路と、 前記クロマ信号が除去された映像信号の前記複数のテレ
    ビジョン方式にそれぞれ対応した遅延時間に設定する可
    変遅延回路と、 前記可変遅延回路を介して映像信号の遅延時間を一定に
    設定する固定遅延回路と、 前記固定遅延回路の入出力信号を加算して得られるトラ
    ップ特性により任意の周波数成分を減衰させる加算器
    と、 前記固定遅延回路の出力を出力するか、前記加算器の出
    力を出力するを切り換える切換手段とからなることを特
    徴とする映像信号処理回路。
  3. 【請求項3】 複数の固定遅延回路を縦続接続し、該縦
    続された固定遅延回路の任意の段から加算器へ入力する
    ことにより、トラップ特性のfoを設定し、任意の周波
    数成分を減衰させてなることを特徴とする請求項1また
    は2記載の映像信号処理回路。
  4. 【請求項4】 前記トラップ回路のfoを制御してなる
    ことを特徴とする請求項1または2記載の映像信号処理
    回路。
  5. 【請求項5】 入力される映像信号によって前記スイッ
    チ回路を切り換え、前記トラップ回路のみの特性で任意
    の周波数を減衰させるか、前記トラップ回路と前記加算
    器の出力より得られるトラップ特性により任意の周波数
    成分を減衰させるかを選択することを特徴とする請求項
    1または2記載の映像信号処理回路。
  6. 【請求項6】 SECAM方式のクロマ信号を除去する
    場合、前記スイッチ回路により前記固定遅延回路の入力
    と出力を前記加算器で加算した出力を得られるよう切り
    換え、前記トラップ回路のfoと前記固定遅延回路と加
    算器によって得られるトラップ特性のfoをSECAM
    方式のクロマ帯域に設定し前記クロマ信号を減衰させる
    ことを特徴とする請求項5記載の映像信号処理回路。
JP3325196A 1996-02-21 1996-02-21 映像信号処理回路 Withdrawn JPH09233493A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3325196A JPH09233493A (ja) 1996-02-21 1996-02-21 映像信号処理回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3325196A JPH09233493A (ja) 1996-02-21 1996-02-21 映像信号処理回路

Publications (1)

Publication Number Publication Date
JPH09233493A true JPH09233493A (ja) 1997-09-05

Family

ID=12381286

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3325196A Withdrawn JPH09233493A (ja) 1996-02-21 1996-02-21 映像信号処理回路

Country Status (1)

Country Link
JP (1) JPH09233493A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030067876A (ko) * 2002-02-08 2003-08-19 삼성전기주식회사 텔레비전 튜너의 인접채널 트랩 회로

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030067876A (ko) * 2002-02-08 2003-08-19 삼성전기주식회사 텔레비전 튜너의 인접채널 트랩 회로

Similar Documents

Publication Publication Date Title
KR940011030B1 (ko) 필터링 시스템을 갖는 합성 신호 처리 장치
US4651196A (en) Adaptive control of the chrominance signal frequency response in a video signal processing system
US4466016A (en) Television signal filtering system
KR0136232B1 (ko) 휘도 신호/컬러 신호 분리 회로
JPH09233493A (ja) 映像信号処理回路
KR960016852B1 (ko) 동작 적응형 색신호 합성회로
GB2283147A (en) Adaptive luminance and chrominance separator controlled by luminance and chrominance correlators
EP0595223B1 (en) Delay circuit
JPH02113672A (ja) 輝度信号処理回路
JP2504729B2 (ja) カラ―カメラ
JPH029515B2 (ja)
JP2868400B2 (ja) 輝度信号・色信号分離回路
JPS6358437B2 (ja)
KR100200684B1 (ko) 잡음 제거 회로
JPH06292229A (ja) 櫛形フィルタ回路
JPS5873296A (ja) ドロツプアウト補償回路
JPH0463089A (ja) Y/c分離回路
JPH02159808A (ja) フィルタ回路
JPH03270590A (ja) 再生信号処理回路
JPH0314388B2 (ja)
JPS61267484A (ja) 画質改善回路
JPH04208788A (ja) ロジカル・コム・フィルタ
JPS62290269A (ja) 雑音除去装置
JPH05276531A (ja) ロジカル・コム・フィルタ
JPH06189333A (ja) 輝度および色信号分離装置

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20030506